JPH05283524A - 集積回路レイアウトパターンデータ作成装置 - Google Patents

集積回路レイアウトパターンデータ作成装置

Info

Publication number
JPH05283524A
JPH05283524A JP4103550A JP10355092A JPH05283524A JP H05283524 A JPH05283524 A JP H05283524A JP 4103550 A JP4103550 A JP 4103550A JP 10355092 A JP10355092 A JP 10355092A JP H05283524 A JPH05283524 A JP H05283524A
Authority
JP
Japan
Prior art keywords
data
layout pattern
processing
pattern data
undersize
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP4103550A
Other languages
English (en)
Inventor
Atsushi Okamoto
淳 岡本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP4103550A priority Critical patent/JPH05283524A/ja
Publication of JPH05283524A publication Critical patent/JPH05283524A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

(57)【要約】 【目的】 集積回路レイアウトパターンデータ作成装置
によるアンダサイズ処理においての階層セルデータ単位
のアンダサイズ処理を可能にし、アンダサイズ処理後の
データ量を最小限になるようにする。 【構成】 階層セル単位のアンダサイズ処理を可能とす
るために、階層構造上のLSIレイアウトパターンデー
タの階層セルデータ単位の階層間継ぎ目処理手段3を設
けた。階層セルデータ単位でアンダサイズ処理を行なう
ことで、アンダサイズ処理後のデータが階層構造を維持
しているLSIレイアウトパターンデータが得られる。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】この発明は階層セル単位の図形処
理であるアンダサイズ処理によりLSI(大規模集積回
路)のレイアウトパターンデータを作成する集積回路レ
イアウトパターンデータ作成装置に関するものである。
【0002】
【従来の技術】図7は、従来の集積回路レイアウトパタ
ーンデータ作成装置によるLSIレイアウトパターンデ
ータのアンダサイズ処理の構成を示すブロック図であ
る。図7において、1aは階層構造を有するLSIレイ
アウトパターンデータ、2aはLSIレイアウトパター
ンデータ1aを装置上に読み込むLSIレイアウトパタ
ーンデータ読み込み手段、3aはLSIレイアウトパタ
ーンデータ読み込み手段2aにて読み込まれたLSIレ
イアウトパターンデータを階層展開処理する階層展開処
理手段、4aは階層展開処理手段3aにて階層展開され
たLSIレイアウトパターンデータの和をとるOR処理
手段、5aはOR処理手段4aにて階層展開後和をとら
れたLSIレイアウトパターンデータのアンダサイズ処
理を行なうアンダサイズ処理手段、6aはアンダサイズ
処理手段5aにてアンダサイズ処理されたLSIレイア
ウトパターンデータを結果出力するアンダサイズ処理結
果出力手段、7aはそのアンダサイズ処理結果データで
ある。
【0003】図8は、従来の集積回路レイアウトパター
ンデータ作成装置によるLSIレイアウトパターンデー
タのアンダサイズ処理手順を示すフローチャートであ
る。図8において、ステップN1は階層構造を持つLS
Iレイアウトパターンデータをフラットなデータにする
階層展開処理、ステップN2は階層展開処理されたLS
Iレイアウトパターンデータの和をとるOR処理、ステ
ップN3は階層展開処理後、和をとられたLSIレイア
ウトパターンデータに対し、アンダサイズするアンダサ
イズ処理である。図8では、LSIレイアウトパターン
データ(図3)の場合を処理データとしている。
【0004】
【発明が解決しようとする課題】従来の集積回路レイア
ウトパターンデータ作成装置によるアンダサイズ処理手
順は以上のように構成されていたので、アンダサイズ処
理後のデータが階層展開されるためデータ量が膨大にな
るという問題点があった。
【0005】この発明は、上記のような問題点を解消す
るためになされたもので、階層構造を有する集積回路レ
イアウトパターンデータの各階層セルデータ上でアンダ
サイズ処理を行なうことでアンダサイズ処理後のデータ
が階層構造を維持している集積回路レイアウトパターン
データを得ることができる集積回路レイアウトパターン
データ作成装置を提供することを目的とする。
【0006】
【課題を解決するための手段】この発明に係る集積回路
レイアウトパターンデータ作成装置は、階層構造を有す
る集積回路レイアウトパターンデータを読み込む集積回
路レイアウトパターンデータ読み込み手段(LSIレイ
アウトパターンデータ読み込み手段)2と、この読み込
まれた集積回路レイアウトパターンデータの各階層セル
データ間の継ぎ目処理をする階層セルデータ単位の階層
間継ぎ目処理手段3と、この継ぎ目処理の結果得られた
データに対しアンダサイズ処理する階層セルデータ単位
のアンダサイズ処理手段4と、このアンダサイズ処理結
果を階層構造の維持している集積回路レイアウトパター
ンデータとして出力するアンダサイズ処理結果出力手段
5とを備えたものである。
【0007】
【作用】集積回路レイアウトパターンデータ読み込み手
段2は階層構造を有する集積回路レイアウトパターンデ
ータを読み込み、階層セルデータ単位の階層間継ぎ目処
理手段3は上記読み込まれた集積回路レイアウトパター
ンデータの各階層セルデータ間の継ぎ目処理をする。階
層セルデータ単位のアンダサイズ処理手段4は上記継ぎ
目処理の結果得られたデータに対しアンダサイズ処理
し、アンダサイズ処理結果出力手段5はアンダサイズ処
理結果を階層構造の維持している集積回路レイアウトパ
ターンデータとして出力する。
【0008】
【実施例】実施例1.図1は、この発明の一実施例に係
る集積回路レイアウトパターンデータ作成装置によるL
SIレイアウトパターンデータのアンダサイズ処理の構
成を示すブロック図である。図1において、1は階層構
造を有するLSIレイアウトパターンデータ、2はLS
Iレイアウトパターンデータ1を装置上に読み込むLS
Iレイアウトパターンデータ読み込み手段、3はLSI
レイアウトパターンデータ読み込み手段2にて読み込ま
れたLSIレイアウトパターンデータを、各階層セルデ
ータ単位に階層間アンダサイズに伴う継ぎ目処理を行う
階層セルデータ単位の階層間継ぎ目処理手段、4は階層
セルデータ単位の階層間継ぎ目処理手段3にて階層間ア
ンダサイズに伴う継ぎ目処理を行った階層セルデータに
対し、アンダサイズ処理する階層セルデータ単位のアン
ダサイズ処理手段、5は階層セルデータ単位のアンダサ
イズ処理手段4にて各階層セルデータ単位にてアンダサ
イズ処理されたLSIレイアウトパターンデータを、結
果出力するアンダサイズ処理結果出力手段である。
【0009】図2〜図5は、この発明の一実施例におけ
る集積回路レイアウトパターンデータ作成装置によるL
SIレイアウトパターンデータのアンダサイズ処理手順
を示すフローチャートである。図3において、ステップ
S1は階層構造を持つLSIレイアウトパターンデータ
を構成する階層セルデータ上の階層データ(階層1以下
のデータ)に対し、階層展開する階層展開処理、ステッ
プS2はステップS1で階層展開処理されたデータに対
して和をとるOR処理、ステップS3は階層セルデータ
(階層0のデータ)に対し、和をとるOR処理、ステッ
プS4はステップS3でOR処理されたデータに対し、
アンダサイズ処理量の2倍の量のオーバサイズ処理をす
るオーバサイズ処理である。これらステップS1,S2
を処理A(ステップa)、ステップS3,S4を処理B
(ステップb)とする。
【0010】図5のステップS5は処理Aで処理したデ
ータと、処理Bで処理したデータとの重なり部分を抽出
する重なり抽出処理、ステップS6はステップS5にて
処理したデータを元に、階層間の継ぎ目処理を行い、階
層構造を持つLSIレイアウトパターンデータを各階層
セルデータ単位でアンダサイズ処理を可能とする。階層
間の継ぎ目処理とは、ステップS5に処理したデータ
と、各階層セルデータの階層0のデータを比較し、ステ
ップS5にて処理したデータの中で各階層セルデータの
階層0のデータの重ならないデータに関して各階層セル
データの階層0のデータと和をとる処理を言う。このス
テップS5,S6を処理C(ステップc)とする。
【0011】ステップS7は処理Cにて階層間の継ぎ目
処理を行ったデータに対し各階層セルデータ単位でアン
ダサイズ処理する階層セル単位のアンダサイズ処理であ
る。
【0012】次に図1に示した実施例の動作について、
図2〜図5により説明する。なお、図2〜図5ではLS
Iレイアウトパターンデータ(図6)の場合を処理デー
タとしている。階層構造を有するLSIレイアウトパタ
ーンデータ(セルA)1をLSIレイアウトパターンデ
ータ読み込み手段2にて装置上に読み込みステップS1
にて各階層セルデータセルA,セルB,セルC,セルD
の階層1以下のデータを階層展開、ステップS2にてO
R処理する。この時、階層1以下のデータが存在しない
セルは、処理対象外となるので、この処理において対象
となるのは、セルA,セルCでここでは、処理前データ
をセルAの場合はA0,セルCの場合はC0、結果デー
タをセルAの場合はA1、セルCの場合はC1で示す。
次に、上記処理にて処理された階層セルデータだけを対
象に、階層0のデータについてステップS3にてOR処
理、ステップS4にてオーバサイズ処理する。ここで
は、処理前のデータをセルAの場合はA0,セルCの場
合はC0、結果データをセルAの場合にA2,セルCの
場合はC2で示す
【0013】次にステップS5にて、処理Aの結果デー
タ(A1,C1)と処理Bの結果データ(A2,C2)
の重なり抽出処理をそれぞれの階層セルデータ単位に行
なう。結果データをここでは、A3,C3に示す。次に
ステップS6にて階層間継ぎ目処理として、ステップS
5の結果データ(A3,C3)で、それぞれの階層セル
データ単位に、階層0のデータ(A0,C0)と重なら
ないデータに対して、階層0のデータ(A0,C0)と
和をとる。ここでは、結果データをセルAの場合はA
4,セルCの場合はC4に示す。
【0014】階層セルデータ単位階層間継ぎ目処理手段
3は、ステップS1〜S6までの処理を有し、各階層セ
ルデータの階層0のデータをこの結果と置換する。ここ
では、結果データは、セルAではA4,セルBではB
0,セルCではC4,セルDではD0となる。ステップ
S7にて、各階層セルデータ(A4,B0,C4,D
0)に対し、各階層セルデータ単位(階層0のデータの
み)にアンダサイズ処理を行なう。ここでは、結果デー
タをセルAの場合は、A5,セルBの場合はB5,セル
Cの場合はC5,セルDの場合はD5に示す。したがっ
てアンダサイズ処理結果A6に示すよう階層構造を有し
たセルAのアンダサイズ処理データが作成できる。
【0015】
【発明の効果】以上のように本発明によれば、階層構造
を有する集積回路レイアウトパターンデータの各階層セ
ルデータによってアンダサイズ処理を実行するととも
に、このアンダサイズ処理で発生する階層構造上での階
層セルデータと階層セルデータとの継ぎ目処理を行なう
ように構成したので、アンダサイズ処理後のデータが階
層構造を維持している集積回路レイアウトパターンデー
タを得ることができ、これによりアンダサイズ処理後の
データ量が最小限にできるという効果が得られる。
【図面の簡単な説明】
【図1】この発明の一実施例に係る集積回路レイアウト
パターンデータ作成装置によるLSIレイアウトパター
ンデータのアンダサイズ処理の構成を示すブロック図で
ある。
【図2】この実施例においてLSIレイアウトパターン
データのアンダサイズ処理手順を示すフローチャートで
ある。
【図3】この実施例においてLSIレイアウトパターン
データのアンダサイズ処理手順を示すフローチャートで
ある。
【図4】この実施例においてLSIレイアウトパターン
データのアンダサイズ処理手順を示すフローチャートで
ある。
【図5】この実施例においてLSIレイアウトパターン
データのアンダサイズ処理手順を示すフローチャートで
ある。
【図6】この実施例及び従来例の説明に用いるLSI設
計におけるLSIレイアウトパターンデータの各階層斜
視図及び平面図である。
【図7】従来の集積回路レイアウトパターンデータ作成
装置によるLSIレイアウトパターンデータのアンダサ
イズ処理の構成を示すブロック図である。
【図8】この従来例においてLSIレイアウトパターン
データのアンダサイズ処理手順を示すフローチャートで
ある。
【符号の説明】
1 LSIレイアウトパターンデータ(集積回路レイア
ウトパターンデータ) 2 LSIレイアウトパターンデータ読み込み手段(集
積回路レイアウトパターンデータ読み込み手段) 3 階層セルデータ単位階層間継ぎ目処理手段 4 階層セルデータ単位アンダサイズ処理手段 5 アンダサイズ処理結果出力手段

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 与えられた集積回路のレイアウトパター
    ンデータを図形処理であるアンダサイズ処理し、アンダ
    サイズ処理結果の集積回路のレイアウトパターンデータ
    を出力する集積回路レイアウトパターンデータ作成装置
    において、階層構造を有する集積回路レイアウトパター
    ンデータを読み込む集積回路レイアウトパターンデータ
    読み込み手段と、この読み込まれた集積回路レイアウト
    パターンデータの各階層セルデータ間の継ぎ目処理をす
    る階層セルデータ単位の階層間継ぎ目処理手段と、この
    継ぎ目処理の結果得られたデータに対しアンダサイズ処
    理する階層セルデータ単位のアンダサイズ処理手段と、
    このアンダサイズ処理結果を階層構造の維持している集
    積回路レイアウトパターンデータとして出力するアンダ
    サイズ処理結果出力手段とを備えたことを特徴とする集
    積回路レイアウトパターンデータ作成装置。
JP4103550A 1992-03-30 1992-03-30 集積回路レイアウトパターンデータ作成装置 Pending JPH05283524A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4103550A JPH05283524A (ja) 1992-03-30 1992-03-30 集積回路レイアウトパターンデータ作成装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4103550A JPH05283524A (ja) 1992-03-30 1992-03-30 集積回路レイアウトパターンデータ作成装置

Publications (1)

Publication Number Publication Date
JPH05283524A true JPH05283524A (ja) 1993-10-29

Family

ID=14356937

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4103550A Pending JPH05283524A (ja) 1992-03-30 1992-03-30 集積回路レイアウトパターンデータ作成装置

Country Status (1)

Country Link
JP (1) JPH05283524A (ja)

Similar Documents

Publication Publication Date Title
JPH05283524A (ja) 集積回路レイアウトパターンデータ作成装置
JPH10256386A (ja) マスクパターンデータの作成方法
JP2000260879A (ja) レイアウト設計支援装置、コンピュータ読み取り可能な記録媒体
JPH04211112A (ja) 描画データ作成方法、データ変換方法、及びデータ変換装置
US6598185B1 (en) Pattern data inspection method and storage medium
JP2805538B2 (ja) 印刷配線板の接続検証装置
JP2924486B2 (ja) 集積回路の設計データの階層構造展開方法
JPH04192079A (ja) Lsiレイアウトパターンデータ作成方法
JPS60201630A (ja) 検査パタ−ンの生成方法
JP2874031B2 (ja) 組み合わせ回路の再設計方式
JPH11272724A (ja) 階層データの演算処理方法及び演算処理装置
JP2001282864A (ja) 機能ブロック修正方法
JPH0944535A (ja) レイアウト編集方法
JPH04320575A (ja) 論理合成方法およびその装置
JP2786800B2 (ja) パターン配置指示情報の作成方法
JP2003005348A (ja) レイアウト設計データのデータ変換方法およびデータ変換装置
JPH0512381A (ja) 半導体集積回路設計装置
JPH05266135A (ja) マスクパターンデータ処理装置及びパターン形成方法
JP2835082B2 (ja) 論理回路合成装置
JPH0620003A (ja) 論理合成方法
JPH06216012A (ja) パターンデータ処理方法
JPH0735828A (ja) テストパターン作成装置及びテストパターン作成方法
JP2000099563A (ja) テストデータ生成装置
JPH065704A (ja) Lsi設計のレイアウト検証方法
JPH0683893A (ja) 階層データ構造の展開方法