JPH05204496A - 電源制御システム - Google Patents
電源制御システムInfo
- Publication number
- JPH05204496A JPH05204496A JP4038623A JP3862392A JPH05204496A JP H05204496 A JPH05204496 A JP H05204496A JP 4038623 A JP4038623 A JP 4038623A JP 3862392 A JP3862392 A JP 3862392A JP H05204496 A JPH05204496 A JP H05204496A
- Authority
- JP
- Japan
- Prior art keywords
- power supply
- power source
- supply unit
- abnormality
- power
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02J—CIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
- H02J9/00—Circuit arrangements for emergency or stand-by power supply, e.g. for emergency lighting
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02J—CIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
- H02J1/00—Circuit arrangements for dc mains or dc distribution networks
- H02J1/10—Parallel operation of dc sources
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Business, Economics & Management (AREA)
- Emergency Management (AREA)
- Direct Current Feeding And Distribution (AREA)
- Power Sources (AREA)
Abstract
(57)【要約】
【目的】 電源ユニットに低電圧あるいは過電圧の電源
異常の発生時、電源シーケンスが逆転する状態を最少限
の時間に抑え、負荷である論理素子等の劣化または破壊
の防止を目的とする。 【構成】 電源ユニットからの電源異常信号の検出に応
答して、予め定められた切断シーケンスにかかわらず、
電源異常を発生した電源ユニットと、前記電源異常を発
生した電源ユニットと等しい電位を出力する電源ユニッ
トと、前記電源異常を発生した電源ユニットよりも高い
電圧を出力する電源ユニットとに対し、電源異常信号の
検出と同時に電源切断信号を送信し、電源異常を発生し
た電源ユニットよりも低い電位を出力する電源ユニット
に対し、予め定められた切断シーケンスに従って電源切
断信号を送信する。
異常の発生時、電源シーケンスが逆転する状態を最少限
の時間に抑え、負荷である論理素子等の劣化または破壊
の防止を目的とする。 【構成】 電源ユニットからの電源異常信号の検出に応
答して、予め定められた切断シーケンスにかかわらず、
電源異常を発生した電源ユニットと、前記電源異常を発
生した電源ユニットと等しい電位を出力する電源ユニッ
トと、前記電源異常を発生した電源ユニットよりも高い
電圧を出力する電源ユニットとに対し、電源異常信号の
検出と同時に電源切断信号を送信し、電源異常を発生し
た電源ユニットよりも低い電位を出力する電源ユニット
に対し、予め定められた切断シーケンスに従って電源切
断信号を送信する。
Description
【0001】
【技術分野】本発明は電源制御システムに関し、特に情
報処理装置等に使用される電源ユニットの異常発生にお
いて電源の切断制御を行う電源制御システムに関する。
報処理装置等に使用される電源ユニットの異常発生にお
いて電源の切断制御を行う電源制御システムに関する。
【0002】
【従来技術】従来、この種の電源制御方式において、複
数の電源ユニットのいずれかに異常が発生したときには
以下のような制御が行われている。
数の電源ユニットのいずれかに異常が発生したときには
以下のような制御が行われている。
【0003】すなわち、まず、出力電位の高い電源ユニ
ットから低い電源ユニットへ順次電源切断信号を送信す
るような切断シーケンスが予め定められている。そし
て、電源異常の発生にかかわらず、通常の電源切断と同
様に切断シーケンスに従って電源切断信号が送信され
る。
ットから低い電源ユニットへ順次電源切断信号を送信す
るような切断シーケンスが予め定められている。そし
て、電源異常の発生にかかわらず、通常の電源切断と同
様に切断シーケンスに従って電源切断信号が送信され
る。
【0004】このような方式において、低電圧あるいは
過電圧の電源異常発生時には、電源シーケンスが長時間
逆転することがある。この長時間逆転時、負荷である論
理素子等の劣化または破壊をもたらす可能性があった。
過電圧の電源異常発生時には、電源シーケンスが長時間
逆転することがある。この長時間逆転時、負荷である論
理素子等の劣化または破壊をもたらす可能性があった。
【0005】
【発明の目的】本発明の目的は、電源ユニットに低電圧
あるいは過電圧の電源異常の発生時、電源シーケンスが
逆転する状態を最少限の時間に抑え、論理素子等の劣化
または破壊を防止するようにした電源制御システムを提
供することにある。
あるいは過電圧の電源異常の発生時、電源シーケンスが
逆転する状態を最少限の時間に抑え、論理素子等の劣化
または破壊を防止するようにした電源制御システムを提
供することにある。
【0006】
【発明の構成】本発明によれば、複数の電源ユニットに
対し電源投入時出力電位の低い電源ユニットから高い電
源ユニットへ電源投入信号を順次送信し、電源切断時出
力電位の高い電源ユニットから低い電源ユニットへ電源
投入信号を順次送信するよう予め定められたシーケンス
に従って制御するシーケンス制御部と、複数の電源ユニ
ットからの電源の異常を示す電源異常信号を検出する電
源異常検出制御部とを備え、この電源異常検出制御部で
の電源異常の検出に応答して前記シーケンス制御部の前
記予め定められたシーケンスにかかわらず、電源異常を
発生した電源ユニットと、前記電源異常を発生した電源
ユニットと等しい電位を出力する電源ユニットと、前記
電源異常を発生した電源ユニットよりも高い電位を出力
する電源ユニットに対し、電源異常信号の検出と同時に
電源切断信号を送信し、電源異常を発生した電源ユニッ
トよりも低い電位を出力する電源ユニットに対し前記予
め定められた切断シーケンスに従って電源切断信号を送
信することを特徴とする電源制御システムが得られる。
対し電源投入時出力電位の低い電源ユニットから高い電
源ユニットへ電源投入信号を順次送信し、電源切断時出
力電位の高い電源ユニットから低い電源ユニットへ電源
投入信号を順次送信するよう予め定められたシーケンス
に従って制御するシーケンス制御部と、複数の電源ユニ
ットからの電源の異常を示す電源異常信号を検出する電
源異常検出制御部とを備え、この電源異常検出制御部で
の電源異常の検出に応答して前記シーケンス制御部の前
記予め定められたシーケンスにかかわらず、電源異常を
発生した電源ユニットと、前記電源異常を発生した電源
ユニットと等しい電位を出力する電源ユニットと、前記
電源異常を発生した電源ユニットよりも高い電位を出力
する電源ユニットに対し、電源異常信号の検出と同時に
電源切断信号を送信し、電源異常を発生した電源ユニッ
トよりも低い電位を出力する電源ユニットに対し前記予
め定められた切断シーケンスに従って電源切断信号を送
信することを特徴とする電源制御システムが得られる。
【0007】
【実施例】次に、本発明について図面を参照して詳細に
説明する。
説明する。
【0008】まず、本発明の一実施例に適用される電源
投入切断シーケンスについて図1を参照して説明する。
図1を参照すると、第1の電源ユニットは−4.5Vを
出力し、第2の電源ユニットは−3Vを出力し、第3の
電源ユニットは−2Vを出力する。
投入切断シーケンスについて図1を参照して説明する。
図1を参照すると、第1の電源ユニットは−4.5Vを
出力し、第2の電源ユニットは−3Vを出力し、第3の
電源ユニットは−2Vを出力する。
【0009】電源投入においては、電源制御装置に備え
られているスイッチ等の走査により電源投入制御が開始
され、出力電位の低い電源ユニットから出力電位の高い
電源ユニットに投入信号が順次送信される。本実施例で
は、第1の電源ユニット、第2の電源ユニットおよび第
3の電源ユニットの順番に電源投入信号が送信される。
られているスイッチ等の走査により電源投入制御が開始
され、出力電位の低い電源ユニットから出力電位の高い
電源ユニットに投入信号が順次送信される。本実施例で
は、第1の電源ユニット、第2の電源ユニットおよび第
3の電源ユニットの順番に電源投入信号が送信される。
【0010】次に電源切断においては、前記スイッチ等
の操作により電源切断制御が開始され、出力電位の高い
電源ユニットから出力電位の低い電源ユニットに切断信
号が順次送信される。本実施例では、第3の電源ユニッ
ト、第2の電源ユニットおよび第1の電源ユニットの順
番に電源切断信号が送信される。
の操作により電源切断制御が開始され、出力電位の高い
電源ユニットから出力電位の低い電源ユニットに切断信
号が順次送信される。本実施例では、第3の電源ユニッ
ト、第2の電源ユニットおよび第1の電源ユニットの順
番に電源切断信号が送信される。
【0011】複数の電源ユニットのいずれかに異常が発
生した場合には、以下の処理がなされる。電源異常を発
生した電源ユニットと、電源異常を発生した電源ユニッ
トと等しい電位を出力する電源ユニットと、電源異常を
発生した電源ユニットよりも高い電位を出力する電源ユ
ニットとに対し、電源異常信号の検出と同時に電源切断
信号が送信される。電源異常を発生した電源ユニットよ
りも低い電位を出力する電源ユニットに対し、先に述べ
た順番で電源切断信号が送信される。
生した場合には、以下の処理がなされる。電源異常を発
生した電源ユニットと、電源異常を発生した電源ユニッ
トと等しい電位を出力する電源ユニットと、電源異常を
発生した電源ユニットよりも高い電位を出力する電源ユ
ニットとに対し、電源異常信号の検出と同時に電源切断
信号が送信される。電源異常を発生した電源ユニットよ
りも低い電位を出力する電源ユニットに対し、先に述べ
た順番で電源切断信号が送信される。
【0012】例えば、第2の電源ユニットに異常が発生
し、異常信号が電源制御装置に入力された場合、異常信
号の検出と同時に、第2の電源ユニットおよび第3の電
源ユニットに対し、電源切断信号が送信される。
し、異常信号が電源制御装置に入力された場合、異常信
号の検出と同時に、第2の電源ユニットおよび第3の電
源ユニットに対し、電源切断信号が送信される。
【0013】さらに、電源ユニット1に対し、通常の順
番に従って電源切断信号が送信される。
番に従って電源切断信号が送信される。
【0014】このようにして、電源投入切断シーケンス
は、論理素子に給電される電源電圧の順番が逆転する時
間を最少限におさえることができる。
は、論理素子に給電される電源電圧の順番が逆転する時
間を最少限におさえることができる。
【0015】図2には、本発明による電源制御をリレー
によるシーケンス回路で実現した一実施例が示されてい
る。図2を参照すると、本発明の一実施例は、電源投入
指示の場合、電源ユニットの投入切断指示スイッチSW
が“投入”例に設定されることにより、リレーRL10が
オフにされ、リレーRL10の接点r10がブレークされ
る。この接点r10のブレークにより、シーケンス制御部
1は電源投入シーケンス制御を実行する。
によるシーケンス回路で実現した一実施例が示されてい
る。図2を参照すると、本発明の一実施例は、電源投入
指示の場合、電源ユニットの投入切断指示スイッチSW
が“投入”例に設定されることにより、リレーRL10が
オフにされ、リレーRL10の接点r10がブレークされ
る。この接点r10のブレークにより、シーケンス制御部
1は電源投入シーケンス制御を実行する。
【0016】シーケンス制御部1の電源投入シーケンス
制御において、リレーRL01,RL02およびRL03が順
次オンにされる。リレーRL01,RL02およびRL03の
オン動作にともない、リレーRL01の接点r01,リレー
RL02の接点r02およびリレーRL03の接点r03が順次
メークされ、第1の電源ユニット、第2の電源ユニット
および第3の電源ユニットが投入される。
制御において、リレーRL01,RL02およびRL03が順
次オンにされる。リレーRL01,RL02およびRL03の
オン動作にともない、リレーRL01の接点r01,リレー
RL02の接点r02およびリレーRL03の接点r03が順次
メークされ、第1の電源ユニット、第2の電源ユニット
および第3の電源ユニットが投入される。
【0017】電源切断指示の場合、電源ユニットの投入
切断指示スイッチSWが“切断”側に設定されることに
より、リレーRL10がオンにされ、リレーRL10の接点
r10がメークされる。この接点r10のメークによりシー
ケンス制御部1は電源切断シーケンス制御を実行する。
切断指示スイッチSWが“切断”側に設定されることに
より、リレーRL10がオンにされ、リレーRL10の接点
r10がメークされる。この接点r10のメークによりシー
ケンス制御部1は電源切断シーケンス制御を実行する。
【0018】このシーケンス制御部1の電源切断シーケ
ンス制御において、リレーRL03,RL02およびRL01
が順次オフにされる。このリレーRL03,RL02および
RL01のオフ動作にともない、リレーRL03の接点r0
3,リレーRL02の接点r02およびリレーRL01の接点
r01が順次ブレークされ、第3の電源ユニット、第2の
電源ユニットおよび第1の電源ユニットが切断される。
ンス制御において、リレーRL03,RL02およびRL01
が順次オフにされる。このリレーRL03,RL02および
RL01のオフ動作にともない、リレーRL03の接点r0
3,リレーRL02の接点r02およびリレーRL01の接点
r01が順次ブレークされ、第3の電源ユニット、第2の
電源ユニットおよび第1の電源ユニットが切断される。
【0019】第1の電源ユニットに異常が発生した場
合、第1の異常信号が第1の電源ユニットから電源制御
装置に入力され、リレーRL10およびRL11がオン状態
となる。このリレーRL10のオンに応答して、先の電源
切断シーケンス制御が行われる。これと同時に、電源切
断シーケンス制御に優先して、リレーRL11がオン状態
となり、リレーRL11の接点r11がブレークされ、第1
の電源ユニット、第2の電源ユニットおよび第3の電源
ユニットが同時に切断される。
合、第1の異常信号が第1の電源ユニットから電源制御
装置に入力され、リレーRL10およびRL11がオン状態
となる。このリレーRL10のオンに応答して、先の電源
切断シーケンス制御が行われる。これと同時に、電源切
断シーケンス制御に優先して、リレーRL11がオン状態
となり、リレーRL11の接点r11がブレークされ、第1
の電源ユニット、第2の電源ユニットおよび第3の電源
ユニットが同時に切断される。
【0020】第2の電源ユニットに異常が発生した場
合、第2の異常信号が第2の電源ユニットから電源制御
装置に入力され、リレーRL10およびRL12がオンにな
る。リレーRL10がオンになると、先の電源切断シーケ
ンス制御が行われる。これと同時に、電源切断シーケン
ス制御に優先してリレーRL12がオンになると、リレー
RL12の接点r12がブレークし第2の電源ユニットおよ
び第3の電源ユニットが同時に切断される。第1の電源
ユニットは、電源切断シーケンス制御に従って切断され
る。
合、第2の異常信号が第2の電源ユニットから電源制御
装置に入力され、リレーRL10およびRL12がオンにな
る。リレーRL10がオンになると、先の電源切断シーケ
ンス制御が行われる。これと同時に、電源切断シーケン
ス制御に優先してリレーRL12がオンになると、リレー
RL12の接点r12がブレークし第2の電源ユニットおよ
び第3の電源ユニットが同時に切断される。第1の電源
ユニットは、電源切断シーケンス制御に従って切断され
る。
【0021】第3の電源ユニットに異常が発生した場
合、第3の異常信号が第3の電源ユニットから電源制御
装置に入力され、リレーRL10およびRL13がオンとな
る。リレーRL10のオン状態に応答して、先の電源切断
シーケンス制御が行われる。これと同時に、電源切断シ
ーケンス制御に優先してリレーRL13がオン状態となる
と、リレーRL13の接点r13がブレークされ、第3の電
源切断ユニットが同時に切断される。第2の電源ユニッ
トと第1の電源ユニットとは、電源切断シーケンス制御
に従って切断される。
合、第3の異常信号が第3の電源ユニットから電源制御
装置に入力され、リレーRL10およびRL13がオンとな
る。リレーRL10のオン状態に応答して、先の電源切断
シーケンス制御が行われる。これと同時に、電源切断シ
ーケンス制御に優先してリレーRL13がオン状態となる
と、リレーRL13の接点r13がブレークされ、第3の電
源切断ユニットが同時に切断される。第2の電源ユニッ
トと第1の電源ユニットとは、電源切断シーケンス制御
に従って切断される。
【0022】なお、ダイオードD1 ,D2 およびD3
は、異常を発生した電源ユニットからの異常信号の入力
時、正常な電源ユニットの異常信号線への逆流を防止す
るためにある。
は、異常を発生した電源ユニットからの異常信号の入力
時、正常な電源ユニットの異常信号線への逆流を防止す
るためにある。
【0023】
【発明の効果】本発明によれば、電源ユニットに低電圧
または過電圧の電源異常が発生した時に、電源シーケン
スが逆転する状態を最少限の時間に抑え、負荷である論
理素子等の劣化または破壊を防止することができるとい
う効果を有する。
または過電圧の電源異常が発生した時に、電源シーケン
スが逆転する状態を最少限の時間に抑え、負荷である論
理素子等の劣化または破壊を防止することができるとい
う効果を有する。
【図1】本発明の一実施例に適用される電源投入切断シ
ーケンスを示す図である。
ーケンスを示す図である。
【図2】本発明の一実施例を示す図である。
1 シーケンス制御部
Claims (1)
- 【請求項1】 複数の電源ユニットに対し電源投入時出
力電位の低い電源ユニットから高い電源ユニットへ電源
投入信号を順次送信し、電源切断時出力電位の高い電源
ユニットから低い電源ユニットへ電源投入信号を順次送
信するよう予め定められたシーケンスに従って制御する
シーケンス制御部と、複数の電源ユニットからの電源の
異常を示す電源異常信号を検出する電源異常検出制御部
とを備え、この電源異常検出制御部での電源異常の検出
に応答して前記シーケンス制御部の前記予め定められた
シーケンスにかかわらず、電源異常を発生した電源ユニ
ットと、前記電源異常を発生した電源ユニットと等しい
電位を出力する電源ユニットと、前記電源異常を発生し
た電源ユニットよりも高い電位を出力する電源ユニット
に対し、電源異常信号の検出と同時に電源切断信号を送
信し、電源異常を発生した電源ユニットよりも低い電位
を出力する電源ユニットに対し前記予め定められた切断
シーケンスに従って電源切断信号を送信することを特徴
とする電源制御システム。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4038623A JPH05204496A (ja) | 1992-01-29 | 1992-01-29 | 電源制御システム |
US08/010,805 US5559376A (en) | 1992-01-29 | 1993-01-29 | Power supply control system comprising a plurality of power supply units |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4038623A JPH05204496A (ja) | 1992-01-29 | 1992-01-29 | 電源制御システム |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH05204496A true JPH05204496A (ja) | 1993-08-13 |
Family
ID=12530370
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP4038623A Pending JPH05204496A (ja) | 1992-01-29 | 1992-01-29 | 電源制御システム |
Country Status (2)
Country | Link |
---|---|
US (1) | US5559376A (ja) |
JP (1) | JPH05204496A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7215106B2 (en) | 2005-10-07 | 2007-05-08 | Canon Kabushiki Kaisha | Power supply control circuit, electronic device, and printing apparatus |
US9768619B2 (en) | 2015-07-06 | 2017-09-19 | Olympos Corporation | Power supply control circuit |
Families Citing this family (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE4318652C2 (de) * | 1993-06-04 | 1996-04-11 | Heinzinger Electronic Gmbh | Stromversorgungsanordnung |
KR100211801B1 (ko) * | 1997-03-12 | 1999-08-02 | 윤종용 | Usb장치의 전원제어장치 및 제어방법 |
US5990575A (en) * | 1997-07-22 | 1999-11-23 | Flaugher; David J. | Auxiliary power source control systems and methods |
US6031298A (en) * | 1997-12-19 | 2000-02-29 | International Business Machines Corporation | 2N redundant power system and method using cross-coupled AC power transfer |
US20010024109A1 (en) * | 2000-02-21 | 2001-09-27 | Mark Sobkow | Power supply system |
US6735704B1 (en) * | 2000-10-20 | 2004-05-11 | International Business Machines Corporation | Autonomic control of power subsystems in a redundant power system |
US6639331B2 (en) | 2001-11-30 | 2003-10-28 | Onan Corporation | Parallel generator power system |
US6747369B2 (en) * | 2002-08-22 | 2004-06-08 | Intel Corporation | Power system including redundant power supplies |
US20040151304A1 (en) * | 2003-02-05 | 2004-08-05 | George Scott A. | Method of managing power for devices requiring supply levels varying in accordance with operational state |
US7080273B2 (en) * | 2003-05-02 | 2006-07-18 | Potentia Semiconductor, Inc. | Sequencing power supplies on daughter boards |
US7458028B2 (en) * | 2003-07-18 | 2008-11-25 | Avinash Chidambaram | Graphical interface for configuring a power supply controller |
JP4523330B2 (ja) * | 2004-05-11 | 2010-08-11 | 株式会社リコー | 電源回路及びその電源回路を有する機器 |
US7337342B1 (en) * | 2005-04-28 | 2008-02-26 | Summit Microelectronics, Inc. | Power supply sequencing distributed among multiple devices with linked operation |
US7298601B2 (en) * | 2005-08-09 | 2007-11-20 | International Business Machines Corporation | Over-voltage protection for voltage regulator modules of a parallel power system |
CN100438258C (zh) * | 2006-12-08 | 2008-11-26 | 杭州华三通信技术有限公司 | 控制多模块电源同步的电路及方法 |
JP2008305314A (ja) * | 2007-06-11 | 2008-12-18 | Funai Electric Co Ltd | 電源制御装置 |
JP5319400B2 (ja) * | 2009-05-28 | 2013-10-16 | アズビル株式会社 | リレー異常検出装置 |
US8767357B2 (en) * | 2012-06-14 | 2014-07-01 | Analog Devices, Inc. | Overvoltage protection system for power system with multiple parallel-connected switching power supplies |
MX348313B (es) * | 2013-01-18 | 2017-06-06 | Milbank Mfg Co | Interruptor automático de transferencia. |
TWI497274B (zh) * | 2013-06-26 | 2015-08-21 | Inventec Corp | 機櫃與其電源控制方法 |
KR102347602B1 (ko) * | 2017-08-28 | 2022-01-05 | 삼성전자주식회사 | 반도체 장치 및 그 파워 오프 방법 |
EP3503334B1 (en) * | 2017-12-20 | 2022-06-15 | Aptiv Technologies Limited | A power supply unit for an electronic device |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4747041A (en) * | 1983-06-27 | 1988-05-24 | Unisys Corporation | Automatic power control system which automatically activates and deactivates power to selected peripheral devices based upon system requirement |
US4663539A (en) * | 1984-11-29 | 1987-05-05 | Burroughs Corporation | Local power switching control subsystem |
US4674031A (en) * | 1985-10-25 | 1987-06-16 | Cara Corporation | Peripheral power sequencer based on peripheral susceptibility to AC transients |
-
1992
- 1992-01-29 JP JP4038623A patent/JPH05204496A/ja active Pending
-
1993
- 1993-01-29 US US08/010,805 patent/US5559376A/en not_active Expired - Fee Related
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7215106B2 (en) | 2005-10-07 | 2007-05-08 | Canon Kabushiki Kaisha | Power supply control circuit, electronic device, and printing apparatus |
US9768619B2 (en) | 2015-07-06 | 2017-09-19 | Olympos Corporation | Power supply control circuit |
Also Published As
Publication number | Publication date |
---|---|
US5559376A (en) | 1996-09-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH05204496A (ja) | 電源制御システム | |
CA1279098C (en) | Selective connection of power supplies | |
US7475268B2 (en) | Method for managing voltage supply in multiple linked systems | |
JPH07222039A (ja) | ビデオカメラの電源装置 | |
KR100256019B1 (ko) | 전선로의 비상보호장치 | |
CN115497430B (zh) | 一种显示面板的控制电路、控制方法及显示设备 | |
JP2000156942A (ja) | 通信装置 | |
JP3295833B2 (ja) | 電源冗長システム | |
KR100497396B1 (ko) | 소비전력 절감 장치 | |
JP2004185570A (ja) | プログラマブルコントローラ及びプログラマブルコントローラのノイズ検知用プログラム | |
RU2181920C2 (ru) | Способ запрета сетевого автоматического включения резерва на двухфазные короткие замыкания | |
JPH05328606A (ja) | 2重化直流電源回路 | |
JPH05284648A (ja) | 電源二重化装置 | |
JPH0323930B2 (ja) | ||
JP2024130214A (ja) | 鉄道保安制御装置及び制御システム | |
JP2616688B2 (ja) | 電源スイッチ回路 | |
JPH05207657A (ja) | 2重化直流電源回路 | |
JPH04165448A (ja) | 割込制御装置 | |
JP2005218190A (ja) | 出力短絡保護回路 | |
JPH05265598A (ja) | 信号授受方式 | |
JPH06314145A (ja) | 電源異常処理装置 | |
JPH07152593A (ja) | プリンタの電源オフ検知回路 | |
JPH08251835A (ja) | 車両用受給電装置 | |
JPS63180102A (ja) | 二重化装置 | |
JPH10105259A (ja) | 電源システム |