JPH05135579A - 半導体装置 - Google Patents
半導体装置Info
- Publication number
- JPH05135579A JPH05135579A JP3295625A JP29562591A JPH05135579A JP H05135579 A JPH05135579 A JP H05135579A JP 3295625 A JP3295625 A JP 3295625A JP 29562591 A JP29562591 A JP 29562591A JP H05135579 A JPH05135579 A JP H05135579A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- voltage
- supplied
- semiconductor device
- down voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims description 19
- 230000001360 synchronised effect Effects 0.000 claims 1
- 230000003071 parasitic effect Effects 0.000 abstract description 12
- 238000010586 diagram Methods 0.000 description 24
- 238000001514 detection method Methods 0.000 description 5
- 239000003990 capacitor Substances 0.000 description 2
- 230000007423 decrease Effects 0.000 description 2
- 230000003321 amplification Effects 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/147—Voltage reference generators, voltage or current regulators; Internally lowered supply levels; Compensation for voltage drops
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0008—Arrangements for reducing power consumption
- H03K19/0013—Arrangements for reducing power consumption in field effect transistor circuits
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Dram (AREA)
- Semiconductor Memories (AREA)
Abstract
路をチップ内部に搭載して構成されるDRAMに関し、
降圧電圧供給用の配線の寄生抵抗による電圧降下を低減
化し、同一の降圧電圧供給用の配線を介して降圧電圧を
供給される複数の降圧電圧被供給回路を正常に動作させ
ることができるようにする。 【構成】センスアンプ駆動回路11を駆動するために、
センスアンプ駆動回路クロックΦがLレベルからHレベ
ルに反転され、pMOS23及びnMOS24がオンと
されて、センスアンプ12、13に電流が流れる場合、
nMOS41をワンショットパルス発生回路42から出
力されるワンショットパルスS2によってオンとし、セ
ンスアンプ駆動回路11に、降圧回路10のみならず、
VCC電源線40からも電流を供給する。
Description
源電圧を降圧する降圧回路をチップ内部に搭載して構成
される半導体装置に関する。
量、高密度化が進み、それに伴って、微細パターン、微
細トランジスタが使用されるようになってきている。し
かし、微細トランジスタ、特に、チャネル長の短いトラ
ンジスタを使用すると、ホットキャリアに対する耐性が
悪化するという問題があり、この対策として、チップ内
部に降圧回路を搭載し、外部から供給される電源電圧を
降圧し、これを一部又は全部の回路で使用するというこ
とが行われている。
に搭載してなる従来のダイナミックRAM(以下、DR
AMという)の要部を示すブロック図である。図中、A
0、A1・・・Anは外部から入力されるアドレス信
号、1はアドレスバッファ、2はロウデコーダ、3はセ
ルアレイ部、4はセンスアンプ列、5はコラムデコー
ダ、6はコラムゲート列、7は出力回路、8は入力回
路、9は制御回路、10は降圧回路である。
ーブ信号、CASバーはコラムアドレス・ストローブ信
号、WEバーはライトイネーブル信号、Doutは出力デ
ータ、Dinは入力データ、VCCは外部から供給される
高電圧側の電源電圧、例えば、5[V]、VSSは外部
から供給される低電圧側の電源電圧、例えば0[V]、
VIIは降圧回路10から出力される降圧電圧である。
れるアドレスA0、A1・・・Anがロウアドレスの場
合、このロウアドレスは、アドレスバッファ1を介して
ロウデコーダ2に供給されてデコードされ、対応するワ
ード線の選択が行われる。この場合、選択されたワード
線上のセルは同時に選択され、セル内の情報がビット線
に出力され、センスアンプ列4の各センスアンプは、こ
れを増幅する。
るコラムアドレスは、アドレスバッファ1を介してコラ
ムデコーダ5に供給されてデコードされ、アドレスが指
定するセルのデータがコラムゲート列6及び出力回路7
を介して出力される。
信号RASバー、コラムアドレス・ストローブ信号CA
Sバー、ライトイネーブル信号WEバー等を受ける制御
回路9から出力される各種制御信号φ1・・・φnにより
行われるが、降圧回路10は、これらとは別にあり、外
部から供給される電源電圧VCCを受け、これを降圧し
てなる降圧電圧VIIを降圧電圧被供給回路に供給して
いる。
10及び降圧電圧被供給回路の一部を示す回路図であ
り、図中、11はセンスアンプ駆動回路、12、13は
センスアンプ、14、15はセル、WLはワード線、B
L0、BL0バー、BL1、BL1バーはビット線であ
る。
源電圧VCCを供給するVCC電源線、17はnチャネ
ルMOSトランジスタ(以下、nMOSという)であ
り、この降圧回路10は、nMOS17のドレイン及び
ゲートをVCC電源線16に接続し、nMOS17のソ
ースに電源電圧VCCをVCC−Vth17(nMOS17
のスレッショルド電圧)に降圧してなる降圧電圧VII
を得るというものである。なお、18は降圧電圧供給用
の配線、19はこの降圧電圧供給用の配線18の寄生抵
抗である。
て、20はセンスアンプ駆動回路11内の降圧電圧供給
用の配線、21はセンスアンプ駆動回路11を駆動する
センスアンプ駆動回路クロックΦが入力されるセンスア
ンプ駆動回路クロック入力端子、22はインバータ、2
3はpチャネルMOSトランジスタ(以下、pMOSと
いう)、24はnMOS、S1はインバータの出力であ
る。
アンプ駆動回路クロックΦがHレベルの場合に、pMO
S23、nMOS24をオンとし、pMOS23のドレ
インに得られる一方のセンスアンプ駆動電圧PSA及び
nMOS24のドレインに得られる他方のセンスアンプ
駆動電圧NSAをそれぞれセンスアンプ12、13に供
給し、センスアンプ12、13を駆動するというもので
ある。
プフロップ型の増幅回路で構成されており、特に、セン
スアンプ12において、25、26はpMOS、27、
28はnMOSである。
ンジスタ型のセル構成とされており、特に、セル14に
おいて、29は転送ゲートをなすnMOS、30は記憶
素子をなすキャパシタ、PCはセルプレート電圧であ
る。
作波形図であり、ビット線については、ビット線BL
0、BL0バーの部分を代表して示している。そこで、
以下、その範囲で動作を説明する。
レベルがLレベルからHレベルに変化すると、nMOS
29がオンとなり、ビット線BL0とセル14の内部ノ
ード31とが接続される。
L0の寄生容量との比で決定される信号量がビット線B
L0に現れる。いま、セル14の内部ノード31がLレ
ベルだとすると、ビット線BL0は、リセットレベル
(電源電圧VCCの約1/2)よりも信号量分(約数百
mV)低下する。
がLレベルからHレベルに反転するが、すると、インバ
ータ22の出力S1がHレベルからLレベルに反転し、
pMOS23及びnMOS24が共にオンとされる。
れるセンスアンプ駆動電圧PSAはVII電位に上昇
し、nMOS24のドレインに得られるセンスアンプ駆
動電圧NSAはVSS電位に下降する。
を、例えば、Lレベルと仮定したので、ビット線BL0
の電位は、ビット線BL0バーの電位よりも信号量分だ
け低い値となる。
pMOS26、nMOS27がオン(ON)、pMOS
25、nMOS28がオフ(オフ)となり、ビット線B
L0は、低電源電圧側のVSS電位に下降すると共に、
ビット線BL0バーは、降圧電圧のVII電位に上昇
し、センスアンプ12による増幅が行われる。
スアンプ12において増幅が行われる場合には、降圧電
圧供給用の配線18、pMOS23、pMOS26、ビ
ット線BL0バーの経路に電流が流れるが、この電流
は、センスアンプの特性上、大きな値となるため、降圧
電圧供給用の配線18の寄生抵抗19による電圧降下が
大きくなり、センスアンプ駆動回路11以外に降圧電圧
VIIを供給すべき降圧電圧被供給回路が正常に動作し
なくなる場合があり、これが問題となっていた。
載し、この降圧回路から出力される降圧電圧を降圧電圧
供給用の配線を介して複数の降圧電圧被供給回路に供給
するように構成される半導体装置一般に存在していた。
用の配線の寄生抵抗による電圧降下を低減化し、同一の
降圧電圧供給用の配線を介して降圧電圧を供給される複
数の降圧電圧被供給回路を正常に動作させることができ
るようにした半導体装置を提供することを目的とする。
図であり、本発明による半導体装置は、外部から供給さ
れる電源電圧VCCを降圧する降圧回路33をチップ内
部に搭載し、この降圧回路33から出力される降圧電圧
VIIを降圧電圧供給用の配線34を介して複数の降圧
電圧被供給回路351、352・・・35nに供給するよ
うに構成される半導体装置において、チップ内部に形成
された外部電源電圧VCC用の配線36と、複数の降圧
電圧被供給回路351、352・・・35nのうち、少な
くとも1個、例えば、降圧電圧被供給回路351内の降
圧電圧供給用の配線37との間にスイッチ回路38を設
けると共に、降圧電圧被供給回路351の動作に同期さ
せてスイッチ回路38をオンとするスイッチ制御回路3
9とを設けて構成される。
351が動作する場合、この降圧電圧被供給回路351に
は、降圧回路33のみならず、外部電源電圧VCC供給
用の配線36からも電流が供給されるので、降圧電圧供
給用の配線34の寄生抵抗による電圧降下を低減化する
ことができる。
回路352・・・35nが動作中において、降圧電圧被供
給回路351に大電流が流れる場合であっても、他の降
圧電圧被供給回路352・・・35nを正常に動作させる
ことができる。
実施例〜第3実施例について説明する。なお、これら第
1実施例〜第3実施例は、図11(図10)に示す従来
のDRAMを改良するものである。そこで、これら第1
実施例〜第3実施例の要部を示す図2、図5及び図8に
おいて、図11に対応する部分には同一符号を付し、そ
の重複説明は省略する。
る。図中、40は外部電源電圧VCCを供給するVCC
電源線、41は図1に示すスイッチ回路38を構成する
nMOS、42は同じく図1に示すスイッチ制御回路3
9を構成するワンショットパルス発生回路、S2はこの
ワンショットパルス発生回路42のワンショットパルス
出力端子43に出力されるワンショットパルスである。
VCC電源線40に接続され、そのソースをセンスアン
プ駆動回路11内の降圧電圧供給用の配線20に接続さ
れ、そのゲートをワンショットパルス発生回路42のワ
ンショットパルス出力端子43に接続されている。
は、例えば、図3にその回路図を示すように構成されて
いる。図中、44はセンスアンプ駆動回路クロックΦが
入力されるセンスアンプ駆動回路クロック入力端子、4
5〜52はインバータ、53はNOR回路、S3はイン
バータ45の出力、S4はインバータ52の出力であ
る。
42の動作波形図である。ここに、センスアンプ駆動回
路11が駆動されておらず、センスアンプ駆動回路クロ
ックΦがLレベルを維持している場合には、インバータ
45の出力S3はHレベル、インバータ52の出力S4
はLレベルとなっており、この結果、NOR回路53の
出力はLレベルとなっている。
するために、センスアンプ駆動回路クロックΦがLレベ
ルからHレベルに反転されると、インバータ45の出力
S3はLレベルに反転する。この時、インバータ46〜
52の遅延時間のために、インバータ52の出力S4は
Hレベルに反転せず、Lレベルを維持するので、NOR
回路53の出力はHレベルに反転する。
時間が経過すると、インバータ52の出力S4がHレベ
ルに反転する。この時、インバータ45の出力S3はL
レベルにあるので、NOR回路53の出力はLレベルに
反転する。このようにして、ワンショットパルスS2が
形成される。
センスアンプ駆動回路11を駆動するため、センスアン
プ駆動回路クロックΦがLレベルからHレベルに反転さ
れ、pMOS23及びnMOS24がオンとされて、セ
ンスアンプ12、13に電流が流れる場合、nMOS4
1は、ワンショットパルス発生回路42から出力される
正のワンショットパルスS2によってオンとされる。
は、降圧回路10のみならず、VCC電源線40からも
電流が供給され、降圧電圧供給用の配線18の寄生抵抗
19による電圧降下は大きくならない。したがって、降
圧電圧供給用の配線18を介して降圧電圧VIIを供給
される他の降圧電圧被供給回路を正常に動作させること
ができる。
S23に流れる電流の値とnMOS41に流れる電流の
値を同じにする場合には、センスアンプ駆動回路11が
動作することによっては、降圧電圧供給用の配線18に
は電圧降下が生じないようにすることができる。
る。図中、54は外部電源電圧VCCを供給するVCC
電源線、55は図1に示すスイッチ回路38を構成する
pMOS、56は同じく図1に示すスイッチ制御回路3
9を構成するワンショットパルス発生回路、S5はこの
ワンショットパルス発生回路56のワンショットパルス
出力端子57に出力されるワンショットパルスである。
CC電源線54に接続され、そのドレインをセンスアン
プ駆動回路11内の降圧電圧供給用の配線20に接続さ
れ、そのゲートをワンショットパルス発生回路56のワ
ンショットパルス出力端子57に接続されている。
は、例えば、図6にその回路図を示すように構成されて
いる。図中、58はセンスアンプ駆動回路クロックΦが
入力されるセンスアンプ駆動回路クロック入力端子、5
9〜65はインバータ、66はNAND回路、S6はイ
ンバータ65の出力である。
56の動作波形図である。ここに、センスアンプ駆動回
路11が駆動されておらず、センスアンプ駆動回路クロ
ックΦがLレベルを維持している場合には、インバータ
65の出力S6はHレベルとなっており、この結果、N
AND回路66の出力はHレベルとなっている。
するために、センスアンプ駆動回路クロックΦがLレベ
ルからHレベルに反転されると、この時点では、インバ
ータ59〜65の遅延時間のために、インバータ65の
出力S6はLレベルに反転せず、Hレベルを維持するの
で、NAND回路66の出力はLレベルに反転する。
時間が経過すると、インバータ65の出力S6がHレベ
ルに反転する。この時、センスアンプ駆動回路クロック
ΦはHレベルにあるので、NAND回路66の出力はL
レベルに反転する。このようにして、ワンショットパル
スS5が形成される。
センスアンプ駆動回路11を駆動するため、センスアン
プ駆動回路クロックΦがLレベルからHレベルに反転さ
れ、pMOS23及びnMOS24がオンとされて、セ
ンスアンプ12、13に電流が流れる場合、pMOS5
5は、ワンショットパルス発生回路56から出力される
負のワンショットパルスS5によってオンとされる。
は、降圧回路10のみならず、VCC電源線54からも
電流が供給され、降圧電圧供給用の配線18の寄生抵抗
19による電圧降下は大きくならない。したがって、降
圧電圧供給用の配線18を介して降圧電圧VIIを供給
される他の降圧電圧被供給回路を正常に動作させること
ができる。
S23に流れる電流の値とpMOS55に流れる電流の
値を同じにする場合には、センスアンプ駆動回路11が
動作することによっては、降圧電圧供給用の配線18に
は電圧降下が生じないようにすることができる。
る。図中、67は外部電源電圧VCCを供給するVCC
電源線、68は図1に示すスイッチ回路38を構成する
pMOS、69は抵抗、70は抵抗69の一端71及び
他端72の差電圧を検出する差電圧検出回路であり、図
1に示すスイッチ制御回路39を構成するものである。
プ駆動回路11内の降圧電圧供給用の配線20は抵抗6
9を介してpMOS23のソースに接続されている。ま
た、pMOS68は、そのドレインをVCC電源線67
に接続され、そのソースを抵抗69の一端71に接続さ
れ、そのゲートを差電圧検出回路70の出力端子73に
接続されている。
9にその回路図を示すように構成されている。図中、7
4、75は電源電圧VCCを供給するVCC電源線、7
6、77はpMOS、78、79はnMOSである。
CC電源線74に接続され、そのゲートをpMOS77
のゲート及びドレインに接続され、そのドレインを出力
端子73及びnMOS78のドレインに接続されてい
る。
C電源線75に接続され、そのドレインをnMOS79
のドレインに接続されている。また、nMOS78は、
そのゲートを抵抗69の一端71に接続され、そのソー
スを接地されている。また、nMOS79は、そのゲー
トを抵抗69の他端72に接続され、そのソースを接地
されている。
69に電圧降下がない場合、即ち、抵抗69の一端71
の電圧V71と、抵抗69の他端72の電圧V72とが
等しい場合、pMOS68がオフとなるように、各回路
定数が設定され、センスアンプ駆動回路11が駆動され
ない場合には、pMOS68を介して電流が流れないよ
うにされている。
は、センスアンプ駆動回路11を駆動するために、セン
スアンプ駆動回路クロックΦがLレベルからHレベルに
反転されると、pMOS23及びnMOS24がオンと
されて、センスアンプ12、13に電流が流れ、電圧V
71>電圧V72となる。
8は、nMOS79に流れる電流i79よりも大きくな
り、ノード80の電圧V80と、ノード81の電圧V8
1とは、電圧V80<電圧V81となって、電圧V80
は低下する。
電圧降下、即ち、電圧V71と電圧V72との差電圧が
大きければ大きいほど、大きくなる。換言すれば、抵抗
69に流れる電流が大きければ大きいほど、nMOS7
8のオンの度合が深くなり、電圧V80は低下して、p
MOS68のオンの度合も大きくなり、VCC電源線6
7を介して供給される電流が増える。
ンスアンプ駆動回路11を駆動するために、センスアン
プ駆動回路クロックΦがLレベルからHレベルに反転さ
れ、pMOS23及びnMOS24がオンとされて、セ
ンスアンプ12、13に電流が流れる場合、差電圧検出
回路70の出力端子73から出力されるノード80の電
圧V80によって、pMOS68がオンとされる。
は、降圧回路10のみならず、VCC電源線67からも
電流が供給されるので、降圧電圧供給用の配線18の寄
生抵抗19による電圧降下は大きくならない。したがっ
て、降圧電圧供給用の配線18を介して降圧電圧VII
を供給される他の降圧電圧被供給回路を正常に動作させ
ることができる。
アンプ駆動回路11に流れる電流が大きければ大きいほ
ど、VCC電源線67からセンスアンプ駆動回路11に
供給される電流は大きくなるので、センスアンプ駆動回
路11によっては、降圧電圧供給用の配線18の寄生抵
抗19による電圧降下に変動が生じないようにすること
ができる。
回路が接続された降圧電圧被供給回路の動作によって
は、降圧電圧供給用の配線の寄生抵抗に大きな電圧降下
が生じないようにし、同一の降圧電圧供給用の配線を介
して降圧電圧を供給される複数の降圧電圧被供給回路を
正常に動作させることができる。
る。
ルス発生回路の回路図である。
波形図である。
る。
ルス発生回路の回路図である。
波形図である。
る。
の回路図である。
る。
路及び降圧電圧被供給回路の一部を示す回路図である。
Claims (6)
- 【請求項1】外部から供給される電源電圧(VCC)を
降圧する降圧回路(33)をチップ内部に搭載し、該降
圧回路(33)から出力される降圧電圧(VII)を降
圧電圧供給用の配線(34)を介して複数の降圧電圧被
供給回路(351、352・・・35n)に供給するよう
に構成される半導体装置において、 チップ内部に形成された前記外部から供給される外部電
源電圧(VCC)用の配線(36)と、前記複数の降圧
電圧被供給回路(351、352・・・35n)のうち、
少なくとも1個の降圧電圧被供給回路(351)内の降
圧電圧供給用の配線(37)との間に、スイッチ回路
(38)を設けると共に、前記少なくとも1個の降圧電
圧被供給回路(351)の動作に同期させて、前記スイ
ッチ回路(38)をオンとするスイッチ制御回路(3
9)とを設けて構成されていることを特徴とする半導体
装置。 - 【請求項2】前記スイッチ制御回路(39)は、前記少
なくとも1個の降圧電圧被供給回路(351)を駆動す
る信号に基づいて前記スイッチ回路(38)を制御する
信号を形成するように構成されていることを特徴とする
請求項1記載の半導体装置。 - 【請求項3】前記スイッチ回路(38)を流れる電流
は、前記少なくとも1個の降圧電圧被供給回路(3
51)に流れる電流と同じ値になるようにされているこ
とを特徴とする請求項1又は2記載の半導体装置。 - 【請求項4】前記スイッチ回路(38)は、nチャネル
MOSトランジスタで構成され、また、前記スイッチ制
御回路(39)は、前記少なくとも1個の降圧電圧被供
給回路(351)の動作に同期させて正のワンショット
パルスを発生し、これを前記nチャネルMOSトランジ
スタのゲートに印加するワンショットパルス発生回路で
構成されていることを特徴とする請求項1、2又は3記
載の半導体装置。 - 【請求項5】前記スイッチ回路(38)は、pチャネル
MOSトランジスタで構成され、また、前記スイッチ制
御回路(39)は、前記少なくとも1個の降圧電圧被供
給回路(351)の動作に同期させて負のワンショット
パルスを発生し、これを前記pチャネルMOSトランジ
スタのゲートに印加するワンショットパルス発生回路で
構成されていることを特徴とする請求項1、2又は3記
載の半導体装置。 - 【請求項6】前記スイッチ回路(38)は、MOSトラ
ンジスタで構成され、また、前記少なくとも1個の降圧
電圧被供給回路(351)の電流路には抵抗が挿入さ
れ、前記スイッチ制御回路(39)は、前記抵抗の一端
及び他端の差電圧を検出し、該差電圧に対応した電圧を
前記MOSトランジスタのゲートに印加することによ
り、前記少なくとも1個の降圧電圧被供給回路(3
51)の動作に同期させて、前記MOSトランジスタの
オンの度合が前記差電圧が大きいほど深くなるように、
前記MOSトランジスタを制御できるように構成されて
いることを特徴とする請求項1記載の半導体装置。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP29562591A JP3308572B2 (ja) | 1991-11-12 | 1991-11-12 | 半導体装置 |
US07/973,375 US5376837A (en) | 1991-11-12 | 1992-11-10 | Semiconductor integrated circuit device having built-in voltage drop circuit |
US08/771,253 USRE36159E (en) | 1991-11-12 | 1996-12-20 | Semiconductor integrated circuit device having built-in voltage drop circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP29562591A JP3308572B2 (ja) | 1991-11-12 | 1991-11-12 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH05135579A true JPH05135579A (ja) | 1993-06-01 |
JP3308572B2 JP3308572B2 (ja) | 2002-07-29 |
Family
ID=17823061
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP29562591A Expired - Lifetime JP3308572B2 (ja) | 1991-11-12 | 1991-11-12 | 半導体装置 |
Country Status (2)
Country | Link |
---|---|
US (2) | US5376837A (ja) |
JP (1) | JP3308572B2 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5764580A (en) * | 1995-08-18 | 1998-06-09 | Hitachi, Ltd. | Semiconductor integrated circuit |
US5831910A (en) * | 1995-08-18 | 1998-11-03 | Hitachi, Ltd. | Semiconductor integrated circuit utilizing overdriven differential amplifiers |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3048785B2 (ja) * | 1993-05-28 | 2000-06-05 | 沖電気工業株式会社 | カラムアドレス遷移検出回路 |
US6130563A (en) * | 1997-09-10 | 2000-10-10 | Integrated Device Technology, Inc. | Output driver circuit for high speed digital signal transmission |
JPH11144465A (ja) * | 1997-11-10 | 1999-05-28 | Texas Instr Japan Ltd | 半導体記憶装置 |
JP2004186666A (ja) * | 2002-10-09 | 2004-07-02 | Fujitsu Ltd | 半導体集積回路装置 |
EP1709741B1 (en) * | 2004-01-19 | 2008-08-20 | Nxp B.V. | Mos switching circuit |
JP4580202B2 (ja) * | 2004-09-03 | 2010-11-10 | 富士通セミコンダクター株式会社 | 半導体装置の電圧供給回路 |
US7408830B2 (en) * | 2006-11-07 | 2008-08-05 | Taiwan Semiconductor Manufacturing Co. | Dynamic power supplies for semiconductor devices |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2721151B2 (ja) * | 1986-04-01 | 1998-03-04 | 株式会社東芝 | 半導体集積回路装置 |
US5223751A (en) * | 1991-10-29 | 1993-06-29 | Vlsi Technology, Inc. | Logic level shifter for 3 volt cmos to 5 volt cmos or ttl |
US5394028A (en) * | 1992-06-26 | 1995-02-28 | Motorola, Inc. | Apparatus for transitioning between power supply levels |
-
1991
- 1991-11-12 JP JP29562591A patent/JP3308572B2/ja not_active Expired - Lifetime
-
1992
- 1992-11-10 US US07/973,375 patent/US5376837A/en not_active Ceased
-
1996
- 1996-12-20 US US08/771,253 patent/USRE36159E/en not_active Expired - Lifetime
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5764580A (en) * | 1995-08-18 | 1998-06-09 | Hitachi, Ltd. | Semiconductor integrated circuit |
US5831910A (en) * | 1995-08-18 | 1998-11-03 | Hitachi, Ltd. | Semiconductor integrated circuit utilizing overdriven differential amplifiers |
Also Published As
Publication number | Publication date |
---|---|
JP3308572B2 (ja) | 2002-07-29 |
USRE36159E (en) | 1999-03-23 |
US5376837A (en) | 1994-12-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5764562A (en) | Semiconductor memory device | |
US6327213B1 (en) | Semiconductor integrated circuit device having a hierarchical power source configuration | |
JP3853513B2 (ja) | ダイナミック型ram | |
US6384674B2 (en) | Semiconductor device having hierarchical power supply line structure improved in operating speed | |
US7372766B2 (en) | Semiconductor memory device | |
JPH06333388A (ja) | 半導体記憶装置 | |
US7085187B2 (en) | Semiconductor storage device | |
KR0140175B1 (ko) | 반도체 메모리 장치의 센스앰프 회로 | |
US5373473A (en) | Amplifier circuit and semiconductor memory device employing the same | |
JPH05135579A (ja) | 半導体装置 | |
EP1317044B1 (en) | Semiconductor integrated circuit | |
US5995431A (en) | Bit line precharge circuit with reduced standby current | |
KR100438237B1 (ko) | 테스트 회로를 갖는 반도체 집적 회로 | |
US20230360691A1 (en) | Apparatuses for sense amplifier voltage control | |
KR100769492B1 (ko) | 반도체 집적 회로 | |
US7668032B2 (en) | Refresh operation of memory device | |
JPH06326272A (ja) | 半導体記憶装置 | |
US5771198A (en) | Source voltage generating circuit in semiconductor memory | |
KR20000020963A (ko) | 반도체 메모리 장치의 어레이 내부 전원 전압 발생 회로 | |
JPH0935476A (ja) | 可変プレート電圧発生回路を具備する半導体メモリ装置 | |
US6597040B2 (en) | Semiconductor device having MOS transistor for coupling two signal lines | |
US5155702A (en) | Semiconductor memory device | |
JPH08297972A (ja) | ダイナミック形半導体記憶装置 | |
US5768200A (en) | Charging a sense amplifier | |
JP2003168300A (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20010605 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080517 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090517 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090517 Year of fee payment: 7 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090517 Year of fee payment: 7 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090517 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100517 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100517 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110517 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110517 Year of fee payment: 9 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110517 Year of fee payment: 9 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120517 Year of fee payment: 10 |
|
EXPY | Cancellation because of completion of term | ||
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120517 Year of fee payment: 10 |