JPH0484234A - トレース方式 - Google Patents

トレース方式

Info

Publication number
JPH0484234A
JPH0484234A JP2200224A JP20022490A JPH0484234A JP H0484234 A JPH0484234 A JP H0484234A JP 2200224 A JP2200224 A JP 2200224A JP 20022490 A JP20022490 A JP 20022490A JP H0484234 A JPH0484234 A JP H0484234A
Authority
JP
Japan
Prior art keywords
data
address
condition
external bus
external
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2200224A
Other languages
English (en)
Inventor
Ryoichi Tabei
田部井 亮一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP2200224A priority Critical patent/JPH0484234A/ja
Publication of JPH0484234A publication Critical patent/JPH0484234A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔概要〕 データ駆動型CPUのデータを採取するトレース方式に
関し、 データ駆動型CPUにおける実行履歴に必要な部分のみ
のデータを採取し、制御ソフト開発および不具合時の原
因解析などを効率的に行うことを目的とし、 データを採取開始する開始条件および採取終了する終了
条件を予め設定する条件設定部と、この条件設定部に設
定された開始条件および終了条件と外部バス上のデータ
とを比較するデータ比較部と、このデータ比較部によっ
て外部バス上のデータが開始条件と一致すると検出した
ときに当該データの格納を開始し、終了条件と一致する
と検出したときに格納を停止するデータ格納部とを備え
、データ駆動型CPUの外部I10インタフェースに接
続した上記外部バスのデータバス上のデータについて、
上記データ比較部が開始条件と一致すると検出されたと
きにデータを上記データ格納部に格納を開始し、終了条
件と一致すると検出されたときにデータの格納を停止し
、トレースデータを採取するように構成する。
〔産業上の利用分野〕
本発明は、データ駆動型CPUのデータを採取するトレ
ース方式に関するものである。多量データを扱う画像処
理などに広く使用する非ノイマン型のデータ駆動型CP
Uにおいて、実行時のトレースデータを採取し、不具合
の原因解析を簡易に行うことが望まれている。
〔従来の技術〕
従来、データ駆動型CPUの制御ソフトの開発および不
具合時の原因追求を行う手段として、ソフトシミュレー
ションのみで行っていた。
〔発明が解決しようとする課題〕
このため、データ駆動型CPUは、多量データを扱う画
像処理などに使用されることが多く、外部■/○のアク
セス回数が膨大となり、かつタイミングに依存すること
が多く、ソフトシミュレーションでは非現実的であり、
実際の実行時の所望のトレースデータを採取して解析し
得ないという問題があった。
本発明は、データ駆動型CPUにおける実行履歴に必要
な部分のみのデータを採取し、制御ソフト開発および不
具合時の原因解析などを効率的に行うことを目的として
いる。
〔課題を解決するための手段〕
第1図を参照して課題を解決するための手段を説明する
第1図において、条件設定部6は、データを採取開始す
る開始条件および採取終了する終了条件を予め設定する
ものである。
データ比較部7は、条件設定部6に設定された開始条件
および終了条件と外部バスのデータバス上のデータとを
比較するものである。
データ格納部8は、データを格納して採取するものであ
る。
範囲設定部9は、領域のある範囲を指定する上限アドレ
スおよび下限アドレスを組にして1組、あるいは複数組
、予め設定するものである。
アドレス比較部10は、範囲設定部9に設定された上限
アドレスおよび下限アドレスと外部バスのアドレスバス
上のアドレスとを比較するものである。
C作用〕 本発明は、第1図に示すように、条件設定部6に予め開
始条件および終了条件を設定した後にデータ駆動型CP
Uを起動し、当該データ駆動型CPUの外部■/○イン
タフェース3に接続した外部バスのデータバス上のデー
タについて、データ比較部7が開始条件との一致を検出
したときにデータをデータ格納部10に格納を開始し、
終了条件との一致を検出したときにデータの格納を停止
し、トレースデータを採取するようにしている。
また、範囲設定部9に予め上限アドレスおよび下限アド
レスを設定した後にデータ駆動型CPUを起動し、当該
データ駆動型CPUの外部I10インタフェース3に接
続した外部バスのアドレスバス上のアドレスについて、
アドレス比較部6が上限アドレスおよび下限アドレスと
比較して範囲外と検出したときにデータ格納部10に外
部バスのデータバス上のデータを循環するamで格納す
ることを停止し、トレースデータを採取するようにして
いる。
従って、条件設定部6に開始条件および終了条件を設定
して実行屡歴に必要な部分のみのデータを採取、および
範囲設定部9に上限アドレスおよび下限アドレスを設定
して領域範囲外のアクセス時のデータを採取することが
可能となる。これにより、データ駆動型CPUにおける
制御ソフト開発および不具合時の原因解析を効率的に行
うことができる。
〔実施例〕
次に、第1図から第4図を用いて本発明の1実施例の構
成および動作を順次詳細に説明する。
第1図において、データフロー〇PUI、2は、データ
駆動型CPUであって、図示のようにトークン(I D
、命令、データからなる情報)のうちの自己宛のIDの
ものを取り込んだりなどして処理を行う非ノイマン型の
CPU (プロセッサ)である。ここでは、データフロ
ーCPUI、2が外部I10インタフェース3を介して
外部バスと接続し、当該外部バスに接続された画像メモ
リ5をアクセスして処理(例えば画像処理)を行うよう
にしている。
外部I10インタフェース3は、データフローCPUI
、2を接続する内部バスと、外部バスとを接続するイン
タフェースである。
ホストCPU4は、外部バス上に接続し、ノイマン型の
CPUであって、データフローCPUI、2にトークン
を発行して起動したりなどの制御を行うものであって、
条件設定部4−1および起動トークン発行部4−2など
から構成されるものである。
条件設定部4−1は、デバッグを行う者などから入力さ
れた開始条件および終了条件を条件設定部6に設定した
り、上限アドレスおよび下限アドレスを範囲設定部9に
設定したりなどするものである。
起動トークン発行部4−2は、外部I10インタフェー
ス3を介して起動トークンを発行し、データフローCP
UI、2を起動して処理を実行させるものである。
画像メモリ5は、画像データを格納するメモリであって
、外部バスに接続されたものである。
条件設定部6は、外部バスのデータバス上からデータを
データ格納部8に格納開始する開始条件(例えばデータ
がFF)および格納終了する終了条件(例えばデータが
00)を設定するメモリなどである。
データ比較部7は、外部バスのデータバス上のデータと
、条件設定部6に設定された開始条件および終了条件に
よって設定されたデータと一致するか否かを比較するも
のである。開始条件に一致したときに、外部バスのデー
タバス上のデータをデータ格納部8に格納を開始し、終
了条件に一致したときに格納を停止する。これにより、
データ格納部8に開始条件から終了条件までのデータが
採取、例えば第4図(イ)線分のデータがトレースデー
タとして採取されることとなる。
データ格納部8は、トレースデータを採取する格納メモ
リであって、外部バスのデータバス上のデータについて
開始条件から終了条件まのでデータを格納したり、ある
いは条件なしに循環する態様で格納し、アドレス比較部
10からの上下限範囲外の旨の通知をもとに格納を停止
したりするものである。
範囲設定部9は、外部バスのアドレスバス上の上限アド
レスおよび下限アドレスを設定するものである。
アドレス比較部10は、外部バスのアドレスバス上のア
ドレスと、範囲設定部9に設定された上限アドレスおよ
び下限アドレスと比較し、上下限範囲外か否かを判別す
るものである。上下限範囲外のときに、外部バスのデー
タバス上のデータを循環する態様でデータ格納部8に格
納していたものを停止し、トレースデータを採取するよ
うにしている。
次に、第2図フローチャートに示す順序に従い、第1図
構成におけるデータトレースの動作を、第4図(イ)を
参照して詳細に説明する。
第2図において、■は、ホストCPU4より下記条件設
定する。
・開始条件(例えばFF) ・終了条件(例えば00) これは、第1図ホストCPU4の条件設定部41がデバ
ッグする者などからの指示に対応して、条件設定部6に
開始条件として“FF”、終了条件として00”を設定
する。
@は、ホストCPU4よりデータフローCPU1.2を
起動する。これは、第1図ホストCPU4の起動トーク
ン発行部4−2がデパックする者などからの指示に対応
して、画、像処理を行う起動トークンを外部■/○イン
タフェース3、内部バスを介してデータフロー〇PUI
、2に発行する。
■は、データフローCPUIが画像メモリ5をリードす
る。これは、■で起動トークンを受は取った例えばデー
タフローCPUIが指示された画像処理を行うために、
画像メモリ5をリードするトークンを発行して外部I1
0インタフェース3、外部バスを介して画像メモリ5か
らデータをデータバス上にリードする。
[有]は、開始条件と一致か否かを判別する。これは、
■で画像メモリ5から外部バスのデータバス上にリード
されたデータについて、データ比較部7が条件設定部6
に設定された開始条件(例えばFF)と一致するか否か
を比較する。YESの場合(一致する場合)には、■を
行う。NOの場合には、■のリードを繰り返し行う。
■は、外部バスのデータバス上のデータをブタ格納部8
に格納する。
[相]は、終了条件と一致か否かを判別する。これは、
[相]で画像メモリ5からデータバス上にリードされた
データについて、データ比較部7が条件設定部6に設定
された終了条件(例えば00)と−致するか否かを比較
する。YESの場合(一致する場合)には、終了する(
データ格納部8へのデータの格納を停止する)。一方、
Noの場合には、[相]を繰り返し行う。
以上の処理によって、画像メモリ5から例えばリードさ
れたデータバス上のデータについて、開始条件に一致し
たときから終了条件に一致するまでデータ格納部8に格
納し、トレースデータとして採取することができる。具
体的に説明すれば、第4図(イ)画像メモリ5からリー
ドした例えば線分の先頭のFFから線分でなくなった点
OOまでのデータをデータ格納部8に採取し、このとき
の線分の長さを求めて指定長か否かをチエツクすること
ができる。
次に、第3図フローチャートに示す順序に従い、第1図
構成におけるアドレストレースの動作を、第4図(ロ)
を参照して詳細に説明する。
第3図において、[相]は、ホストCPU4よす下記条
件設定する。
・上限アドレス ・下限アドレス これは、第1図ホス)CPU4の条件設定部41がデバ
ッグする者などからの指示に対応して、範囲設定部9に
上限アドレスおよび下限アドレスを設定する。
[相]は、ホストCPU4よりデータフロー〇PU12
を起動する。これは、第1図ホス)CPU4の起動トー
クン発行部4−2がデパックする者などからの指示に対
応して、画像処理を行う起動トークンを外部I10イン
タフェース3、内部バスを介してデータフローCPUI
、2に発行する。
[相]は、データフローCPU2が画像メモリ5にライ
トする。これは、0で起動トークンを受は取った例えば
データフローCPU2が指示された画像処理を行うため
に、画像メモリ5にライトするトークンを発行して外部
I10インタフェース3、外部バスのアドレスバスを介
してアドレスを入力およびデータバスを介してデータを
入力して画像メモリ5にデータをライトする。
[相]は、上下限範囲外か否かを判別する。これは、[
相]で外部バスのアドレスバス上のアドレスについて、
アドレス比較部10が範囲設定部9に設定された上限ア
ドレスと下限アドレスで決まる上下限範囲外か否かを判
別する。YESの場合(上下限範囲外の場合)には、■
を行う。Noの場合には、■のライトを繰り返し行う。
[相]は、ホストCPU4に通知、およびデータの格納
を停止する。これらは、[相]YESで上下限範囲外に
データをライトしたことが判明したので、予め設定され
た範囲外にデータをライト(描画)した旨をホストCP
U4に通知すると共に、外部バスのデータバス上のデー
タを循環するMmで無条件にデータ格納部8に格納する
ことを停止し、トレースデータを採取する。
[相]は、それまでのトレースデータを解析する。
これは、[相]でデータ格納部8へのデータの書き込み
を停止したときのトレースデータを取り出し、上下限範
囲外にライト(描画)したアドレスをみつけだす。
以上の処理によって、画像メモリ5にデータをライトし
たアドレスについて、上限アドレスおよび下限アドレス
の上下限範囲外にライトしたときにデータ格納部8に循
環する態様でデータを格納することを停止し、トレース
データとして採取することができる。具体的に説明すれ
ば、第4図(ロ)画像メモリ5にデータをライトすると
きに、上限アドレスおよび下限アドレスと記載、した上
下限範囲外、例えば■の位置にライトしたとき、データ
格納部8へのデータの循環する態様の格納を停止し、ト
レースデータを取り出して分析して上下限範囲外の■に
ライトしたデータが例えば1点のバグであると解析でき
る。1点だけ上下限領域外にライトした場合は、画像メ
モリ5の全体をデイスプレィ上に表示しても視覚によっ
ては見つけることは困難である。
尚、条件設定部6をN対並列に設けることにより、N種
類の異なったトレースデータを採取できる。また、N対
直列に設けることにより、NII類の条件を全て満足し
た十レースデータを採取できる。従って、これらを組み
合わせて所望のトレースデータを採取する。また、範囲
設定部9も同様である。
第4図は、本発明のトレース具体例説明図を示す6 第4図(イ)は、データトレース例を示す。これは、第
2図フローチャートに従い、条件設定部6に開始条件(
F F)および終了条件(00)を設定したときに、線
分の先頭OFFでデータの採取を開始し、線分が終わっ
た次の点00でデータの採取を終了する。この採取した
トレースデータをもとに求めた線分の長さが、指定長か
否かをチエツクすることが可能となる。
第4図(ロ)は、アドレストレース例を示す。
これは、第3図フローチャートに従い、範囲設定部9に
上限アドレスおよび下限アドレスを設定したときに、上
下限範囲外のアドレスを検出したときに循環するM様で
採取していたデータの採取を停止する。この停止したと
きのトレースデータをもとに上下限範囲外のデータを見
つけ、例えば■の1点バグとして見つけてチエツクする
ことができる。
〔発明の効果〕
以上説明したように、本発明によれば、条件設定部6に
開始条件および終了条件を設定して実行履歴に必要な部
分のみのデータを採取、および範囲設定部9に上限アド
レスおよび下限アドレスを設定して上下限範囲外のとき
に採取を停止してトレースデータを採取する構成を採用
しているため、データ駆動型CPUにおけるアクセス時
に、実行履歴に必要な部分のみのトレースデータを採取
することができる。これにより、データ駆動型CPUに
おける制御ソフト開発および不具合時の原因解析を効率
的に行うことができる。
【図面の簡単な説明】
第1図は本発明の1実施例構成図、第2図は本発明に係
るデータトレース処理フローチャート、第3図は本発明
に係るアドレストレース処理フローチャート、第4図は
本発明のトレース具体例説明図を示す。 図中、■、2はデータフローCPU、3は外部I10イ
ンタフェース、4はホストCPU、4−1は条件設定部
、4−2は起動トークン発行部、5は画像メモリ、6は
条件設定部、7はデータ比較部、8はデータ格納部、9
は範囲設定部、10はアドレス比較部を表す。 トークン

Claims (2)

    【特許請求の範囲】
  1. (1)データ駆動型CPUのデータを採取するトレース
    方式において、 データを採取開始する開始条件および採取終了する終了
    条件を予め設定する条件設定部(6)と、この条件設定
    部(6)に設定された開始条件および終了条件と外部バ
    ス上のデータとを比較するデータ比較部(7)と、 このデータ比較部(7)によって外部バス上のデータが
    開始条件と一致すると検出されたときに当該データの格
    納を開始し、終了条件と一致すると検出されたときに格
    納を停止するデータ格納部(8)とを備え、 データ駆動型CPUの外部I/Oインタフェース(3)
    に接続した上記外部バスのデータバス上のデータについ
    て、上記データ比較部(7)が開始条件と一致すると検
    出したときにデータを上記データ格納部(8)に格納を
    開始し、終了条件と一致すると検出したときにデータの
    格納を停止し、トレースデータを採取するように構成し
    たことを特徴とするトレース方式。
  2. (2)データ駆動型CPUのデータを採取するトレース
    方式において、 外部バス上のデータを循環する態様で格納するデータ格
    納部(8)と、 領域のある範囲を指定する上限アドレスおよび下限アド
    レスを予め設定する1組、あるいは複数組の範囲設定部
    (9)と、 この範囲設定部(9)によって設定された上限アドレス
    および下限アドレスと外部バス上のアドレスとを比較す
    るアドレス比較部(10)とを備え、データ駆動型CP
    Uの外部I/Oインタフェース(3)に接続した上記外
    部バス上のアドレスについて、上記アドレス比較部(1
    0)が上限アドレスおよび下限アドレスと比較して範囲
    外と検出したときに上記データ格納部(8)に外部バス
    上のデータを循環する態様で格納することを停止し、ト
    レースデータを採取するように構成したことを特徴とす
    るトレース方式。
JP2200224A 1990-07-26 1990-07-26 トレース方式 Pending JPH0484234A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2200224A JPH0484234A (ja) 1990-07-26 1990-07-26 トレース方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2200224A JPH0484234A (ja) 1990-07-26 1990-07-26 トレース方式

Publications (1)

Publication Number Publication Date
JPH0484234A true JPH0484234A (ja) 1992-03-17

Family

ID=16420875

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2200224A Pending JPH0484234A (ja) 1990-07-26 1990-07-26 トレース方式

Country Status (1)

Country Link
JP (1) JPH0484234A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8543988B2 (en) 2004-06-03 2013-09-24 Fujitsu Limited Trace processing program, method and system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8543988B2 (en) 2004-06-03 2013-09-24 Fujitsu Limited Trace processing program, method and system

Similar Documents

Publication Publication Date Title
US8909989B2 (en) Method for outputting power-on self test information, virtual machine manager, and processor
US8468393B2 (en) Triggering diagnostic operations within a data processing apparatus
JP6319326B2 (ja) 情報処理装置の診断方法、情報処理装置の診断プログラムおよび情報処理装置
JP2003508864A (ja) スレッド志向デバッギング
JPH0484234A (ja) トレース方式
JPS60159951A (ja) 情報処理装置におけるトレ−ス方式
JP3192229B2 (ja) 装置周辺部の診断機能を持つ情報処理装置
JP2870202B2 (ja) プロセッサ間相互監視方法及びその装置
JPS60262251A (ja) マイクロプロセツサ開発支援装置
JP2684966B2 (ja) 入出力処理装置のデバッグ装置
JPH03294934A (ja) 高級プログラム言語用デバッガ
JP3035966B2 (ja) 記憶装置
JPH03144705A (ja) プログラマブルコントローラの動作状態監視装置
JPH05216718A (ja) デバッグ方法
JPH10240571A (ja) アドレストレース回路
JPH0773076A (ja) トレース情報採取方式
CN114840370A (zh) 通用串行总线测试方法、无线通信模组、设备及存储介质
JP2785855B2 (ja) 情報処理装置
JP2007041887A (ja) デバッグ装置、そのメモリアクセス方法およびメモリアクセス方法を実現するプログラム
JPH0468446A (ja) デバッグ支援装置
JPH0628268A (ja) マイクロプロセッサ i/oアクセス トレース方式
JPH04217034A (ja) プログラムトレースの表示方式
JPH0375909B2 (ja)
JPH02103647A (ja) インテリジェント計測カードの制御方法
JPS63143636A (ja) ブレ−クポイント制御装置