JPH0480133U - - Google Patents

Info

Publication number
JPH0480133U
JPH0480133U JP12367490U JP12367490U JPH0480133U JP H0480133 U JPH0480133 U JP H0480133U JP 12367490 U JP12367490 U JP 12367490U JP 12367490 U JP12367490 U JP 12367490U JP H0480133 U JPH0480133 U JP H0480133U
Authority
JP
Japan
Prior art keywords
output
tri
gate signal
valid
drives
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP12367490U
Other languages
Japanese (ja)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP12367490U priority Critical patent/JPH0480133U/ja
Publication of JPH0480133U publication Critical patent/JPH0480133U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Logic Circuits (AREA)
  • Information Transfer Systems (AREA)

Description

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本考案の一実施例のトライステートバ
ツフア素子の回路図、第2図は従来のトライステ
ートバツフア素子の回路図、第3図は第2図の回
路の動作タイミングチヤート、第4図は従来の標
準的なコンピユータシステムのバス線まわりの回
路図、第5図は第1図の回路の動作タイミングチ
ヤートである。 1,4〜6……インバータ回路、2,3a,7
,11……ノアゲート回路、8,9……トランジ
スタ、10……デイレイ素子。
Fig. 1 is a circuit diagram of a tri-state buffer element according to an embodiment of the present invention, Fig. 2 is a circuit diagram of a conventional tri-state buffer element, Fig. 3 is an operation timing chart of the circuit shown in Fig. 2; FIG. 4 is a circuit diagram around the bus line of a conventional standard computer system, and FIG. 5 is an operation timing chart of the circuit shown in FIG. 1. 1, 4-6...Inverter circuit, 2, 3a, 7
, 11...Nor gate circuit, 8, 9...Transistor, 10...Delay element.

補正 平3.4.26 考案の名称を次のように補正する。 考案の名称 トライステートバツフア素子 実用新案登録請求の範囲、図面の簡単な説明を
次のように補正する。
Amendment 3.4.26 The name of the invention is amended as follows. Title of the invention: Tri-state buffer element The scope of the utility model registration claims and the brief description of the drawings are amended as follows.

【実用新案登録請求の範囲】 ゲート信号の有効時に入力信号に従つて出力を
第1又は第2の論理レベルに駆動し、ゲート信号
の無効時に出力をハイインピーダンスにするトラ
イステートバツフア素子において、 ゲート信号の有効時に出力を第1の論理レベル
に駆動する第1のスイツチング素子と、 ゲート信号の有効時に出力を第2の論理レベル
に駆動する第2のスイツチング素子と、 ゲート信号の有効から無効への変化により一定
時間幅のパルス信号を出力して前記第1又は第2
の一方のスイツチング素子を強制導通させる強制
回路とを備えたことを特徴とするトライステート
バツフア素子。
[Claims for Utility Model Registration] A tri-state buffer element that drives an output to a first or second logic level according to an input signal when a gate signal is valid, and makes the output high impedance when the gate signal is invalid, a first switching element that drives the output to a first logic level when the gate signal is valid; a second switching element that drives the output to the second logic level when the gate signal is valid; A pulse signal of a certain time width is outputted by the change in the first or second pulse signal.
A tri-state buffer element comprising: a forced circuit that forcibly brings one switching element into conduction.

【図面の簡単な説明】 第1図は本考案の一実施例のトライステートバ
ツフア素子の回路図、第2図は従来のトライステ
ートバツフア素子の回路図、第3図は第2図の回
路の動作タイミングチヤート、第4図は従来の標
準的なコンピユータシステムのバス線まわりの回
路図、第5図は第1図の回路の動作タイミングチ
ヤートである。 1,4〜6……インバータ回路、2,3a,7
,11……ノアゲート回路、8,9……トランジ
スタ、10……デイレイ素子。
[Brief Description of the Drawings] Fig. 1 is a circuit diagram of a tri-state buffer element according to an embodiment of the present invention, Fig. 2 is a circuit diagram of a conventional tri-state buffer element, and Fig. 3 is a circuit diagram of a tri-state buffer element according to an embodiment of the present invention. 4 is a circuit diagram of a conventional standard computer system around a bus line, and FIG. 5 is an operation timing chart of the circuit shown in FIG. 1. 1, 4-6...Inverter circuit, 2, 3a, 7
, 11...Nor gate circuit, 8, 9...Transistor, 10...Delay element.

Claims (1)

【実用新案登録請求の範囲】 ゲート信号の有効時に入力信号に従つて出力を
第1又は第2の論理レベルに駆動し、ゲート信号
の無効時に出力をハイインピーダンスにするトラ
イステートバツフア素子において、 ゲート信号の有効時に出力を第1の論理レベル
に駆動する第1のスイツチング素子と、 ゲート信号の有効時に出力を第2の論理レベル
に駆動する第2のスイツチング素子と、 ゲート信号の有効から無効への変化により一定
時間幅のパルス信号を出力して前記第1又は第2
の一方のスイツチング素子を強制導通させる強制
回路とを備えたことを特徴とするトライステート
バツフア素子。
[Claims for Utility Model Registration] A tri-state buffer element that drives an output to a first or second logic level according to an input signal when a gate signal is valid, and makes the output high impedance when the gate signal is invalid, a first switching element that drives the output to a first logic level when the gate signal is valid; a second switching element that drives the output to the second logic level when the gate signal is valid; A pulse signal of a certain time width is outputted by the change in the first or second pulse signal.
A tri-state buffer element comprising: a forced circuit that forcibly brings one switching element into conduction.
JP12367490U 1990-11-27 1990-11-27 Pending JPH0480133U (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12367490U JPH0480133U (en) 1990-11-27 1990-11-27

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12367490U JPH0480133U (en) 1990-11-27 1990-11-27

Publications (1)

Publication Number Publication Date
JPH0480133U true JPH0480133U (en) 1992-07-13

Family

ID=31871367

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12367490U Pending JPH0480133U (en) 1990-11-27 1990-11-27

Country Status (1)

Country Link
JP (1) JPH0480133U (en)

Similar Documents

Publication Publication Date Title
JPH0480133U (en)
EP0242721A3 (en) Boot-strap type signal generating circuit
JPH02150839U (en)
JPS6072037U (en) Schmitt circuit
JPH0290535U (en)
JPH0394699U (en)
JPH0390132U (en)
JPS59180208U (en) Emphasis switching circuit
JPH0471034U (en)
JPS6119860U (en) External signal counting device
JPH0365326U (en)
JPH0398532U (en)
JPS62191229U (en)
JPH03121728U (en)
JPS591241U (en) Dynamic frequency divider circuit
JPH03113443U (en)
JPS6353155U (en)
JPS6061843U (en) Output circuit
JPH02100344U (en)
JPS5877928U (en) Digital input noise removal circuit
JPS63147036U (en)
JPH0270252U (en)
JPS6059630U (en) logic circuit
JPS63120419U (en)
JPH0312527U (en)