JPH0464095B2 - - Google Patents
Info
- Publication number
- JPH0464095B2 JPH0464095B2 JP60248267A JP24826785A JPH0464095B2 JP H0464095 B2 JPH0464095 B2 JP H0464095B2 JP 60248267 A JP60248267 A JP 60248267A JP 24826785 A JP24826785 A JP 24826785A JP H0464095 B2 JPH0464095 B2 JP H0464095B2
- Authority
- JP
- Japan
- Prior art keywords
- register
- virtual machine
- control
- general
- monitor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Debugging And Monitoring (AREA)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP60248267A JPS62107340A (ja) | 1985-11-06 | 1985-11-06 | プログラムイベント記録制御方式 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP60248267A JPS62107340A (ja) | 1985-11-06 | 1985-11-06 | プログラムイベント記録制御方式 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS62107340A JPS62107340A (ja) | 1987-05-18 |
| JPH0464095B2 true JPH0464095B2 (cs) | 1992-10-13 |
Family
ID=17175588
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP60248267A Granted JPS62107340A (ja) | 1985-11-06 | 1985-11-06 | プログラムイベント記録制御方式 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS62107340A (cs) |
-
1985
- 1985-11-06 JP JP60248267A patent/JPS62107340A/ja active Granted
Also Published As
| Publication number | Publication date |
|---|---|
| JPS62107340A (ja) | 1987-05-18 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US5235700A (en) | Checkpointing mechanism for fault-tolerant systems | |
| JP2743233B2 (ja) | マイクロプロセッサ装置及び自動化停止状態再始動を実行させる方法 | |
| JPS63279328A (ja) | 仮想計算機システムのゲスト実行制御方式 | |
| JPH0464095B2 (cs) | ||
| JPH0438011B2 (cs) | ||
| US5813039A (en) | Guest execution control system, method and computer process for a virtual machine system | |
| JP2705121B2 (ja) | 電子計算機システム | |
| JPH0395634A (ja) | 計算機システム再起動制御方式 | |
| JP2684966B2 (ja) | 入出力処理装置のデバッグ装置 | |
| JP3480903B2 (ja) | エミュレータにおける全命令トレースの制御方法 | |
| JP2786215B2 (ja) | 再開処理制御方式 | |
| JPS63120336A (ja) | メモリアクセスモ−ド切替え方式 | |
| JPH0638238B2 (ja) | 仮想計算機システム | |
| JPS58182766A (ja) | プログラムトレ−ス装置 | |
| JPH0412861B2 (cs) | ||
| JP2682746B2 (ja) | 仮想計算機システム | |
| JPH0416811B2 (cs) | ||
| JPS6270947A (ja) | デバグ割込み制御方式 | |
| JPH01201730A (ja) | 情報処理装置 | |
| JPS6358548A (ja) | デバツグ用マイクロプロセツサ | |
| JPH02304634A (ja) | プロセッサシステム | |
| JPH0355640A (ja) | 周辺制御装置の障害解析情報採取方式 | |
| JPH04352249A (ja) | 計算機内障害発生時のデータ・セーブ装置 | |
| JPH07210421A (ja) | スレッド環境におけるデバッグ方法 | |
| JPS59229658A (ja) | 情報処理装置 |