JPH0461927U - - Google Patents

Info

Publication number
JPH0461927U
JPH0461927U JP10457890U JP10457890U JPH0461927U JP H0461927 U JPH0461927 U JP H0461927U JP 10457890 U JP10457890 U JP 10457890U JP 10457890 U JP10457890 U JP 10457890U JP H0461927 U JPH0461927 U JP H0461927U
Authority
JP
Japan
Prior art keywords
flop
initial value
output
stage
flip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP10457890U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP10457890U priority Critical patent/JPH0461927U/ja
Publication of JPH0461927U publication Critical patent/JPH0461927U/ja
Pending legal-status Critical Current

Links

Description

【図面の簡単な説明】
第1図はこの考案の一実施例を示す装置の構成
図、第2図は従来の装置を示す構成図である。 図において、1はシフトクロツク発生器、3
〜3はフリツプフロツプ、5は初期値パターン
検出回路、7は乱数発生器、9はフイードバツク
論理回路である。図中、同一符号は同一、または
相当部分を示す。

Claims (1)

    【実用新案登録請求の範囲】
  1. クロツク信号を発生するクロツク発生回路と、
    初段以降はそれぞれ前段の出力端が次段の入力端
    に接続され、上記クロツク発生回路のクロツク信
    号を共通にシフトクロツク端子に接続されたn段
    (nは正整数)のフリツプフロツプと、上記n段
    のフリツプフロツプの各出力信号を入力し、これ
    に線型演算を行うことにより初段のフリツプフロ
    ツプへ供給するフイードバツク信号を生成するア
    ルゴリズムを備えたフイードバツク論理回路を有
    する最大長周期系列発生器において、最大長周期
    系列符号の各周期の初期における前記n段のフリ
    ツプフロツプの各出力信号を初期値パターンとし
    て記憶し、上記n段のフリツプフロツプの各出力
    信号が初期値パターンと一致することを検出する
    ことによつて符号の周期を検出する初期値パター
    ン検出回路と、予めnビツトよりなる乱数ビツト
    パターンを複数記憶し、前記初期値パターン検出
    回路の検出出力を入力されることにより出力の乱
    数出力パターンを切り替え、前記n段のフリツプ
    フロツプのプリセツト入力端子に供給する乱数発
    生回路を有し、前記初期値パターン検出回路の検
    出出力により、n段のフリツプフロツプに上記の
    更新された乱数ビツトパターンを最大長周期系列
    符号の初期値としてプリセツトすることを特徴と
    する最大長周期系列発生器。
JP10457890U 1990-10-04 1990-10-04 Pending JPH0461927U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10457890U JPH0461927U (ja) 1990-10-04 1990-10-04

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10457890U JPH0461927U (ja) 1990-10-04 1990-10-04

Publications (1)

Publication Number Publication Date
JPH0461927U true JPH0461927U (ja) 1992-05-27

Family

ID=31849915

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10457890U Pending JPH0461927U (ja) 1990-10-04 1990-10-04

Country Status (1)

Country Link
JP (1) JPH0461927U (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2021144463A (ja) * 2020-03-12 2021-09-24 富士通株式会社 擬似乱数生成回路装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2021144463A (ja) * 2020-03-12 2021-09-24 富士通株式会社 擬似乱数生成回路装置

Similar Documents

Publication Publication Date Title
USRE32069E (en) Device for detecting a key switch operation
US5608802A (en) Data ciphering device
JPH0461927U (ja)
DE3784496D1 (de) Taktgeneratorsystem.
JPH03120125U (ja)
JPS6025611Y2 (ja) 乱数発生回路
JPH1185474A (ja) 乱数発生装置およびそれを用いたノイズ発生装置
JPS63253714A (ja) トリガ信号発生器
JPS6421790A (en) Dram controller with page mode function
JP2531737B2 (ja) 巡回符号化回路
JP3425163B2 (ja) 乱数生成装置
JPH01129921U (ja)
JPH09186676A (ja) Pnコードのビット誤り測定装置
JPH07174828A (ja) 任意長データ列発生装置
JPH0422570Y2 (ja)
JPH0320932B2 (ja)
JPH05327427A (ja) ランダムパルス生成装置及びランダムパルス生成方法
JPH1185475A (ja) 乱数発生装置
JPH01126578U (ja)
KR0123068B1 (ko) 랜덤발생기
JP3896037B2 (ja) プログラマブル・デジタル信号発生回路
JPH0390526U (ja)
JPS60237714A (ja) デイジタル信号発生装置
JPH0836036A (ja) データ・パターン発生装置
JPS5899823A (ja) タイミング信号発生装置