JPH0450673B2 - - Google Patents

Info

Publication number
JPH0450673B2
JPH0450673B2 JP58140715A JP14071583A JPH0450673B2 JP H0450673 B2 JPH0450673 B2 JP H0450673B2 JP 58140715 A JP58140715 A JP 58140715A JP 14071583 A JP14071583 A JP 14071583A JP H0450673 B2 JPH0450673 B2 JP H0450673B2
Authority
JP
Japan
Prior art keywords
circuit
frequency
clock
recording medium
clock generation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP58140715A
Other languages
English (en)
Other versions
JPS6032161A (ja
Inventor
Hiroshi Sugano
Takeshi Oonishi
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP14071583A priority Critical patent/JPS6032161A/ja
Publication of JPS6032161A publication Critical patent/JPS6032161A/ja
Publication of JPH0450673B2 publication Critical patent/JPH0450673B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B19/00Driving, starting, stopping record carriers not specifically of filamentary or web form, or of supports therefor; Control thereof; Control of operating function ; Driving both disc and head
    • G11B19/20Driving; Starting; Stopping; Control thereof
    • G11B19/28Speed controlling, regulating, or indicating
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Rotational Drive Of Disk (AREA)

Description

【発明の詳細な説明】 この発明は、デジタルオーデイオ信号再生装置
などのデジタル信号再生装置に関するものであ
る。
従来、オーデイオ信号をアナログで記録した例
えばレコード、テープを再生する場合、通常の再
生速度を±10%程度以内変化させて、再生音の高
さ即ちピツチを変化させることは、既に実用化さ
れている。しかし、デジタル信号が記録されてい
る媒体、例えばデジタルオーデイオデイスクやデ
ジタルオーデイオテープの再生装置では、記録媒
体の走行速度並びに復調・復号のタイミングをき
めるクロツク信号の周波数が所定値に定められて
おり、その所定値を基準値として厳密な制御が行
なわれているために、上記再生アナログ信号のピ
ツチコントロールは不可能であつた。
この発明は以上の点に鑑みなされたもので、ク
ロツク発生回路のマスタークロツクの周波数を可
変にし、この可変周波数クロツク信号とピツクア
ツプからの読出しデジタル信号との位相比較によ
り記録媒体の走行速度を変化させることにより、
再生アナログ信号のピツチコントロールの可能な
デジタル信号再生装置を提供することを目的とし
ている。
以下この発明の一実施例をPCMデジタルオー
デイオデイスク再生装置を例により説明する。第
1図は、この発明の一実施例を示すブロツクダイ
ヤグラムで、1はデジタル信号が記録されている
デイスク、2はデイスク1を回転させるモータ、
3はデイスク1に記録された信号を読取る光ピツ
クアツプ、4は光ピツクアツプ出力より読取りデ
ジタル信号を検出する信号検出回路、5はこの回
路からの検出信号を復調及び復号する復調・復号
回路、6は復号されたデジタル信号をアナログ信
号に変換するデジタルアナログ変換回路、7はク
ロツク発生回路、8はフエーズロツクループ
(Phase−locked Loop,PLL)発振回路、9は
その電圧制御発振器、10はこの発振器9の出力
周波数をn分周する分周器、11は位相比較器、
12は低域フイルタ、13は水晶発振器などの固
定周波発振回路、14は分周比mを外部から制御
できるプログラマブル分周器、15はフエーズロ
ツクルーブ発振回路8からの出力をマスタークロ
ツクとして各種クロツク信号を発生する各種クロ
ツク発生回路、16はクロツク発生回路7からの
クロツク信号と、信号検出回路4からの読取りデ
ジタル信号との位相比較により、デイスク1の回
転速度・位相をクロツク信号の周波数・位相に応
じた値となるようモータ2を制御する駆動制御回
路、17はクロツク発生回路7の発生クロツク周
波数を変える周波数制御回路、18は再生アナロ
グ信号出力端子である。
次にその動作を第2図の信号波形を参照しなが
ら説明する。クロツク発生回路7では、PLL周
波数シンセサイザを構成するPLL発振回路8、
水晶発振器などの固定周波発振回路13及びプロ
グラマブル分周器14によつて可変周波数のマス
タクロツクを発生し、これを基準にして回路15
で各種クロツクを発生している。即ち電圧制御発
振器9の出力を分周器10でn分周(nは任意の
正の整数)したものと、固定周波発振回路13の
出力をプログラマブル分周器でm分周(mは正の
整数で外部からの制御で可変)したものを位相比
較器11で位相を比較し、その出力を低域フイル
タ12を通して電圧制御発振器9の制御入力にフ
イードバツクすることにより、n分周された電圧
制御発振器9の出力と、m分周された固定周波発
振回路13の出力を同じ周波数にすることができ
る。固定周波数発振回路の出力周波数をf0とする
と、電圧制御発振器9の出力、即ちマスタクロツ
クの周波数fMは fM=n/mf0 で表わされる。この分周比mを周波数制御回路1
7からの制御信号で変えることによつてマスタク
ロツク周波数を所定の任意の値に安定させること
ができる。このマスタクロツクにより各種クロツ
ク発生回路15でそれに同期した各種クロツクを
得ることができる。デイスク1は、駆動制御回路
16によりクロツク発生回路7からのクロツク信
号と、ピツクアツプ3で読出され回路4で検出さ
れたデジタル信号との位相比較によるAPC(Auto
−matic Phase Control)制御されて、クロツク
周波数によつて定まる所定速度で駆動される。従
つて、通常再生時は、プログラマブル分周器14
の分周比mを適当に定め通常再生時の基準周波数
のマスタクロツクを発生するようにすれば、デイ
スク1は基準速度で駆動され、ピツクアツプ3で
読出され、信号検出回路3で検出されたデジタル
信号は、基準周波数のマスタクロツクにより作ら
れた回路15からのクロツクをもつて、回路5で
復調・復号され誤り訂正が施されて、回路6でア
ナログに変換され、端子11に通常再生時のアナ
ログオーデイオ信号が得られる。
次にピツチを変えようとするには、周波数制御
回路17から制御信号を出しプログラマブル分周
器14の分周比mを変えることによつて、周波数
FMが通常再生時の基準値の±10%程度以内増減
した安定したマスタクロツクを得ることができ
る。このマスタクロツクと同期して周波数の変化
した各種クロツク信号により、デイスク1の回転
速度が変えられ、再生デジタル信号の復調・復号
そしてデジタルアナログ変換が行なわれる。
アナログ信号の波形は、第2図に示すように通
常再生時は同図aの波形でサンプル周期T0であ
るとすると、クロツクの周波数を上げるとデイス
ク1の回転速度が上がると共にサンプル周期も
T1と短かくなり同図bで示す波形となり、ピツ
チの上つた音となる。逆にクロツクの周波数を下
げるとデイスク1の回転速度が下がると共にサン
プル周期もT2と長くなつて同図cの波形となり、
ピツチの下つた音となる。
なお、以上の実施例では、デジタルオーデイオ
デイスク再生装置について説明したが、記録媒体
が磁気テープ等の再生装置であつてもよく再生さ
れる信号はオーデイオ信号に限らずいかなるアナ
ログ信号を再生する場合でも同様の効果を有す
る。また、上記実施例では可変周波マスタクロツ
ク信号発生にPLL周波数シンセサイザを用いた
例を示したが、周波数可変水晶発振器、周波数可
変自励発振器などを用いてもよい。
以上のようにこの発明によれば、クロツク信号
の周波数を可変にし、これに同期して記録媒体の
走行速度を変えるようにしたので、容易に再生信
号のピツチを可変にできるデジタル信号再生装置
が得られるというすぐれた効果を有している。
【図面の簡単な説明】
第1図はこの発明の一実施例を示すブロツクダ
イヤグラム、第2図はこの発明の動作を説明する
ための信号波形図である。 図において、1はデジタル信号が記録されてい
る媒体であるデイスク、3はピツクアツプ、4は
信号検出回路、5は復調・復号回路、6はデジタ
ルアナログ変換回路、7はクロツク発生回路、1
6は駆動制御回路、17は周波数制御回路であ
る。

Claims (1)

  1. 【特許請求の範囲】 1 デジタル信号が記録されている記録媒体、こ
    の記録媒体から記録信号を読出すピツクアツプ、
    このピツクアツプにより読出された信号を復調、
    復号する復調・復号回路、この回路からの復号デ
    ジタル信号をアナログ信号に変換するデジタルア
    ナログ変換回路、上記復調、復号、アナログ変換
    用のクロツク信号を発生するクロツク発生回路、
    及び上記記録媒体の走行速度を制御する駆動制御
    回路を備えたデジタル信号再生装置において、上
    記駆動制御回路は、上記ピツクアツプから読出さ
    れたデジタル信号と上記クロツク発生回路からの
    クロツク信号との位相比較により上記記録媒体の
    走行速度を制御するよう構成し、上記クロツク発
    生回路のマスタクロツク信号周波数を変える周波
    数制御回路を設け、この回路によつて制御される
    上記クロツク発生回路のクロツク周波数変化に応
    じて上記駆動制御回路により上記記録媒体の走行
    速度を変化させるようにしたデジタル信号再生装
    置。 2 上記クロツク発生回路は、固定周波数発振回
    路、この出力を分周する可変分周比分周器、この
    分周器の出力を位相比較の一方の入力とするフエ
    ーズロツクループ(PLL)発振回路、この回路
    の出力をマスタクロツクとして各種クロツクを発
    生する各種クロツク発生回路から構成され、上記
    周波数制御回路の出力により上記可変分周比分周
    器の分周比を制御するようにした特許請求の範囲
    第1項記載のデジタル信号再生装置。
JP14071583A 1983-08-01 1983-08-01 デジタル信号再生装置 Granted JPS6032161A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14071583A JPS6032161A (ja) 1983-08-01 1983-08-01 デジタル信号再生装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14071583A JPS6032161A (ja) 1983-08-01 1983-08-01 デジタル信号再生装置

Publications (2)

Publication Number Publication Date
JPS6032161A JPS6032161A (ja) 1985-02-19
JPH0450673B2 true JPH0450673B2 (ja) 1992-08-14

Family

ID=15275024

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14071583A Granted JPS6032161A (ja) 1983-08-01 1983-08-01 デジタル信号再生装置

Country Status (1)

Country Link
JP (1) JPS6032161A (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0487069A (ja) * 1990-07-31 1992-03-19 Sony Corp 光ディスク記録装置
US5825733A (en) * 1990-07-31 1998-10-20 Sony Corporation Optical disc recording apparatus for recording data at a disc rotational speed selected from a range of disc rotational speeds

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS607647A (ja) * 1983-06-24 1985-01-16 Matsushita Electric Ind Co Ltd ピツチコントロ−ル装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS607647A (ja) * 1983-06-24 1985-01-16 Matsushita Electric Ind Co Ltd ピツチコントロ−ル装置

Also Published As

Publication number Publication date
JPS6032161A (ja) 1985-02-19

Similar Documents

Publication Publication Date Title
JP2926900B2 (ja) ディスク再生装置
JPH0462154B2 (ja)
JPH03173972A (ja) ディスク再生装置
GB2062905A (en) Disc record reproducing apparatuses
US5666341A (en) Data detection apparatus
JPH0756730B2 (ja) スピンドルサーボ回路
US5036508A (en) Spindle servo unit for disk playing device
JP3607048B2 (ja) ディスク再生装置及びデータスライス回路
JPH0450673B2 (ja)
JPS59111423A (ja) 同期信号再生用pll回路の保護装置
JPH0249573B2 (ja)
JPH0463444B2 (ja)
JPS6245335Y2 (ja)
JP2839620B2 (ja) クロック生成用pll回路
JPH06150569A (ja) 光ディスク装置
JPH0450672B2 (ja)
JPS60171680A (ja) デイジタルオ−デイオデイスク再生装置
JP2578546Y2 (ja) 光デイスク再生装置
JP2799270B2 (ja) 光ディスク再生装置
JPH11328841A (ja) 制御装置
JPS60195778A (ja) デイジタル情報復調装置
JPH0412541B2 (ja)
JPS6259386B2 (ja)
JPS59152512A (ja) デジタルデ−タ生成装置
JPS6258067B2 (ja)