JPH0442686A - Museデコーダの静止画系処理回路 - Google Patents
Museデコーダの静止画系処理回路Info
- Publication number
- JPH0442686A JPH0442686A JP2149585A JP14958590A JPH0442686A JP H0442686 A JPH0442686 A JP H0442686A JP 2149585 A JP2149585 A JP 2149585A JP 14958590 A JP14958590 A JP 14958590A JP H0442686 A JPH0442686 A JP H0442686A
- Authority
- JP
- Japan
- Prior art keywords
- digital video
- circuit
- field
- inter
- video signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 229940028444 muse Drugs 0.000 title claims description 8
- GMVPRGQOIOIIMI-DWKJAMRDSA-N prostaglandin E1 Chemical compound CCCCC[C@H](O)\C=C\[C@H]1[C@H](O)CC(=O)[C@@H]1CCCCCCC(O)=O GMVPRGQOIOIIMI-DWKJAMRDSA-N 0.000 title claims description 8
- 230000015654 memory Effects 0.000 claims abstract description 71
- 238000005070 sampling Methods 0.000 abstract 1
- 230000003111 delayed effect Effects 0.000 description 17
- 238000006243 chemical reaction Methods 0.000 description 12
- 238000010586 diagram Methods 0.000 description 3
- 101100458289 Drosophila melanogaster msps gene Proteins 0.000 description 2
- 238000001514 detection method Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000006870 function Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/79—Processing of colour television signals in connection with recording
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/015—High-definition television systems
- H04N7/0152—High-definition television systems using spatial or temporal subsampling
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Television Systems (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明はM[JSEデコーダの静止画系処理回路に関す
る。
る。
本発明は、3次元サブサンプリングされた入力デジタル
映像信号から、互いに2フレーム期間の遅延時間差を有
するデジタル映像信号及び互いに1フレーム期間の遅延
時間差を有するデジタル映像信号を得るための、一対の
フレームメモリから成る遅延手段と、互いに2フレーム
期間の遅延時間差を有するデジタル映像信号を供給して
、入力デジタル映像信号に対するノイズ除去を行うノイ
ズ除去回路と、互いに1フレーム期間の遅延時間差を有
するデジタル映像信号を供給して、入力デジタル映像信
号に対しフレーム間内挿処理を行うフレーム間内挿回路
とを有するMUSEデコーダの静止画系処理回路におい
て、フィールド間内挿回路を設け、遅延手段から、互い
に1フィールド期間の遅延時間差を有するデジタル映像
信号を得て、フィールド間内挿回路に供給して、入力デ
ジタル映像信号に対しフィールド間内挿処理を行うよう
にしたことにより、ノイズ除去、フレーム間内挿処理及
びフィールド間内挿処理を行うために必要なメモリの容
量の低減化を図るようにしたものである。
映像信号から、互いに2フレーム期間の遅延時間差を有
するデジタル映像信号及び互いに1フレーム期間の遅延
時間差を有するデジタル映像信号を得るための、一対の
フレームメモリから成る遅延手段と、互いに2フレーム
期間の遅延時間差を有するデジタル映像信号を供給して
、入力デジタル映像信号に対するノイズ除去を行うノイ
ズ除去回路と、互いに1フレーム期間の遅延時間差を有
するデジタル映像信号を供給して、入力デジタル映像信
号に対しフレーム間内挿処理を行うフレーム間内挿回路
とを有するMUSEデコーダの静止画系処理回路におい
て、フィールド間内挿回路を設け、遅延手段から、互い
に1フィールド期間の遅延時間差を有するデジタル映像
信号を得て、フィールド間内挿回路に供給して、入力デ
ジタル映像信号に対しフィールド間内挿処理を行うよう
にしたことにより、ノイズ除去、フレーム間内挿処理及
びフィールド間内挿処理を行うために必要なメモリの容
量の低減化を図るようにしたものである。
以下に、第31!lを参照して、従来のMUSEデコー
ダの静止画系処理回路について説明する。入力端子(1
)からのMUSII’信号、即ち、3次元サブサンプリ
ングされた入力デジタル映像信号(入力デジタルカラー
映像信号)が、ノイズ除去回路(ノイズ低減回路)(2
)に供給される。ノイズ除去回路(2)からのノイズの
除去されたデジタル映像信号(デジタルカラー映像信号
)は、フィールドメモリ(3) 、(4)が縦続接続さ
れて構成された遅延時間が1フレーム期間(=22フィ
ールド間)のフレームメモリFM、の前段のフィールド
メモリ(3)に供給されて1フィールド期間遅延せしめ
られる。
ダの静止画系処理回路について説明する。入力端子(1
)からのMUSII’信号、即ち、3次元サブサンプリ
ングされた入力デジタル映像信号(入力デジタルカラー
映像信号)が、ノイズ除去回路(ノイズ低減回路)(2
)に供給される。ノイズ除去回路(2)からのノイズの
除去されたデジタル映像信号(デジタルカラー映像信号
)は、フィールドメモリ(3) 、(4)が縦続接続さ
れて構成された遅延時間が1フレーム期間(=22フィ
ールド間)のフレームメモリFM、の前段のフィールド
メモリ(3)に供給されて1フィールド期間遅延せしめ
られる。
前段のフィールドメモリ(3)からのデジタル映像信号
は、後段のフィールドメモリ(4)に供給されて更に1
フィールド期間遅延せしめられる。後段のフィールドメ
モリ(4)からのデジタル映像信号は、動き補正回路(
5)に供給されて、エンコーダから伝送された来たフレ
ーム間動ベクトル検出信号に基づいて、1フレーム前の
デジタル映像信号がその動きベクトルの値だけずらされ
る。
は、後段のフィールドメモリ(4)に供給されて更に1
フィールド期間遅延せしめられる。後段のフィールドメ
モリ(4)からのデジタル映像信号は、動き補正回路(
5)に供給されて、エンコーダから伝送された来たフレ
ーム間動ベクトル検出信号に基づいて、1フレーム前の
デジタル映像信号がその動きベクトルの値だけずらされ
る。
動き補正回路(5)からのデジタル映像信号は、フィー
ルドメモリ(6) 、(7)が縦続接続されて構成され
た遅延時間が1フレーム期間のフレームメモリFM、の
前段のフィールドメモリ(6)に供給されて更に1フィ
ールド期間遅延せしめられると共に、フレーム間内挿回
路(9)に供給される。前段のフィールドメモリ(6)
からのデジタル映像信号は、後段のフィールドメモリ(
7)に供給されて、更にlフィールド期間遅延せしめら
れる。後段のフィールドメモリ(7)からのデジタル映
像信号は、動き補正回路(8)に供給されて、上述と同
様に動き補正される。そして、この動き補正回路(8)
からの、入力端子(1)に供給された入力デジタル映像
信号に対し、2フレーム期間遅延したデジタル映像信号
が、ノイズ除去回路(2)に供給されて、入力デジタル
映像信号のノイズが除去(低減)される。
ルドメモリ(6) 、(7)が縦続接続されて構成され
た遅延時間が1フレーム期間のフレームメモリFM、の
前段のフィールドメモリ(6)に供給されて更に1フィ
ールド期間遅延せしめられると共に、フレーム間内挿回
路(9)に供給される。前段のフィールドメモリ(6)
からのデジタル映像信号は、後段のフィールドメモリ(
7)に供給されて、更にlフィールド期間遅延せしめら
れる。後段のフィールドメモリ(7)からのデジタル映
像信号は、動き補正回路(8)に供給されて、上述と同
様に動き補正される。そして、この動き補正回路(8)
からの、入力端子(1)に供給された入力デジタル映像
信号に対し、2フレーム期間遅延したデジタル映像信号
が、ノイズ除去回路(2)に供給されて、入力デジタル
映像信号のノイズが除去(低減)される。
ノイズ除去回路(2)からのノイズの除去された入力デ
ジタル映像信号が、フレーム間内挿回路(9)に供給さ
れて、動き補正回路(8)からフレーム間内挿回路(9
)に供給される、入力デジタル映像信号に対し、1フレ
ーム期間遅延したデジタル映像信号によってフレーム間
内挿処理される。尚、ノイズ除去回路(2)及び動き補
正回路(5)からのデジタル映像信号は、動画系処理部
(回路)に供給される。
ジタル映像信号が、フレーム間内挿回路(9)に供給さ
れて、動き補正回路(8)からフレーム間内挿回路(9
)に供給される、入力デジタル映像信号に対し、1フレ
ーム期間遅延したデジタル映像信号によってフレーム間
内挿処理される。尚、ノイズ除去回路(2)及び動き補
正回路(5)からのデジタル映像信号は、動画系処理部
(回路)に供給される。
フレーム間内挿回路(9)からのデジタル映像信号の内
、32. 4M5ps (メガ・サンプル・パー・セコ
ンド)のデジタル輝度信号は、レート変換回路(10)
に供給されて、24.3M5psのデジタル輝度信号に
レート変換された後、フィールドメモリ(11)に供給
されてlフィールド期間遅延せしめられる。このフィー
ルドメモリ(11)からのデジタル輝度信号は、動き補
正回路(12)に供給されて上述と同様に動き補正され
る。
、32. 4M5ps (メガ・サンプル・パー・セコ
ンド)のデジタル輝度信号は、レート変換回路(10)
に供給されて、24.3M5psのデジタル輝度信号に
レート変換された後、フィールドメモリ(11)に供給
されてlフィールド期間遅延せしめられる。このフィー
ルドメモリ(11)からのデジタル輝度信号は、動き補
正回路(12)に供給されて上述と同様に動き補正され
る。
レート変換回路(10)からのデジタル輝度信号は、動
き補正回路(12)からフィールド間内挿回路(13)
に供給される、レート変換回路(10)からのデジタル
輝度信号に対し、1フィールド期間遅延せしめられたデ
ジタル輝度信号によって、フィールド間内挿処理される
。そして、フィールド間内挿回路(13)から、48
、 6 Mspsの輝度静止画信号が得られ、これが出
力端子(14)に出力される。
き補正回路(12)からフィールド間内挿回路(13)
に供給される、レート変換回路(10)からのデジタル
輝度信号に対し、1フィールド期間遅延せしめられたデ
ジタル輝度信号によって、フィールド間内挿処理される
。そして、フィールド間内挿回路(13)から、48
、 6 Mspsの輝度静止画信号が得られ、これが出
力端子(14)に出力される。
フレーム間内挿回路(9)からのデジタル映像信号内の
1/4の時間に時間圧縮されていたデジタル色度信号(
デジタル赤色差及び青色差信号の線順次信号)は、TC
Iデコーダ(15)に供給されて4倍の時間に時間伸長
された後、フィールドメモリ(16)に供給されて1フ
ィールド期間遅延せしめられる。
1/4の時間に時間圧縮されていたデジタル色度信号(
デジタル赤色差及び青色差信号の線順次信号)は、TC
Iデコーダ(15)に供給されて4倍の時間に時間伸長
された後、フィールドメモリ(16)に供給されて1フ
ィールド期間遅延せしめられる。
TCIデコーダ(15)からの8.IMspsのデジタ
ル色度信号は、フィールド間内挿回路(17)に供給さ
れて、フィールドメモリ(16)からのTCIデコーダ
(15)からのデジタル色度信号に対し1フィールド期
間遅延したデジタル色度信号によって、フィールド間内
挿処理される。そして、フィールド間内挿回路(17)
から、16.2M5psの色度静止画信号が得られ、こ
れが出力端子(18)に出力される。
ル色度信号は、フィールド間内挿回路(17)に供給さ
れて、フィールドメモリ(16)からのTCIデコーダ
(15)からのデジタル色度信号に対し1フィールド期
間遅延したデジタル色度信号によって、フィールド間内
挿処理される。そして、フィールド間内挿回路(17)
から、16.2M5psの色度静止画信号が得られ、こ
れが出力端子(18)に出力される。
尚、輝度信号系のフィールドメモリ(11)の必要容量
は約3Mビット、色度信号系のフィールドメモリ(12
)の必要容量は約1Mビットである。但し、実際には、
フィールドメモリ(11)としては、容量が約4Mビッ
トのフレームメモリを使用している。
は約3Mビット、色度信号系のフィールドメモリ(12
)の必要容量は約1Mビットである。但し、実際には、
フィールドメモリ(11)としては、容量が約4Mビッ
トのフレームメモリを使用している。
かかる従来の静止画系処理回路では、ノイズ除去及びフ
レーム間内挿処理のために2個のフレームメモリF M
l 、F M2 、即ち、4個のフィールドメモリ(3
) 、(4) ; (6) 、(7)を使用している
が、その他にフィールド間内挿処理のために2個のフィ
ールドメモリ(11)、(12)を使用しており、メモ
リの容量が大きく成る。
レーム間内挿処理のために2個のフレームメモリF M
l 、F M2 、即ち、4個のフィールドメモリ(3
) 、(4) ; (6) 、(7)を使用している
が、その他にフィールド間内挿処理のために2個のフィ
ールドメモリ(11)、(12)を使用しており、メモ
リの容量が大きく成る。
かかる点に鑑み、本発明はノイズ除去、フレーム間内挿
処理及びフィールド間内挿処理を行うために必要なメモ
リの容量の低減化を図ったMUSEデコーダの静止画系
処理回路を提案しようとするものである。
処理及びフィールド間内挿処理を行うために必要なメモ
リの容量の低減化を図ったMUSEデコーダの静止画系
処理回路を提案しようとするものである。
本発明は、3次元サブサンプリングされた入力デジタル
映像信号から、互いに2フレーム期間の遅延時間差を有
するデジタル映像信号及び互いに1フレーム期間の遅延
時間差を有するデジタル映像信号を得るための、一対の
フレームメモリから成る遅延手段(F Ml、F M2
)と、互いに2フレーム期間の遅延時間差を有するデ
ジタル映像信号を供給して、入力デジタル映像信号に対
するノイズ除去を行うノイズ除去回路(2)と、互いに
1フレーム期間の遅延時間差を有するデジタル映像信号
を供給して、入力デジタル映像信号に対しフレーム間内
挿処理を行うフレーム間内挿回路(9)とを有するMU
SEデコーダの静止画系処理回路において、フィールド
間内挿回路(13)又は(17)を設け、遅延手段(F
M、 、FM2 ’)から、互いに1フィールド期間の
遅延時間差を有するデジタル映像信号を得て、フィール
ド間内挿回路(13)又は(17)に供給して、入力3
次元サブサンプリングされたデジタル映像信号に対しフ
ィールド間内挿処理を行うようにしたものである。
映像信号から、互いに2フレーム期間の遅延時間差を有
するデジタル映像信号及び互いに1フレーム期間の遅延
時間差を有するデジタル映像信号を得るための、一対の
フレームメモリから成る遅延手段(F Ml、F M2
)と、互いに2フレーム期間の遅延時間差を有するデ
ジタル映像信号を供給して、入力デジタル映像信号に対
するノイズ除去を行うノイズ除去回路(2)と、互いに
1フレーム期間の遅延時間差を有するデジタル映像信号
を供給して、入力デジタル映像信号に対しフレーム間内
挿処理を行うフレーム間内挿回路(9)とを有するMU
SEデコーダの静止画系処理回路において、フィールド
間内挿回路(13)又は(17)を設け、遅延手段(F
M、 、FM2 ’)から、互いに1フィールド期間の
遅延時間差を有するデジタル映像信号を得て、フィール
ド間内挿回路(13)又は(17)に供給して、入力3
次元サブサンプリングされたデジタル映像信号に対しフ
ィールド間内挿処理を行うようにしたものである。
上述せる本発明によれば、遅延手段(FM、、FM2)
から、互いに1フィールド期間の遅延時間差を有するデ
ジタル映像信号を得て、フィールド間内挿回路(13)
又は(17)に供給して、入力デジタル映像信号に対し
フィールド間内挿処理を行う。
から、互いに1フィールド期間の遅延時間差を有するデ
ジタル映像信号を得て、フィールド間内挿回路(13)
又は(17)に供給して、入力デジタル映像信号に対し
フィールド間内挿処理を行う。
先ず、第1図を参照して、本発明の実施例(1)を説明
するも、第1図において第3図と対応する部分には同一
符号を付して、重複説明を一部省略する。尚、この第1
図では、ノイズ除去回路(2)及びフィールドメモリ(
3)間、フィールドメモリ(3) 、(4) 、動き補
正回路(5)及びフィールドメモリ(6)間、フィール
ドメモリ(6) 、(7)間並びに動き検出回路(8)
の出力側に夫々(0) 、(−1)、(−2)、(−3
)、(−4)とあるが、その括弧内の数字は、ノイズ除
去回路(2)の出力であるノイズ除去された入力デジタ
ル映像信号の遅延時間をOとし、1単位遅延時間を1フ
ィールド期間としたときの単位数(但し、マイナスの符
号を付しである)を示す。
するも、第1図において第3図と対応する部分には同一
符号を付して、重複説明を一部省略する。尚、この第1
図では、ノイズ除去回路(2)及びフィールドメモリ(
3)間、フィールドメモリ(3) 、(4) 、動き補
正回路(5)及びフィールドメモリ(6)間、フィール
ドメモリ(6) 、(7)間並びに動き検出回路(8)
の出力側に夫々(0) 、(−1)、(−2)、(−3
)、(−4)とあるが、その括弧内の数字は、ノイズ除
去回路(2)の出力であるノイズ除去された入力デジタ
ル映像信号の遅延時間をOとし、1単位遅延時間を1フ
ィールド期間としたときの単位数(但し、マイナスの符
号を付しである)を示す。
この実施例(1)では、フレーム間内挿回路(9)の他
に、もう一つのフレーム間内挿回路(20)が設けられ
る。そして、フィールドメモリ(3)からのデジタル映
像信号が、フレーム間内挿回路(20)に供給されて、
フィールドメモリ(6)からフレーム間内挿回路 (2
0)に供給される、フィールドメモリ(3)からのデジ
タル映像信号に対し、1フレーム期間遅延したデジタル
映像信号によってフレーム間内挿処理される。
に、もう一つのフレーム間内挿回路(20)が設けられ
る。そして、フィールドメモリ(3)からのデジタル映
像信号が、フレーム間内挿回路(20)に供給されて、
フィールドメモリ(6)からフレーム間内挿回路 (2
0)に供給される、フィールドメモリ(3)からのデジ
タル映像信号に対し、1フレーム期間遅延したデジタル
映像信号によってフレーム間内挿処理される。
フレーム間内挿回路(9) 、(20)からの各デジタ
ル映像信号の内、各32.4M5psのデジタル輝度信
号は、夫々レート変換回路(10)、(21)に供給さ
れて、夫々24.3M5psのデジタル輝度信号にレー
ト変換される。又、レート変換回路(21)からのデジ
タル輝度信号信号は、動き補正回路(12)に供給され
て、第3図の従来例と同様に動き補正される。
ル映像信号の内、各32.4M5psのデジタル輝度信
号は、夫々レート変換回路(10)、(21)に供給さ
れて、夫々24.3M5psのデジタル輝度信号にレー
ト変換される。又、レート変換回路(21)からのデジ
タル輝度信号信号は、動き補正回路(12)に供給され
て、第3図の従来例と同様に動き補正される。
レート変換回路(10)からのデジタル輝度信号は、動
き補正回路(12)からフィールド間内挿回路(13)
に供給される、レート変換回路(10)からフィールド
間内挿回路(13)に供給されるデジタル映像信号に対
し、1フィールド期間遅延せしめられたデジタル輝度信
号によって、フィールド間内挿処理される。そして、フ
ィールド間内挿回路(13)から、48 、 6 Ms
psの輝度静止画信号が得られ、これが出力端子(14
)に出力される。
き補正回路(12)からフィールド間内挿回路(13)
に供給される、レート変換回路(10)からフィールド
間内挿回路(13)に供給されるデジタル映像信号に対
し、1フィールド期間遅延せしめられたデジタル輝度信
号によって、フィールド間内挿処理される。そして、フ
ィールド間内挿回路(13)から、48 、 6 Ms
psの輝度静止画信号が得られ、これが出力端子(14
)に出力される。
フレーム間内挿回路(9) 、(20)からの各デジタ
ル映像信号内の各1/4の時間に時間圧縮されていたデ
ジタル色度信号(デジタル赤色差及び青色差信号の線順
次信号)は、夫々TCIデコーダ(15)、(22)に
供給されて夫々4倍の時間に時間伸長される。
ル映像信号内の各1/4の時間に時間圧縮されていたデ
ジタル色度信号(デジタル赤色差及び青色差信号の線順
次信号)は、夫々TCIデコーダ(15)、(22)に
供給されて夫々4倍の時間に時間伸長される。
TCIデコーダ(15)からの8.1M5psのデジタ
ル色度信号は、フィールド間内挿回路(17)に供給さ
れて、TCIデコーダ(22)からフィールド間内挿回
路(17)に供給される、TCIデコーダ(15)から
のデジタル色度信号に対し、1フィールド期間遅延した
デジタル色度信号によって、フィールド間内挿される。
ル色度信号は、フィールド間内挿回路(17)に供給さ
れて、TCIデコーダ(22)からフィールド間内挿回
路(17)に供給される、TCIデコーダ(15)から
のデジタル色度信号に対し、1フィールド期間遅延した
デジタル色度信号によって、フィールド間内挿される。
そして、フィールド間内挿回路(17)から、16 、
2 Mspsの色度静止画信号が得られ、これが出力
端子(18)に出力される。
2 Mspsの色度静止画信号が得られ、これが出力
端子(18)に出力される。
次に、第2図を参照して、本発明の実施例(2)につい
て説明するも、第2図において、第1図と対応する部分
に同一符号を付して、重複説明を一部省略する。
て説明するも、第2図において、第1図と対応する部分
に同一符号を付して、重複説明を一部省略する。
この実施例では、フレームメモリFM、が、入力信号が
供給されるデマルチプレクサ(26)、デマルチプレク
サ(26)の出力が切換え供給されるフィールドメモリ
(3) 、(4)及びフィールドメモリ(3) 、(4
)の出力が供給されて切換えられて出力F 号とされる
マルチプレクサ(27)から構成され、1フィールド期
間の遅延時間を有する。同様に、フレームメモリFM2
が、入力信号が供給されるデマルチプレクサ(28)、
デマルチプレクサ (28)の出力が切換え供給される
フィールドメモリ(6)、(7)及びフィールドメモリ
(6) 、(7)の出力が供給されて切換えられて出力
信号とされるマルチプレクサ(31)から構成され、1
フィールド期間の遅延時間を有する。
供給されるデマルチプレクサ(26)、デマルチプレク
サ(26)の出力が切換え供給されるフィールドメモリ
(3) 、(4)及びフィールドメモリ(3) 、(4
)の出力が供給されて切換えられて出力F 号とされる
マルチプレクサ(27)から構成され、1フィールド期
間の遅延時間を有する。同様に、フレームメモリFM2
が、入力信号が供給されるデマルチプレクサ(28)、
デマルチプレクサ (28)の出力が切換え供給される
フィールドメモリ(6)、(7)及びフィールドメモリ
(6) 、(7)の出力が供給されて切換えられて出力
信号とされるマルチプレクサ(31)から構成され、1
フィールド期間の遅延時間を有する。
尚、フレームメモリFM2においては、フィールドメモ
リ(6) 、(7)及びマルチプレクサ(31)間に夫
々動き補正回路(29)、(30)が設けられている。
リ(6) 、(7)及びマルチプレクサ(31)間に夫
々動き補正回路(29)、(30)が設けられている。
そして、フレームメモリFM、のマルチプレクサ(31
)の出力が、デマルチプレクサ(32)に供給され、そ
の一方の切換え出力がノイズ除去回路(2)に供給され
ると共に、その他方の出力及びノイズ除去回路(2)の
出力がマルチプレクf (25)に供給され、その切換
え出力がフレームFM、のデマルチプレクサ(26)に
供給されるように成されている。
)の出力が、デマルチプレクサ(32)に供給され、そ
の一方の切換え出力がノイズ除去回路(2)に供給され
ると共に、その他方の出力及びノイズ除去回路(2)の
出力がマルチプレクf (25)に供給され、その切換
え出力がフレームFM、のデマルチプレクサ(26)に
供給されるように成されている。
しかして、ノイズ除去回路(2)からのノイズ除去され
たデジタル映像信号は、マルチプレクサ(25)を通じ
てフレームメモリFM、に供給されて、例えば、そのフ
ィールドメモリ(3)によって、1フィールド期間遅延
せしめられ、このフレームメモリFM2からのデジタル
映像信号がフレームメモリFM2に供給されて、例えば
、そのフィールドメモリ(6)によって、更に、1フィ
ールド期間遅延させしめられる。
たデジタル映像信号は、マルチプレクサ(25)を通じ
てフレームメモリFM、に供給されて、例えば、そのフ
ィールドメモリ(3)によって、1フィールド期間遅延
せしめられ、このフレームメモリFM2からのデジタル
映像信号がフレームメモリFM2に供給されて、例えば
、そのフィールドメモリ(6)によって、更に、1フィ
ールド期間遅延させしめられる。
フィールドメモリFM2からのデジタル映像信号は、デ
マルチプレクサ(32)及びマルチプレクサ(25)を
通じて、フレームメモリFM、に供給されて、そのフィ
ールドメモリ(4)によって1フィールド期間遅延せし
められ、そのフレームメモリFM、の出力が、フレーム
メモリFM2に供給されて、そのフィールドメモリ(7
)によって、1フイールド期間遅延せしめられ、そのフ
レームメモIJFM2の出力がデマルチプレクサ(32
)を通じてノイズ除去回路(2)に供給される。
マルチプレクサ(32)及びマルチプレクサ(25)を
通じて、フレームメモリFM、に供給されて、そのフィ
ールドメモリ(4)によって1フィールド期間遅延せし
められ、そのフレームメモリFM、の出力が、フレーム
メモリFM2に供給されて、そのフィールドメモリ(7
)によって、1フイールド期間遅延せしめられ、そのフ
レームメモIJFM2の出力がデマルチプレクサ(32
)を通じてノイズ除去回路(2)に供給される。
従って、マルチプレクサ(25)及びフレームメモリF
M、間、フレームメモリFM、及びフレームメモリFM
2間及びフレームメモリFM2の出力側に、夫々(0,
−2)、(−1,−3) 、(−2,−4) と記載さ
れているように、その各部分では、夫々2種類の遅延時
間のデジタル映像信号が出力されることが分かる。
M、間、フレームメモリFM、及びフレームメモリFM
2間及びフレームメモリFM2の出力側に、夫々(0,
−2)、(−1,−3) 、(−2,−4) と記載さ
れているように、その各部分では、夫々2種類の遅延時
間のデジタル映像信号が出力されることが分かる。
尚、この第2図の実施例(2)では、マルチプレクサ(
25)、(27)が、夫々第1図の実施例(1)のフレ
ーム間内挿回路(9) 、(20)と同じ機能を有して
いる。従って、マルチプレクサ(25)の出力がレート
変換回路(10)及びTelデコーダ(15)に供給さ
れ、又、マルチプレクー9− (27)の出力がレート
変換回路(21)及びTelデコーダ(22)に供給さ
れる。
25)、(27)が、夫々第1図の実施例(1)のフレ
ーム間内挿回路(9) 、(20)と同じ機能を有して
いる。従って、マルチプレクサ(25)の出力がレート
変換回路(10)及びTelデコーダ(15)に供給さ
れ、又、マルチプレクー9− (27)の出力がレート
変換回路(21)及びTelデコーダ(22)に供給さ
れる。
この第2図の実施例(2)のその他の構成及び動作は、
第1図の実施例(1)と同様である。
第1図の実施例(1)と同様である。
第1図及び第2図について説明した実施例(1)、(2
)によれば、第3図の従来例に比べて、フィールドメモ
リ(11)、(16)がなくなっており、MUSEデコ
ーダの低廉化に繋がる。尚、第1図及び第2図の実施例
(1) 、(2)では、第3図の従来例に比べて、フレ
ーム間内挿回路、レート変換回路及びTelデコーダが
夫々1個ずつ増加しているが、問SEデコーダをLSI
化した場合、かかる回路の増加は殆ど問題にならない。
)によれば、第3図の従来例に比べて、フィールドメモ
リ(11)、(16)がなくなっており、MUSEデコ
ーダの低廉化に繋がる。尚、第1図及び第2図の実施例
(1) 、(2)では、第3図の従来例に比べて、フレ
ーム間内挿回路、レート変換回路及びTelデコーダが
夫々1個ずつ増加しているが、問SEデコーダをLSI
化した場合、かかる回路の増加は殆ど問題にならない。
上述せる本発明によれば、3次元サブサンプリングされ
た入力デジタル映像信号から、互いに2フレーム期間の
遅延時間差を有するデジタル映像信号及び互いに1フレ
ーム期間の遅延時間差を有するデジタル映像信号を得る
ための、一対のフレームメモリから成る遅延手段と、互
いに2フレーム期間の遅延時間差を有するデジタル映像
信号を供給して、入力デジタル映像信号に対するノイズ
除去を行うノイズ除去回路と、互いに1フレーム期間の
遅延時間差を有するデジタル映像信号を供給して、入力
デジタル映像信号に対しフレーム間内挿処理を行うフレ
ーム間内挿回路とを有するMUSEデコーダの静止画系
処理回路において、フィールド間内挿回路を設け、遅延
手段から、互いに1フィールド期間の遅延時間差を有す
るデジタル映像信号を得て、フィールド間内挿回路に供
給して、入力デジタル映像信号に対しフィールド間内挿
処理を行うようにしたので、フィールド間内挿処理に使
用する専用のメモリが不要と成り、このため、ノイズ除
去、フレーム間内挿処理及びフィールド間内挿処理を行
うために必要なメモリの容量の低減化を図ることができ
る。
た入力デジタル映像信号から、互いに2フレーム期間の
遅延時間差を有するデジタル映像信号及び互いに1フレ
ーム期間の遅延時間差を有するデジタル映像信号を得る
ための、一対のフレームメモリから成る遅延手段と、互
いに2フレーム期間の遅延時間差を有するデジタル映像
信号を供給して、入力デジタル映像信号に対するノイズ
除去を行うノイズ除去回路と、互いに1フレーム期間の
遅延時間差を有するデジタル映像信号を供給して、入力
デジタル映像信号に対しフレーム間内挿処理を行うフレ
ーム間内挿回路とを有するMUSEデコーダの静止画系
処理回路において、フィールド間内挿回路を設け、遅延
手段から、互いに1フィールド期間の遅延時間差を有す
るデジタル映像信号を得て、フィールド間内挿回路に供
給して、入力デジタル映像信号に対しフィールド間内挿
処理を行うようにしたので、フィールド間内挿処理に使
用する専用のメモリが不要と成り、このため、ノイズ除
去、フレーム間内挿処理及びフィールド間内挿処理を行
うために必要なメモリの容量の低減化を図ることができ
る。
第1図は本発明の実施例(1)を示すブロック線図、第
2図は本発明の実施例(2)を示すブロック線図、第3
図は従来例を示すブロック線図である。 (2)はノイズ除去回路、FMl、FM2は夫々フレー
ムメモリ、(3) 、(4) 、(6) 、(7) は
夫々フィールドメモリ、(9) 、(20)、(25)
、(27)は夫々フレーム間内挿回路、(10)、(2
1)は夫々レート変換回路、(13)、(17)は夫々
フィールド間内挿回路、(15)、(22)は夫々Te
lデコーダである。
2図は本発明の実施例(2)を示すブロック線図、第3
図は従来例を示すブロック線図である。 (2)はノイズ除去回路、FMl、FM2は夫々フレー
ムメモリ、(3) 、(4) 、(6) 、(7) は
夫々フィールドメモリ、(9) 、(20)、(25)
、(27)は夫々フレーム間内挿回路、(10)、(2
1)は夫々レート変換回路、(13)、(17)は夫々
フィールド間内挿回路、(15)、(22)は夫々Te
lデコーダである。
Claims (1)
- 3次元サブサンプリングされた入力デジタル映像信号
から、互いに2フレーム期間の遅延時間差を有するデジ
タル映像信号及び互いに1フレーム期間の遅延時間差を
有するデジタル映像信号を得るための、一対のフレーム
メモリから成る遅延手段と、上記互いに2フレーム期間
の遅延時間差を有するデジタル映像信号を供給して、上
記入力デジタル映像信号に対するノイズ除去を行うノイ
ズ除去回路と、上記互いに1フレーム期間の遅延時間差
を有するデジタル映像信号を供給して、上記入力デジタ
ル映像信号に対しフレーム間内挿処理を行うフレーム間
内挿回路とを有するMUSEデコーダの静止画系処理回
路において、フィールド間内挿回路を設け、上記遅延手
段から、互いに1フィールド期間の遅延時間差を有する
デジタル映像信号を得て、上記フィールド間内挿回路に
供給して、上記入力デジタル映像信号に対しフィールド
間内挿処理を行うことを特徴とするMUSEデコーダの
静止画系処理回路。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2149585A JP3018399B2 (ja) | 1990-06-07 | 1990-06-07 | Museデコーダの静止画系処理回路 |
US07/708,299 US5262857A (en) | 1990-06-07 | 1991-05-31 | Still-image video signal processing circuit |
KR1019910009236A KR920001981A (ko) | 1990-06-07 | 1991-06-04 | 뮤즈 디코더의 정지화면 계통 처리회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2149585A JP3018399B2 (ja) | 1990-06-07 | 1990-06-07 | Museデコーダの静止画系処理回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0442686A true JPH0442686A (ja) | 1992-02-13 |
JP3018399B2 JP3018399B2 (ja) | 2000-03-13 |
Family
ID=15478419
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2149585A Expired - Fee Related JP3018399B2 (ja) | 1990-06-07 | 1990-06-07 | Museデコーダの静止画系処理回路 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5262857A (ja) |
JP (1) | JP3018399B2 (ja) |
KR (1) | KR920001981A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4914435B2 (ja) * | 2005-04-20 | 2012-04-11 | マウザー−ヴェルケ ゲゼルシャフト ミット ベシュレンクテル ハフツング | パレットコンテナ用の識別プレート |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6512791B1 (en) * | 1991-05-15 | 2003-01-28 | Canon Kabushiki Kaisha | Image processing apparatus having means for controlling exposure using an orthogonal transformation coefficient |
US5583575A (en) * | 1993-07-08 | 1996-12-10 | Mitsubishi Denki Kabushiki Kaisha | Image reproduction apparatus performing interfield or interframe interpolation |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5128759A (en) * | 1990-05-31 | 1992-07-07 | Sony Corporation | Video signal decoder |
-
1990
- 1990-06-07 JP JP2149585A patent/JP3018399B2/ja not_active Expired - Fee Related
-
1991
- 1991-05-31 US US07/708,299 patent/US5262857A/en not_active Expired - Lifetime
- 1991-06-04 KR KR1019910009236A patent/KR920001981A/ko not_active Application Discontinuation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4914435B2 (ja) * | 2005-04-20 | 2012-04-11 | マウザー−ヴェルケ ゲゼルシャフト ミット ベシュレンクテル ハフツング | パレットコンテナ用の識別プレート |
Also Published As
Publication number | Publication date |
---|---|
US5262857A (en) | 1993-11-16 |
JP3018399B2 (ja) | 2000-03-13 |
KR920001981A (ko) | 1992-01-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6144412A (en) | Method and circuit for signal processing of format conversion of picture signal | |
JPH03112279A (ja) | 高品位多画面テレビジョン受像機 | |
US5982453A (en) | Reduction of visibility of spurious signals in video | |
US5003389A (en) | Image signal processing apparatus for Y/C separation and for time domain/spatial interpolation of sub-Nyquist sub-sampling time compressed high definition television system | |
US5128750A (en) | Television signal converter for converting a high definition television signal into a television signal for display by a standard television receiver | |
JPH0442686A (ja) | Museデコーダの静止画系処理回路 | |
KR100532021B1 (ko) | 3d y/c 콤 필터 및 비월-순차 변환기의 단일-칩 집적을위한 방법 및 시스템 | |
KR100331372B1 (ko) | 보간된비디오데이터제공장치 | |
JP2658050B2 (ja) | テレビジョン受像機 | |
JP3361143B2 (ja) | テレビジョン信号処理回路及びテレビジョン信号処理装置 | |
JP3586002B2 (ja) | 映像信号処理装置 | |
JP2932512B2 (ja) | 映像信号処理装置 | |
JP2834239B2 (ja) | テレビジョン受信装置 | |
JP2822366B2 (ja) | Muse信号処理回路 | |
JPH06164991A (ja) | Edtvテレビジョン受像機 | |
JPH0488795A (ja) | 帯域圧縮テレビジョン信号の受信装置 | |
JPH03295376A (ja) | ストロボ機能付き高品位テレビ受信機 | |
JPH06261291A (ja) | Museデコーダ | |
JPH02141179A (ja) | 画像信号処理装置 | |
JPH0324881A (ja) | 映像信号処理装置 | |
JPS63187988A (ja) | 巡回型雑音低減装置 | |
JPH01195793A (ja) | テレビジョン受像機 | |
JPH04373272A (ja) | Muse信号の子画面表示回路 | |
JPH07322299A (ja) | テレビジョン信号処理回路 | |
JPH01195790A (ja) | テレビジョン受像機 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |