JPH04250745A - 通信網制御装置 - Google Patents

通信網制御装置

Info

Publication number
JPH04250745A
JPH04250745A JP3011484A JP1148491A JPH04250745A JP H04250745 A JPH04250745 A JP H04250745A JP 3011484 A JP3011484 A JP 3011484A JP 1148491 A JP1148491 A JP 1148491A JP H04250745 A JPH04250745 A JP H04250745A
Authority
JP
Japan
Prior art keywords
communication network
frame
terminal
trn
mac frame
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3011484A
Other languages
English (en)
Inventor
Osamu Adachi
修 足立
Kazunori Hoshi
和徳 星
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP3011484A priority Critical patent/JPH04250745A/ja
Priority to US07/816,581 priority patent/US5315593A/en
Publication of JPH04250745A publication Critical patent/JPH04250745A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Small-Scale Networks (AREA)
  • Maintenance And Management Of Digital Transmission (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、ローカル・エリア・ネ
ットワーク(LAN)に代表される、マルチメディア通
信に適用可能な通信網制御装置に関する。
【0002】
【従来の技術】従来、この種の通信網としては種々のも
のがあるが、その一つとして、生体の神経細胞のアナロ
ジーによるマルチチャネルの格子状通信網が特開昭63
−74349号公報に示されている。これは、多入力一
出力信号の通信制御要素をノードとして多結合構造に接
続して不定形通信網(LADERNET=Lattic
eDynamic Architecture Net
work) を構成し、各ノードではデジタル信号を先
着順論理により転送する通信網形態をとっている。
【0003】この格子状通信網は、多くの利点を持つが
、特に次の点で優れている。一つは、多結合構造のため
ネットワーク・トポロジーの自由度が高いことである。 従って、フォルト・トレランシー(耐故障性)が高いも
のとなる。即ち、網の一部に障害があっても他のルート
で通信が適切に確保される。第二に、先着順論理により
通信の度に最適な通信経路(最短パス)が選択されるこ
とである。また、このシステムは、ノードにおいて同時
に複数の接続チャネルを確立するマルチチャネル方式を
とり、効率的に全二重通信を確立するものである。 よって、本システムは例えばOSI(開放型システム間
相互接続)の物理層及びネットワーク層に効果的に適用
される。
【0004】また、他のネットワークシステムとして、
リングトポロジーなるIEEE802.5のトークン・
リング・ネットワーク(TRN=Token ring
 network) がある。このTRNのアルゴリズ
ムの概要は省略するが、全ての端末の同期がとられてい
ること、フリー・トークン(いうなれば、送信権を示す
チケット)を得た端末のみが送信が行えること、メッセ
ージ情報は送信端末に戻ってきて正しく受信されたかの
確認ができること、等のセキュリティ機能に優れたもの
である。また、高トラフィック時のスループット‐ディ
レイ特性にも優れている。
【0005】ここに、TRNの場合、フリー・トークン
がネットワークを1周するまで待たないと送信を開始で
きず、送信待ち時間が長くなりやすい。また、TRNは
システムの拡張によりパフォーマンスが低下する。即ち
、TRNでは端末の数が増えるとフリー・トークンが回
って来るのに要する時間が長くなり、同時に、トラフィ
ックも高くなるので、より時間の長いものとなる。また
、TRNは中心のリングが故障した時には大きなダメー
ジを受けるもので、フォルト・トレランシーの低いもの
である。これに対して、前述した不定形通信網は、他の
特徴として、アドレス概念を持たないもので、いうなれ
ば、“所定のアルゴリズムを持つケーブル”であり、フ
リー・プロトコルの特徴を持つため、各種プロトコルの
端末の接続が可能である。よって、TRNの端末につい
ても不定形通信網に接続してシステム構成すれば、TR
Nの欠点を解消し、不定形通信網の利点を持たせたトー
クン・リング・ネットワークの世界を開くことが期待で
きる。
【0006】もっとも、単純にTRNの端末をそのまま
不定形通信網に接続することはできず、少なくとも接続
された端末から不定形通信網が全くTRNのプロトコル
のLANに見えるインターフェース装置が必要であり、
このための装置が本出願人により種々提案されている。
【0007】
【発明が解決しようとする課題】ところが、TRNにあ
っては各種のフレーム信号を扱うが、リング管理のため
に送信するMACフレームがTRN端末から不定形通信
網上に送出されると、不定形通信網上ではコリジョン発
生によりこのフレームが消失してしまう可能性がある。
【0008】
【課題を解決するための手段】不定形通信網のノード装
置とトークン・リング・ネットワーク規格の端末とをイ
ンターフェースする通信網制御装置において、前記端末
からの入力フレームを一時記憶する第1のメモリと、前
記不定形通信網からの入力フレームを一時記憶する第2
のメモリと、前記端末からの入力フレーム中からリング
管理のためのMACフレームを識別する入力信号識別部
とを設け、この入力信号識別部により前記MACフレー
ムが識別されたときに優先的に前記端末に折り返させる
折り返し経路を形成した。
【0009】
【作用】トークン・リング・ネットワーク規格の端末が
リング管理のために送信するMACフレームが入力され
た場合、折り返し経路により端末側に優先的に折り返さ
れるため、不定形通信網上でのコリジョンによりこのフ
レームが消失してしまうようなことがなくなる。
【0010】
【実施例】本発明の第一の実施例を図1及び図2に基づ
いて説明する。図2はTRN端末と不定形通信網との接
続例を示し、TRN規格の複数のTRN端末1は複数の
ノード装置2を備えた不定形通信網3と、通信網制御装
置なるTAU(TRNadaptive unit) 
4をインターフェースとして接続されている。
【0011】ここに、各TAU4の構成例を図1に示す
。まず、TRN端末1からの入力信号についてビット同
期をとるPLL5が設けられ、その出力信号なる入力フ
レームを一時的に記憶する第1のメモリとしてのFIF
O(ファースト・イン・ファースト・アウト)6が設け
られている。このFIFO6から不定形通信網3に対し
て出力される。また、不定形通信網3からの入力信号に
ついてビット同期をとるPLL7が設けられ、その出力
信号なる入力フレームを一時的に記憶する第2のメモリ
としてのFIFO(ファースト・イン・ファースト・ア
ウト)8が設けられている。このFIFO8からTRN
端末1に対して出力される。また、不定形通信網3から
の入力信号は一方ではTRN信号の入力を検出するため
のキャリア検出部9に入力され、さらに、PLL7の出
力はアドレス検出部10、アドレス比較部11に順に入
力されている。ついで、前記FIFO8の出力側にはフ
リートークンジェネレータ12が設けられ、出力セレク
タ13によりFIFO8とフリートークンジェネレータ
12との出力が選択的にTRN端末1に出力される。 これらの各部はシーケンサ14により制御される。
【0012】しかして、本実施例では、TRN端末1か
らの入力フレーム中からMACフレームを識別する入力
信号識別部15がPLL5の出力側に設けられている。 この入力信号識別部15はフリートークンとフレームと
を識別する他、フレーム中からMACフレームを識別す
るものである。この入力信号識別部15によりMACフ
レームが識別された場合、不定形通信網3に対する通常
の経路とは別に、太線で示すようにFIFO6,8を経
てTRN端末1側へ折り返すための折り返し経路16が
形成されている。このため、FIFO8の入力側にあっ
てはORゲート17が追加され、PLL7側と共用され
ている。
【0013】このような構成において、不定形通信網3
からの入力信号はPLL7でビット同期をとられたあと
、FIFO8に一時的に記憶される。これと並行して、
アドレス検出部10及びアドレス比較部11では自己の
TRN端末1のアドレスと入力フレームの宛先アドレス
とを比較し、一致する場合には、入力フレームをFIF
O8から読出し、出力セレクタ13を経てTRN端末1
に出力する。
【0014】一方、TRN端末1からの入力信号は入力
信号識別部15でフリートークンとフレームとの識別が
なされ、さらには、MACフレームの識別がなされる。 フレームはFIFO6に書込まれるが、MACフレーム
は他のフレームとは区別されて書込まれる。他のフレー
ムは通常通り不定形通信網3側に出力される。FIFO
6に書込まれたMACフレームはすぐに読出されて今度
はFIFO8側に、他のフレームとは区別されて一時的
に記憶される。ここに、図面上、ORゲート17により
簡略表現しているが、FIFO8にMACフレームを書
込む際には、不定形通信網3からの入力フレームよりも
優先して書込まれる。よって、MACフレームはこのF
IFO8から読出され、出力セレクタ13を経てTRN
端末1へ折り返され、不定形通信網3側には出力されな
い。よって、MACフレームが不定形通信網3上に送出
されることにより起り得るコリジョンによりこのフレー
ムが消失することが防止され、かつ、TRNのリング管
理が正常に行なわれる。
【0015】つづいて、本発明の第二の実施例を図3に
より説明する。前記実施例で示した部分と同一部分は同
一符号を用いて示す(以下の実施例でも同様とする)。 本実施例は、入力信号識別部15によりMACフレーム
が識別されたときの折り返し経路18を、FIFO8を
経由せず、FIFO6を経由して出力セレクタ13の選
択によりTRN端末1側に折り返すように設定したもの
である。
【0016】さらに、本発明の第三の実施例を図4によ
り説明する。本実施例は、入力信号識別部15によりM
ACフレームが識別されたときの折り返し経路19を、
前記実施例とは逆に、FIFO6を経由せず、FIFO
8を経由してTRN端末1側に折り返すように設定した
ものである。
【0017】さらに、本発明の第四の実施例を図5によ
り説明する。本実施例は、入力信号識別部15によりM
ACフレームが識別されたときの折り返し経路20を、
FIFO6,8をともに経由せず、入力信号識別部15
から出力セレクタ13の選択によりTRN端末1側に折
り返すように設定したものである。
【0018】
【発明の効果】本発明は、上述したように、トークン・
リング・ネットワーク規格の端末からの入力フレーム中
からリング管理のためのMACフレームを識別する入力
信号識別部を設け、MACフレームが識別されたときに
優先的に端末に折り返させる折り返し経路を形成したの
で、端末からMACフレームが入力された場合、この折
り返し経路により端末側に優先的に折り返されることに
なり、不定形通信網上に送出されてこの不定形通信網で
のコリジョンによるフレーム消失を回避でき、フリー・
トークン・ネットワークの管理を維持できるものである
【図面の簡単な説明】
【図1】本発明の第一の実施例を示すブロック図である
【図2】TRN/不定形通信網の基本的接続例を示す模
式図である。
【図3】本発明の第二の実施例を示すブロック図である
【図4】本発明の第三の実施例を示すブロック図である
【図5】本発明の第四の実施例を示すブロック図である
【符号の説明】
1      トークン・リング・ネットワーク規格の
端末2      ノード装置 3      不定形通信網 4      通信網制御装置 6      第1のメモリ 8      第2のメモリ 15    入力信号識別部

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】  不定形通信網のノード装置とトークン
    ・リング・ネットワーク規格の端末とをインターフェー
    スする通信網制御装置において、前記端末からの入力フ
    レームを一時記憶する第1のメモリと、前記不定形通信
    網からの入力フレームを一時記憶する第2のメモリと、
    前記端末からの入力フレーム中からリング管理のための
    MACフレームを識別する入力信号識別部とを設け、こ
    の入力信号識別部により前記MACフレームが識別され
    たときに優先的に前記端末に折り返させる折り返し経路
    を形成したことを特徴とする通信網制御装置。
JP3011484A 1991-01-08 1991-01-08 通信網制御装置 Pending JPH04250745A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP3011484A JPH04250745A (ja) 1991-01-08 1991-01-08 通信網制御装置
US07/816,581 US5315593A (en) 1991-01-08 1992-01-03 Communication control unit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3011484A JPH04250745A (ja) 1991-01-08 1991-01-08 通信網制御装置

Publications (1)

Publication Number Publication Date
JPH04250745A true JPH04250745A (ja) 1992-09-07

Family

ID=11779329

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3011484A Pending JPH04250745A (ja) 1991-01-08 1991-01-08 通信網制御装置

Country Status (1)

Country Link
JP (1) JPH04250745A (ja)

Similar Documents

Publication Publication Date Title
US7394758B2 (en) Method for supporting SDH/SONET APS on Ethernet
JP3827332B2 (ja) 高度統合イーサネット・ネットワーク要素
US5400323A (en) Method for controlling the insertion of stations into FDDI network
US20020133756A1 (en) System and method for providing multiple levels of fault protection in a data communication network
US20020110120A1 (en) Communication method for packet switching systems
US5657327A (en) Data transmission method and system for hub-based network
JP3925079B2 (ja) リニア又はリングネットワークにおける伝送方法及び装置
US5898691A (en) Method and apparatus for congestion distributed adaptive routing
JPS611146A (ja) 情報通信装置
JP2825140B2 (ja) 複数チャネルを備えたトークン・リング
US5315593A (en) Communication control unit
JPH04250745A (ja) 通信網制御装置
JPH04250746A (ja) 通信網制御装置
JPH04250740A (ja) 通信網制御装置
JPH04249939A (ja) 通信網制御装置
JPH04100343A (ja) Atmリンクシステム
JPH04250741A (ja) 通信網制御装置
JPH04242341A (ja) 通信網制御装置
JPH0563703A (ja) 通信網制御装置
JPH04250747A (ja) 通信網制御装置
JPH0575619A (ja) 通信網制御装置
JPH04242342A (ja) 不定形通信網のノード装置
JPH04250742A (ja) 不定形通信網のノード装置
JPH04250739A (ja) 通信網制御装置
JP3086246B2 (ja) 通信網