JPH04195192A - 同期信号発生装置 - Google Patents

同期信号発生装置

Info

Publication number
JPH04195192A
JPH04195192A JP2328050A JP32805090A JPH04195192A JP H04195192 A JPH04195192 A JP H04195192A JP 2328050 A JP2328050 A JP 2328050A JP 32805090 A JP32805090 A JP 32805090A JP H04195192 A JPH04195192 A JP H04195192A
Authority
JP
Japan
Prior art keywords
signal
frequency
circuit
horizontal
frequency dividing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2328050A
Other languages
English (en)
Inventor
Atsushi Nakamura
淳 中村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2328050A priority Critical patent/JPH04195192A/ja
Publication of JPH04195192A publication Critical patent/JPH04195192A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Synchronizing For Television (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は、マイクロプロセッサあるいは、ディスプレイ
コントローラ等により制御されるグラフィックシステム
において、ディスプレイ表示制御のための水平同期信号
及び垂直同期信号、またディスプレイ表示の際に、グラ
フィックテータの1画素単位に相当するクロック信号で
あるドツトクロック信号を発生する同期信号発生回路に
関し、特にレーザーディスクあるいはVTR等から出力
されるビデオ信号(コンポジット信号)にグラフイック
システムより発生する画像をスーパーインポーズするよ
うなシステム、あるいは独立した2つのグラフィックシ
ステムの発生する画像をかさね合わせるような場合にお
ける同期信号発生回路に関する。
[従来の技術] レーザーディスクあるいはVTR等から出力されるビデ
オ信号にグラフィックシステムより発生する画像をスー
パーインポーズするようなシステムを構築しようとした
場合、レーザーディスク等より発生されるビデオ信号に
グラフィックシステムの発生する画像信号を同期させる
必要がある。
従来このようなシステムを実現しようとした場合、ビデ
オ信号(コンポジット信号)を同期分離して水平及び垂
直同期信号を取り出し、グラフィックシステムの画像発
生の基本クロックとなるドツトクロック信号は、この水
平同期信号から、vC○(電圧制御発信器)を用いるP
LL (フェーズ・ロックド・ループ)回路により発生
していた。
[発明が解決しようとする課題] しかし、前述の従来例のようなPLLを用いた方法では
、位相比較、ローパス・フィルタ、V C○の制御とい
つ六アナログ回路が必要となり、システムが複雑化して
しまったり、かつ高度な技術が必要となってしまうばか
りか、システムの高価格化を招いてしまうといった問題
点を有してしまっていた。そこで本発明は、このような
問題点を解決するもので、その目的とするところは、ス
ーパーインボーズ可能なグラフィックシステムを、シス
テムの複雑化、あるいは高価格化を招く事なく、簡単な
デジタル回路で実現できる同期信号発生装置を提供する
ところにある。
[課題を解決するための手段] 本発明の同期信号発生装置は、ディスプレイ表示のため
の、水平同期信号及び垂直同期信号及び1画素単位に相
当するクロック信号であるドツトクロック信号を発生す
る同期信号発生回路において、 前記ドツトクロック信号は、基準クロック信号を分周す
る第1の分周回路より発生し、前記水平同期信号は、前
記ドツトクロック信号を分周する第2の分周回路より発
生し、前記垂直同期信号は、前記水平同期信号を分周す
る第3の分周回路より発生し、 該同期信号発生装置をリセットするための第1、第2の
リセット信号入力端子を具備し、前記第1のリセット信
号入力端子より入力されるリセット信号により、前記基
準クロック信号に同期した第1のパルス信号及び、前記
第2のリセット信号入力端子より入力されるリセット信
号により、前記基準ドクロツク信号に同期した第2のパ
ルス信号を発生するパルス発生回路を有し、前記水平同
期信号を発生する分周回路及び前記ドツトクロック信号
を発生する分周回路は、前記パルス発生回路より発生さ
れる第1のパルス信号により初期化され、前記垂直同期
信号を分周する分周回路は、第2のパルス信号により初
期化されることを特徴とする。
[実施例] 第1図は、本発明の実施例を示すブロック図である。1
は発振回路であり、同期信号発生回路の基準クロックを
発生している。3はドツトクロック分周回路であり、1
の発振回路より供給される基準クロック2を分周して、
ドツトクロック信号4を発生している。5は水平同期信
号分周回路であり、ドツトクロック信号4を分周して、
水平同期信号8を発生している。9は垂直同期信号分周
回路あり水平同期信号8を分周して垂直同期信号17を
発生している。10.11.12はそれぞれドツトクロ
ック信号出力端子、水平同期信号出力端子、垂直同期信
号出力端子、である。15は水平同期リセット入力端子
であり、同期信号発生装置の水平同期信号分周回路をリ
セットするための信号を入力する。16は垂直同期リセ
ット入力端子であり、同期信号発生装置の垂直同期信号
分周回路をリセットするための信号を入力する。13は
フリップフロップ回路、14は2人力AND回路である
。13のフリップフロップ回路のクロックには2の基準
クロック信号が入力され、図のような回路構成にするこ
とで、14の2大力AN9回路からは15、]6の水平
及び垂直リセット入力端子に入力される信号に応じて、
基準クロック信号に同期したパルスが6.7に出力され
る。
6が水平同期リセットパルス、7が垂直同期リセットパ
ルスである。6の水平同期リセットパルスは、3のドツ
トクロック分周回路及び5の水平同期信号分周回路を初
期化する。7の垂直同期リセットパルスは、9の垂直同
期信号分周回路を初期化する。また、15.16のリセ
ット入力がない場合は、設定された分周比により独立し
てドツトクロック信号、水平同期信号、垂直同期信号を
発生する。
第2図は、本発明の実施例である第1図の同期信号発生
装置を用いて、外部より供給されるビデオ信号にグラフ
ィックシステムの発生する画像をスーパーインポーズす
るシステムの例を示すブロック図である。20はビデオ
信号入力端子でありレーザーディスク等からビデオ信号
(コンポジット信号)を供給される。21は同期分離回
路であり、20より入力されるビデオ信号から、水平同
期信号及び垂直同期信号を分離する。24は、本発明の
実施例である同期信号発生装置である。21の同期分離
回路により分離された水平同期信号22と垂直同期信号
23は、36のCRTディスプレイ装置にディスプレイ
表示のための同期信号として供給されるとともに24の
同期信号発生装置の、水平同期リセット入力端子及び垂
直同期リセット入力端子(第1図では、15.16の端
子に相当する)にも供給される。24の同期信号発生装
置は、22.23の水平及び垂直同期信号に応じたグラ
フィックシステムのための水平同期信号26、垂直同期
信号27、及びドツトクロック信号25を発生する。2
8はグラフィックシステムであり24の同期信号発生装
置より供給される水平及び垂直同期信号とドツトクロッ
ク信号により画像を発生する。31がグラフィックシス
テムより発生される画像信号であるRGB信号である。
29はコンポジット/RGB変換装置であり20より入
力された、ビデオ信号(コンポジット信号)を、RGB
信号30に変換する。33は、20より入力されたビデ
オ信号を変換したRGB信号30と、グラフィックシス
テム28より発生されるRGB信号31を切り替えるR
GBスイッチ回路であり、グラフィックシステム28よ
り供給されるRGBスイッチコントロール信号32によ
り2つのRGB信号の切り替えを行いディスプレイ装置
へのRGB信号34を出力する。36はCRTディスプ
レイ装置である。このような構成とすることでビデオ信
号へのグラフィックシステムの画像のスーパーインボー
ズが実現できる。
第3図は、第1図の同期信号発生装置の動作を示すタイ
ミングチャート図である。(a)は基準クロック信号で
あり第1図2の信号である。(b)のような信号が第1
図15の水平同期リセット入力端子に入力されると第1
図13のフリップフロップ及び14のAND回路により
第1図6には(C)のような基準クロック信号に同期し
た基準クロック信号1周期分のパルスが発生される。こ
のリセットパルスにより第1図5の水平同期信号分周回
路及び30ドツトクロック分周回路はリセットされ、 
(d)のようなタイミングでドツトクロック信号4を、
(e)のようなタイミングで水平同期信号8を発生する
。ただし図のタイミングでは、ドツトクロック信号分周
回路は、基準クロック信号を2分周してドツトクロック
信号を発生しているものとする。垂直同期信号分周回路
についても第3図と同様なタイミングでリセットがかか
り、垂直同期信号を発生する。このようなタイミングで
ドツトクロック信号及び、水平同期信号及び、垂直同期
信号を発生するので、第2図のように外部から供給され
るビデオ信号の水平同期信号及び、垂直同期信号を本発
明の実施例である同期信号発生装置の水平同期リセット
入力及び、垂直同期リセット入力に供給することで外部
ビデオ信号に同期した水平同期信号及び垂直同期信号を
発生することができる。ビデオ信号の水平同期信号のジ
ッターが基準クロック信号の周期に比べて小さいものと
すると、第2図のような構成にすると毎水平同期信号ご
と水平同期信号分周回路及びドツトクロック信号分周回
路にはリセットがかかることになるので、ビデオ信号の
水平同期信号と同期信号発生装置の出力する水平同期信
号が、基準クロックの1周期分ずれたところで、水平同
期信号及びドツトクロック信号に補正がかかるといった
形になる。したがって、同期信号発生装置の発生する1
水平向期信号あたりの基準クロック数は、N個の場合と
N+1個あるいは、N−1個の場合が生じてしまうが、
毎水平同期信号ごとにドツトクロック分周回路及び水平
同期信号分周回路にリセットをかけるので、同期信号発
生装置の出力する水平同期信号のエッチとドツトクロッ
クの位相関係はつねにたもたれる。したがって、画像デ
ータの表示位置が、水平同期信号のエッヂからのドツト
クロックの数できまるグラフィックシステムあるいは、
グラフィックコントローラを用いれば、特に問題は生じ
ない。また補正がかかった際に、表示位置のずれが生じ
てしまうが、21MHz程度の周波数の基準クロックを
用いるシステムならば、表示画面上でこのすれはわずか
なものであり、特に問題はない。
以上述べてきたように、本発明の同期信号発生装置を用
いることで、スーパーインポーズ可能者グラフィックシ
ステムを構築することができる。
[発明の効果] 以上述べてきたように本発明によれば、スーパーインポ
ーズ可能なグラフィックシステムを、システムの複雑化
、あるいは高価格化を招く事なく、また高度なアナログ
回路技術を用いることなく、簡単なデジタル回路で実現
できるといった効果を有する。
【図面の簡単な説明】
第1図は本発明の実施例を示すブロック図。第2図は、
本発明の実施例である同期信号発生装置を用いたグラフ
ィックシステムの例を示すブロック図。第3図は第1図
の同期信号発生装置の動作を示すタイミングチャート図
。 1・・・発振回路 2・・・基準クロック信号 3・・・ドツトクロック分周回路 4・・・ドツトクロック信号 5・・・水平同期信号分周回路 6・・・水平同期リセットパルス 7・・・垂直同期リセットパルス 8・・・水平同期信号 9・・・垂直同期信号分周回路 10・・・ドツトクロック信号出力端子11・・・水平
同期信号出力端子 12・・・垂直同期信号出力端子 13・・・フリップフロップ回路 14・・・2人力AND回路 15・・・水平同期リセット入力 16・・・垂直同期リセット人力 17・・・垂直同期信号 20・・・ビデオ信号入力端子 21・・・同期分離回路 22・・・水平同期信号 23・・・垂直同期信号 24・・・同期信号発生装置 25・・・ドツトクロック信号 26・・・水平同期信号 27・・・垂直同期信号 28・・・グラフィックシステム 29・・・コンポジット/RGB変換装置30・・・R
GB信号 31・・・RG’B信号 32・・・RGBスイッチコントロール信号33・・・
RGBスイッチ回路 34・・・RGB信号 36・・・CRTディスプレイ 以上 出願人 セイコーエプソン株式会社 代理人 弁理士 鈴木喜三部(他1名)11の

Claims (1)

  1. 【特許請求の範囲】 ディスプレイ表示のための、水平同期信号及び垂直同期
    信号及び1画素単位に相当するクロック信号であるドッ
    トクロック信号を発生する同期信号発生回路において、 前記ドットクロック信号は、基準クロック信号を分周す
    る第1の分周回路より発生し、前記水平同期信号は、前
    記ドットクロック信号を分周する第2の分周回路より発
    生し、前記垂直同期信号は、前記水平同期信号を分周す
    る第3の分周回路より発生し、 該同期信号発生装置をリセットするための第1、第2の
    リセット信号入力端子を具備し、 前記第1のリセット信号入力端子より入力されるリセッ
    ト信号により、前記基準クロック信号に同期した第1の
    パルス信号及び、前記第2のリセット信号入力端子より
    入力されるリセット信号により、前記基準クロック信号
    に同期した第2のパルス信号を発生するパルス発生回路
    を有し、前記水平同期信号を発生する分周回路及び前記
    ドットクロック信号を発生する分周回路は、前記パルス
    発生回路より発生される第1のパルス信号により初期化
    され、前記垂直同期信号を分周する分周回路は、第2の
    パルス信号により初期化されることを特徴とする同期信
    号発生装置。
JP2328050A 1990-11-28 1990-11-28 同期信号発生装置 Pending JPH04195192A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2328050A JPH04195192A (ja) 1990-11-28 1990-11-28 同期信号発生装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2328050A JPH04195192A (ja) 1990-11-28 1990-11-28 同期信号発生装置

Publications (1)

Publication Number Publication Date
JPH04195192A true JPH04195192A (ja) 1992-07-15

Family

ID=18205956

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2328050A Pending JPH04195192A (ja) 1990-11-28 1990-11-28 同期信号発生装置

Country Status (1)

Country Link
JP (1) JPH04195192A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003102909A1 (fr) * 2002-05-31 2003-12-11 Sony Corporation Circuit logique, circuit de synchronisation, dispositif d'affichage et terminal portable

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003102909A1 (fr) * 2002-05-31 2003-12-11 Sony Corporation Circuit logique, circuit de synchronisation, dispositif d'affichage et terminal portable
US7126376B2 (en) 2002-05-31 2006-10-24 Sony Corporation Logic circuit, timing generation circuit, display device, and portable terminal
US7368945B2 (en) 2002-05-31 2008-05-06 Sony Corporation Logic circuit, timing generation circuit, display device, and portable terminal
KR100964048B1 (ko) * 2002-05-31 2010-06-16 소니 주식회사 로직 회로, 타이밍 발생 회로, 표시 장치 및 휴대 단말기

Similar Documents

Publication Publication Date Title
JPH03238973A (ja) 映像重合せ制御回路
US7253844B2 (en) Method and arrangement for synchronising on-screen display functions during analog signal reception
JP3652009B2 (ja) クロックジェネレータ
JPH04195192A (ja) 同期信号発生装置
JPH04195193A (ja) 同期信号発生装置
JPH0541812A (ja) 同期信号発生装置
JPH0722380B2 (ja) 映像信号用位相ロツク回路
EP0486012B1 (en) Image reduction processing apparatus
KR200274172Y1 (ko) 디지털 그래픽 기능을 이용한 온스크린 디스플레이출력장치
JPH0541813A (ja) クロツク信号発生回路
KR100907100B1 (ko) 영상 수평 동기신호에 대한 도트 클록신호 발생장치
JP2502757B2 (ja) 複合palビデオトランスレ―タ
JPH0541814A (ja) クロツク信号発生回路
KR100206807B1 (ko) 영상기기의 수퍼임포우즈 장치
JPS62107576A (ja) 画像表示装置
KR970004186B1 (ko) 2대의 카메라를 사용한 영상 분할회로
JP3008382B2 (ja) Pal用信号変換回路およびそれを用いたpal用ビデオ信号生成方法
JPH05143040A (ja) 映像合成方法および外部同期表示装置
JPH07134575A (ja) 映像信号変換装置
JPS62180689A (ja) 表示制御クロツク発生回路装置
JPS62251787A (ja) 同期クロツク発生回路
JPH08336081A (ja) オンスクリーン挿入装置
JPH10164618A (ja) 映像信号処理回路
JPH10207442A (ja) 映像表示装置の制御回路
JPH0370275A (ja) 映像表示装置