JPH04142680A - 高速直線描画方式 - Google Patents
高速直線描画方式Info
- Publication number
- JPH04142680A JPH04142680A JP26674590A JP26674590A JPH04142680A JP H04142680 A JPH04142680 A JP H04142680A JP 26674590 A JP26674590 A JP 26674590A JP 26674590 A JP26674590 A JP 26674590A JP H04142680 A JPH04142680 A JP H04142680A
- Authority
- JP
- Japan
- Prior art keywords
- display memory
- straight line
- horizontal
- line
- high speed
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000015654 memory Effects 0.000 claims abstract description 44
- 101100262374 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) CDC21 gene Proteins 0.000 abstract 1
- 239000002131 composite material Substances 0.000 abstract 1
- 238000000034 method Methods 0.000 description 5
- 230000002194 synthesizing effect Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
Landscapes
- Image Generation (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明はビットマツプされた表示メモリを有する図形処
理装置における高速直線描画方式に関する。
理装置における高速直線描画方式に関する。
従来の直線描画方式では、水平方向にアクセスしている
水平方向用表示メモリのみを使用して直線を描画してい
た。
水平方向用表示メモリのみを使用して直線を描画してい
た。
上述した従来の直線描画方式では、水平方向用表示メモ
リが1アドレスにMxN (M>N)ビットのデータを
有する構成であるため、水平線から45°の傾きにある
直線より傾きが小さい直線の描画は高速に行うことがで
きるが、傾きが45゜よりも大きい直線の描画は遅くな
ってしまう問題がある。
リが1アドレスにMxN (M>N)ビットのデータを
有する構成であるため、水平線から45°の傾きにある
直線より傾きが小さい直線の描画は高速に行うことがで
きるが、傾きが45゜よりも大きい直線の描画は遅くな
ってしまう問題がある。
本発明の高速直線描画方式は、ビットマツプされた表示
メモリを有する図形処理装置において、直線を引くため
に与えられた始点及び終点の座標X、Yのそれぞれの差
分の絶対値を比較する第1の手段と、水平方向にアクセ
スしていく第1の表示メモリと、垂直方向にアクセスし
ていく第2の表示メモリと、前記座標X、Yのそれぞれ
の差分の絶対値の比較結果により描画すべき直線が水平
方向に長いΔX≧ΔYのとき前記第1の表示メモリを選
択しかつ垂直方向に長いΔX<ΔYのとき前記第2の表
示メモリを選択して直線を描画させる第2の手段とを備
える。
メモリを有する図形処理装置において、直線を引くため
に与えられた始点及び終点の座標X、Yのそれぞれの差
分の絶対値を比較する第1の手段と、水平方向にアクセ
スしていく第1の表示メモリと、垂直方向にアクセスし
ていく第2の表示メモリと、前記座標X、Yのそれぞれ
の差分の絶対値の比較結果により描画すべき直線が水平
方向に長いΔX≧ΔYのとき前記第1の表示メモリを選
択しかつ垂直方向に長いΔX<ΔYのとき前記第2の表
示メモリを選択して直線を描画させる第2の手段とを備
える。
次に、本発明について図面を参照して説明する。
本発明の一実施例の構成を示す第1図を参照すると、C
PU (制御回路)1は直線発生に必要なデータ等を出
力する。D D A (digital defere
ntial analizer)部2は直線の発生及び
CPUIより与えられた直線の始点及び終点の座標X、
Yのそれぞれの差分の絶対値ΔX、ΔYを算出し、バス
を介して表示メモリ切替部5にその比較結果を伝える。
PU (制御回路)1は直線発生に必要なデータ等を出
力する。D D A (digital defere
ntial analizer)部2は直線の発生及び
CPUIより与えられた直線の始点及び終点の座標X、
Yのそれぞれの差分の絶対値ΔX、ΔYを算出し、バス
を介して表示メモリ切替部5にその比較結果を伝える。
アドレスレジスタ3はアドレスをラッチする。データレ
ジスタ4はデータをラッチする。表示メモリ切替部5は
DDA部2の結果により与えられたアドレスとデータを
水平方向用表示メモリ6に出力するか垂直方向用表示メ
モリ7に出力するかを判断する。水平方向用表示メモリ
6は水平方向に長く水平方向にアクセスする表示メモリ
である。垂直方向用表示メモリ7は垂直方向に長く垂直
方向にアクセスする表示メモリである。合成部8は水平
方向用表示メモリ6と垂直方向用表示メモリ7との内容
の論理和を採る。CRT9は画像を表示する。
ジスタ4はデータをラッチする。表示メモリ切替部5は
DDA部2の結果により与えられたアドレスとデータを
水平方向用表示メモリ6に出力するか垂直方向用表示メ
モリ7に出力するかを判断する。水平方向用表示メモリ
6は水平方向に長く水平方向にアクセスする表示メモリ
である。垂直方向用表示メモリ7は垂直方向に長く垂直
方向にアクセスする表示メモリである。合成部8は水平
方向用表示メモリ6と垂直方向用表示メモリ7との内容
の論理和を採る。CRT9は画像を表示する。
この構成の図形処理装置において、CPUIから直線描
画命令が出されると、DDA部2が直接を発生させると
共に、その直線の始点及び終点の座標X、Yのそれぞれ
の差分の絶対値ΔX、ΔYを求めてこれを比較し、結果
を表示メモリ切替部5に通知する。その結果がΔX≧Δ
Yであれば、水平方向用表示メモリ6を、かつΔX<Δ
Yであれば、垂直方向用表示メモリ7をアクセスするよ
うに表示メモリ切替部5がアドレス及びデータの出力光
を切替えて出力する。合成部8が水平方向用表示メモリ
6と垂直方向用表示メモリ7とに書き込まれたデータの
論理和を採り、CRT9に出力する。
画命令が出されると、DDA部2が直接を発生させると
共に、その直線の始点及び終点の座標X、Yのそれぞれ
の差分の絶対値ΔX、ΔYを求めてこれを比較し、結果
を表示メモリ切替部5に通知する。その結果がΔX≧Δ
Yであれば、水平方向用表示メモリ6を、かつΔX<Δ
Yであれば、垂直方向用表示メモリ7をアクセスするよ
うに表示メモリ切替部5がアドレス及びデータの出力光
を切替えて出力する。合成部8が水平方向用表示メモリ
6と垂直方向用表示メモリ7とに書き込まれたデータの
論理和を採り、CRT9に出力する。
以上説明したように本発明によれば、垂直方向用の表示
メモリを付加し、水平方向用の表示メモリと切替えて使
用することにより、座標の差分の絶対値がΔXくΔYの
45°より傾きが大きい直線でもΔX〉ΔYの45°よ
り傾きの小さい直線と同様に高速に描画できる。
メモリを付加し、水平方向用の表示メモリと切替えて使
用することにより、座標の差分の絶対値がΔXくΔYの
45°より傾きが大きい直線でもΔX〉ΔYの45°よ
り傾きの小さい直線と同様に高速に描画できる。
第1図は本発明の一実施例を示す構成図である。
1・・・CPU、2・・・DDA部、3・・・アドレス
レジスタ、4・・・データレジスタ、5・・・表示メモ
リ切替部、6・・・水平方向用表示メモリ、7・・・垂
直方向用表示メモリ、8・・・合成部、9・・・CRT
。
レジスタ、4・・・データレジスタ、5・・・表示メモ
リ切替部、6・・・水平方向用表示メモリ、7・・・垂
直方向用表示メモリ、8・・・合成部、9・・・CRT
。
Claims (1)
- ビットマップされた表示メモリを有する図形処理装置に
おいて、直線を引くために与えられた始点及び終点の座
標X、Yのそれぞれの差分の絶対値を比較する第1の手
段と、水平方向にアクセスしていく第1の表示メモリと
、垂直方向にアクセスしていく第2の表示メモリと、前
記座標X、Yのそれぞれの差分の絶対値の比較結果によ
り描画すべき直線が水平方向に長いΔX≧ΔYのとき前
記第1の表示メモリを選択しかつ垂直方向に長いΔX<
ΔYのとき前記第2の表示メモリを選択して直線を描画
させる第2の手段とを備えることを特徴とする高速直線
描画方式。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP26674590A JPH04142680A (ja) | 1990-10-04 | 1990-10-04 | 高速直線描画方式 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP26674590A JPH04142680A (ja) | 1990-10-04 | 1990-10-04 | 高速直線描画方式 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH04142680A true JPH04142680A (ja) | 1992-05-15 |
Family
ID=17435121
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP26674590A Pending JPH04142680A (ja) | 1990-10-04 | 1990-10-04 | 高速直線描画方式 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH04142680A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06342474A (ja) * | 1992-12-11 | 1994-12-13 | Nec Corp | 領域描画システム |
-
1990
- 1990-10-04 JP JP26674590A patent/JPH04142680A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06342474A (ja) * | 1992-12-11 | 1994-12-13 | Nec Corp | 領域描画システム |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5218674A (en) | Hardware bit block transfer operator in a graphics rendering processor | |
US5398309A (en) | Method and apparatus for generating composite images using multiple local masks | |
EP0433373B1 (en) | Efficient method for updating pipelined, single port z-buffer | |
EP0360155A2 (en) | Image transformation method and device | |
JPS5995669A (ja) | 図形処理装置 | |
US5581796A (en) | Processing method and graphics processor for skip drawing a figure | |
US5195177A (en) | Clipping processor | |
US6445386B1 (en) | Method and apparatus for stretch blitting using a 3D pipeline | |
EP0235298B1 (en) | Image processor | |
US4930088A (en) | Rotated graphic pattern generating system | |
JPH04142680A (ja) | 高速直線描画方式 | |
EP0389890B1 (en) | Method and apparatus for generating figures with three degrees of freedom | |
JP3110975B2 (ja) | 文字マスク機能付表示装置 | |
JP2747822B2 (ja) | 図形表示装置 | |
JP3154741B2 (ja) | 画像処理装置及びその方式 | |
EP0838786A1 (en) | Method of producing polygon data, image processor to which the method is applied, and expanded function board | |
KR100195199B1 (ko) | 메타얼라인 모드 데스티네이션 어드레스 발생회로 및 이를 이용한 그래픽 콘트롤러 | |
JP2760522B2 (ja) | 表示制御装置 | |
JP3311905B2 (ja) | 画像処理装置 | |
JPH0290274A (ja) | ラスタ・オペレーション装置 | |
JP3106246B2 (ja) | 画像処理装置 | |
JP3238188B2 (ja) | フレームメモリ制御装置及びフレームメモリ制御方法 | |
JP2829051B2 (ja) | 文字表示方式 | |
JPS61187083A (ja) | 画素情報記憶装置 | |
JP2998417B2 (ja) | マルチメディア情報処理装置 |