JPH04137270A - インデックス・パルス生成回路 - Google Patents

インデックス・パルス生成回路

Info

Publication number
JPH04137270A
JPH04137270A JP25720090A JP25720090A JPH04137270A JP H04137270 A JPH04137270 A JP H04137270A JP 25720090 A JP25720090 A JP 25720090A JP 25720090 A JP25720090 A JP 25720090A JP H04137270 A JPH04137270 A JP H04137270A
Authority
JP
Japan
Prior art keywords
signal
index
servo
pulse
detector
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP25720090A
Other languages
English (en)
Inventor
Takashi Machida
町田 孝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP25720090A priority Critical patent/JPH04137270A/ja
Publication of JPH04137270A publication Critical patent/JPH04137270A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Indexing, Searching, Synchronizing, And The Amount Of Synchronization Travel Of Record Carriers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、磁気ディスク記憶装置に使用するインデック
ス・パルス生成回路に関し、特に回転媒体の回転単位の
信号であるインデックス・パ、ルス信号を生成できるイ
ンデックス・パルス生成回路に関する。
〔従来の技術〕
従来、磁気ディスク記憶装置では、インデックス・パル
ス生成回路を使用してサーボ・ディスク媒体の読出信号
からインデックス・パルス信号を得ることにより、イン
デックス・パルス信号を基準として読出し・書込みの動
作をおこなわせている。このインデックス・パルス信号
を生成するインデックス・パルス生成回路は、書込読出
ヘッドの位置決めを行うための信号が書き込まれたサー
ボ・ディスク媒体の読出信号をパルス化して得たサーボ
・パルス信号を発生する。また、インデックス・パルス
生成回路は、サーボ・パルス信号に同期するサーボ・ク
ロック信号を発生させ、このサーボ・クロック信号を基
準としてサーボ・パルス信号に埋め込まれたディスク媒
体の回転単位に出現する特定のインデックス・パターン
を検出し、これをパルス化して得たインデックス・パタ
ーン検出パルス信号をインデックス・パルス信号として
使用している。
〔発明が解決しようとする問題点〕
上述した従来の磁気ディスク装置のインデックス・パル
ス信号生成回路は、前記サーボ・パルス信号に埋め込ま
れた特定のインデックス・パターンの検出結果を直接イ
ンデックス・パルス信号として使用しており、かつサー
ボ・ディスク媒体の続出信号が微小振幅信号であること
から、当該読出信号に混入する外来ノズル等の外乱によ
りインデックス・パルス信号が欠落したり、あるいは誤
検出する危険性が高く、インデックス・パルス信号を基
準とする書込み動作の障害発生原因の一要因となってい
る。
本発明は、上述した従来技術の問題点を解消し、外来ノ
ズル等のサーボ・ディスク媒体の読出信号への混入が原
因のインデックス・パルス信号の欠落および誤検出を改
善し、インデックス・パルス信号を基準とする書込動作
の信頼性を高めることのできるインデックス・パルス生
成回路を提供することを目的とする。
〔問題点を解決するための手段〕
上記目的を達成するために、本発明のインデックス・パ
ルス信号生成回路は、書込読出ヘッドの位置決めを行う
ための信号が書き込まれたサーボ・ディスク媒体から読
み出した読出信号に埋め込まれているディスク媒体の回
転単位の信号である特定のインデックス波形信号を検出
し、これを書き込み・読み出しのインデックス・パルス
信号として使用する磁気ディスク記憶装置において、前
記サーボ・ディスク媒体からの続出信号をパルス化した
サーボ・パルス信号を発生するサーボ・パルス検出器と
、前記サーボ・パルス検出器からのサーボ・パルス信号
に同期するサーボ・クロック信号を発生させる位相同期
回路と、前記サーボ・パルス信号に埋め込まれた前記デ
ィスク媒体の回転単位の信号であるインデックス・パタ
ーンを検出しパルス化したインデックス・パターン検出
パルス信号を発生させるインデックス・パターン検出器
と、前記サーボ・クロック信号を計数しディスク媒体の
回転単位で一巡するとともに、前記計数されたサーボ・
クロック信号の計数値が所定計数値となるタイミングで
前記インデックス・パルス信号を発生するループ・カウ
ンタと、前記インデックス・パターン検出タイミングで
の前記サーボ・クロック信号の信号の計数値を監視し所
定以外の計数値の検出信号であるタイミング・エラー検
出信号を発生し、かつ前記タイミング・エラー検出信号
によるインデックス・タイミング・エラー状態が所定の
回数連続する場合に前記ループ・カウンタを前記インデ
ックス・パターン検出タイミングで初期化するタイミン
グ・エラー検出器とを具備したことを特徴とする。
また、上記構成に、前記サーボ・クロック信号のループ
・カウンタの所定計数値タイミングに対する前記インデ
ックス・パターン検出パルス信号の欠落を検出するイン
デックス欠落検出器と、前記インデックス・パターン検
出パルス信号の欠落と前記インデックス・タイミング・
エラー信号によるインデックス・タイミング・エラーの
連続状態での情報の書込み動作を阻止し上位回路に警告
するインデックス・エラー処理器とを付加してなる。
上記第一の発明は、位相同期回路からのサーボ・クロッ
ク信号をループ・カウンタで計数して得たインデックス
・パルス信号なので、インデックス・パルス信号を基準
とする書込動作の信頼性を高めることのできる。
また、上記第二の発明は、サーボ・クロック信号の計数
手段の所定計数値タイミングに対するインデックス・パ
ターン検出パルス信号の欠落を検出し、かつインデック
ス・パターン検出パルス信号の欠落とインデックス・タ
イミング・エラー信号によるインデックス・タイミング
・エラーの連続状態での情報の書込み動作を阻止し上位
回路に警告できるので、外来ノズル等のサーボ・ディス
ク媒体の続出信号への混入が原因のインデックス・パル
ス信号の欠落および誤検出を改善できる。
〔実施例〕
次に本発明について図面を参照して説明する。
第1図は本発明のインデックス・パルス生成回路の一実
施例を示すブロック図である。
第1図において、請求項1記載のインデックス・パルス
生成回路は、サーボ・パルス検出器1と、位相同期発振
器2と、インデックス・パターン検出器3と、ループ・
カウンター4と、タイミング・エラー検出器5とで構成
されており、これを第一実施例とする。
また、請求項2記載のインデックス・パルス生成回路は
、上記構成に、インデックス欠落検出器6と、インデッ
クス・エラー処理器7とを付加してなるものであり、こ
れを第二実施例とする。
次に、上記構成の詳細を説明すると、本回路に入力され
るサーボ・ディスク媒体の続出信号s1はサーボ・パル
ス検出器1に供給されるようになっている。サーボ・パ
ルス検出器1は、サーボ・ディスク媒体の続出信号s1
 をパルス化してサーボ・パルス信号S2を発生する回
路である。
このサーボ・パルス検出器1から出力されるサーボ・パ
ルス信号S2 は、位相同期回路2とインデックス・パ
ターン検出器3に供給されるように回路間が接続されて
いる。位相同期回路2は、t−ボ・パルス信号s2 に
同期するサーボ・クロック信号S3 を発生する回路で
ある。インデックス・パターン検出器3は、サーボ・パ
ルス信号S2 に埋め込まれたディスク媒体の回転単位
の信号であるインデックス・パターンを検出しパルス化
したインデックス・パターン検出パルス信号S4を発生
させる回路である。位相同期回路2からのサーボ・クロ
ック信号s3 は、インデックス・パターン検出器3と
、ループ・カウンタ4と、タイミング・エラー検出器5
と、インデックス欠落検出器6とに供給されるように回
路間が接続されている。インデックス・パターン検出器
3からのインデックス・パターン検出パルス信号s4 
は、タイミング・エラー検出器5と、インデックス欠落
検出器6とに供給されるように回路間が接続されている
。ループ・カウンタ4は、サーボ・クロック信号S3 
を計数しディスク媒体の回転単位で一巡する回路である
。ループ・カウンター4から出力されるカウント信号群
S、は、タイミング・エラー検出器5と、インデックス
欠落検出器6とに供給されるように回路間が接続されて
いる。
タイミング・エラー検出器5は、インデックス・パター
ン検出のタイミングでのサーボ・クロック信号の計数値
を監視し、所定以外の計数値の検出信号であるインデッ
クス・タイミング・エラー信号(タイミング・エラー検
出信号S、 )を発生するとともに、ループ・カウンタ
ー・リセット信号S6を発生する回路である。タイミン
グ・エラー検出器5から出力されるループ・カウンター
・すセット信号S6 は、ループ・カウンター4に供給
される。タイミング・エラー検出器5から出力されるタ
イミング・エラー検出信号S6 は、インデックス・タ
イミング・エラー処理器7に供給される。インデックス
欠落検出器6は、サーボ・タロツク信号S3 を計数す
るループ・カウンタ4からの所定計数値タイミングに対
するインデックス・パターン検出パルス信号S4 の欠
落を検出する回路である。インデックス欠落検出器6か
らのインデックス欠落検出信号S、は、インデックス・
エラー処理器7に供給される。本回路に入力されるライ
ト・ゲート信号S IGはインデックス・エラー処理器
7に供給される。出力信号生成回路7は、インデックス
・パターン検出パルス信号S4の欠落を示すインデック
ス欠落検出信号S、と、タイミング・エラー検出信号s
6 とによりインデックス・タイミング・エラーの連続
状態において、情報の書込み動作を阻止し、上位回路に
警告するようになっている。そして、本発明のインデッ
クス・パルス生成回路からは、インデックス・パルス信
号S7 を出力し、かつインデックス・エラー処理器7
からはインデックス・エラー検出信号Sl+と、ライト
制御信号SI□とが送出される。
次に、第一の実施例の動作を説明する。
本回路に入力されるサーボ・ディスク媒体の読出信号S
1  は、サーボ・パルス検出器1に入力される。サー
ボ・パルス検出器1は、サーボ・ディスク媒体の続出信
号Sl をパルス信号に変換しサーボ・パルス信号S2
 として出力する。サーボ・パルス信号S2 にはイン
デックス位置を示すディスク媒体の回転毎に特定のパル
ス欠落パターンが含まれている。位相同期発振器2は、
サーボ・パルス信号S2 に位相同期する発振器であり
、パルス欠落の無いクロック・パルスであるサーボ・ク
ロック信号S3 を発生し出力する。インデックス・パ
ターン検出器3は、サーボ・クロック信号S3 を基準
タイミングとしてサーボ・パルス信号S2 のパルス欠
落パターンを監視し、特定のパルス欠落パターンである
インデックス位置の検出信号であるインデックス・パタ
ーン検出パルス信号S、を出力する。ループ・カウンタ
ー4は、サーボ・クロック信号S3を計数し、ディスク
媒体の回転毎に計数値が一巡する。インデックス欠落検
出器6は、インデックス・パターン検出パルス信号S、
によるインデックス・パターン検出時でのカウント信号
群Ss によるループ・カウンター4の計数値を監視し
、所定の計数値以外のタイミングでのタイミング・エラ
ー検出信号S、を出力する。さらに、インデックス欠落
検出器6は、その状態が連続する期間のインデックス・
パターン検出回数を計数して規定回数のインデックス・
パターン検出時にループ・カウンター・リセット信号S
6 によりループ・カウンター4の計数値を初期化する
。これにより、ループ・カウンタ4は、正常なインデッ
クス・パターン検出時における計1値が規定値となる。
ループ・カウンター4は、計数が一巡する毎にパルスを
発生し、このパルスをインデックス・パルス信号S7 
として上位回路に送出する。
次に、第二実施例の動作を説明する。
上記第一実施例の動作に加え、インデックス欠落検出器
6は、カウント信号群S、によるループ・カウンター4
の規定計数値でのインデックス・パターン検出の欠落を
監視し、結果をインデックス欠落検出信号S、として出
力する。インデックス・エラー処理回路7は、タイミン
グ・エラー検出信号S8 とインデックス欠落検出信号
S、とを論理和処理することによりインデックス・パタ
ーン検出の異常を監視し、異常状態連続時での本回路に
入力されるライト・ゲート信号S、。のアクティブ状態
への切替えを無効としたライト制御信号S1□を送出し
てデータ書込み回路を制御し、インデックス・エラー検
出信号S 11として上位回路に報告する。
以上の説明した動作により、上位回路に供給されるイン
デックス・パルス信号S7 は位相同期発振器2からの
安定したタロツクであるサーボ・クロック信号を計数し
たループ・カウンター4の一巡毎に送出される信号であ
り、外来ノズル等の外乱によりインデックス・パターン
検出による欠落および誤検出が発生した時、欠落もしく
は誤検出が連続しない限りループ・カウンター・リセッ
ト信号S6 によるループ・カウンター4の初期化はさ
れず、安定したインデックス・パルス信号の送出が可能
となる。
〔発明の効果〕
以上説明したように請求項1記載の発明によれば、上位
回路に供給されるインデックス・パルス信号を、位相同
期発振器から送出される安定したクロックであるサーボ
・クロック信号の計数値を基に生成する信号としたので
、インデックス・パルス信号を基準とする書込み動作の
信頼性を高める効果を有する。
また、請求項2記載の発明によれば、インデックス・パ
ターン検出の欠落およびタイミング・エラーが連続する
状態での情報の書込み動作を阻止し、上位回路に警告す
ることにより、外来ノズル等のサーボ・ディスク媒体の
読み出し信号への混入によるインデックス・パルス信号
の欠落及び誤検出を改善できる効果を有する。
【図面の簡単な説明】
第1図は本発明のインデックス・パルス生成回路の実施
例を示すブロック図である。 1・・・サーボ・パルス検出器、 2・・・位相同期回路、 3・・・インデックス・パターン検出器、4・・・ルー
プ・カウンタ、 5・・・タイミング・エラー検出器、 6・・・インデックス欠落検出器、 7・・・インデックス・エラー処理器。

Claims (1)

  1. 【特許請求の範囲】 1、書込読出ヘッドの位置決めを行うための信号が書き
    込まれたサーボ・ディスク媒体から読み出した読出信号
    に埋め込まれているディスク媒体の回転単位の信号であ
    る特定のインデックス波形信号を検出し、これを書き込
    み・読み出しのインデックス・パルス信号として使用す
    る磁気ディスク記憶装置において、 前記サーボ・ディスク媒体からの読出信号をパルス化し
    たサーボ・パルス信号を発生するサーボ・パルス検出器
    と、前記サーボ・パルス検出器からのサーボ・パルス信
    号に同期するサーボ・クロック信号を発生させる位相同
    期回路と、前記サーボ・パルス信号に埋め込まれた前記
    ディスク媒体の回転単位の信号であるインデックス・パ
    ターンを検出しパルス化したインデックス・パターン検
    出パルス信号を発生させるインデックス・パターン検出
    器と、前記サーボ・クロック信号を計数しディスク媒体
    の回転単位で一巡するとともに、前記計数されたサーボ
    ・クロック信号の計数値が所定計数値となるタイミング
    で前記インデックス・パルス信号を発生するループ・カ
    ウンタと、前記インデックス・パターン検出タイミング
    での前記サーボ・クロック信号の信号の計数値を監視し
    所定以外の計数値の検出信号であるタイミング・エラー
    検出信号を発生し、かつ前記タイミング・エラー検出信
    号によるインデックス・タイミング・エラー状態が所定
    の回数連続する場合に前記ループ・カウンタを前記イン
    デックス・パターン検出タイミングで初期化するタイミ
    ング・エラー検出器とを具備したことを特徴とするイン
    デックス・パルス生成回路。 2、前記サーボ・クロック信号のループ・カウンタの所
    定計数値タイミングに対する前記インデックス・パター
    ン検出パルス信号の欠落を検出するインデックス欠落検
    出器と、前記インデックス・パターン検出パルス信号の
    欠落と前記インデックス・タイミング・エラー信号によ
    るインデックス・タイミング・エラーの連続状態での情
    報の書込み動作を阻止し上位回路に警告するインデック
    ス・エラー処理器とを具備したことを特徴とする請求項
    記載のインデックス・パルス生成回路。
JP25720090A 1990-09-28 1990-09-28 インデックス・パルス生成回路 Pending JPH04137270A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP25720090A JPH04137270A (ja) 1990-09-28 1990-09-28 インデックス・パルス生成回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP25720090A JPH04137270A (ja) 1990-09-28 1990-09-28 インデックス・パルス生成回路

Publications (1)

Publication Number Publication Date
JPH04137270A true JPH04137270A (ja) 1992-05-12

Family

ID=17303070

Family Applications (1)

Application Number Title Priority Date Filing Date
JP25720090A Pending JPH04137270A (ja) 1990-09-28 1990-09-28 インデックス・パルス生成回路

Country Status (1)

Country Link
JP (1) JPH04137270A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160237984A1 (en) * 2013-10-22 2016-08-18 Chikao Hashimoto Power generation apparatus utilizing water current energy

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160237984A1 (en) * 2013-10-22 2016-08-18 Chikao Hashimoto Power generation apparatus utilizing water current energy

Similar Documents

Publication Publication Date Title
US4308500A (en) Incremental encoder for measuring positions of objects such as rotating shafts
US4255809A (en) Dual redundant error detection system for counters
JP4868980B2 (ja) シングルイベント機能割込み検出システム
JPH04137270A (ja) インデックス・パルス生成回路
US3172091A (en) Digital tachometer
US3418585A (en) Circuit for detecting the presence of a special character in phase-encoded binary data
JPS61213683A (ja) 放射線計数装置
JPH04326410A (ja) クロック監視装置
JPS5933611A (ja) 同期信号の生成および検出回路
JPH08316946A (ja) クロック断検出回路
JPS60222720A (ja) アナログ記録方式
US3701096A (en) Detection of errors in shift register sequences
JP2947003B2 (ja) バイポーラクロック擾乱検出回路
JPS6255110B2 (ja)
SU1725221A1 (ru) Устройство дл обработки реакции логических блоков
SU434631A1 (ru) Мажоритарно-резервированное импульсноеустройство
SU1495801A1 (ru) Устройство дл контрол дешифратора
JP3160923B2 (ja) 磁気ディスク装置の制御回路
SU1499489A1 (ru) Счетное устройство с контролем
JPS62136916A (ja) クロツク計数回路
SU1298770A1 (ru) Устройство дл контрол параметров
JP2871337B2 (ja) メモリ監視回路
JPH08172687A (ja) クロックの異常検出回路
JPS63205852A (ja) スピンドル回転異常検出回路
SU1277216A1 (ru) Запоминающее устройство с самоконтролем