JPH0380712A - デイジタル・アナログ変換装置 - Google Patents
デイジタル・アナログ変換装置Info
- Publication number
- JPH0380712A JPH0380712A JP21963889A JP21963889A JPH0380712A JP H0380712 A JPH0380712 A JP H0380712A JP 21963889 A JP21963889 A JP 21963889A JP 21963889 A JP21963889 A JP 21963889A JP H0380712 A JPH0380712 A JP H0380712A
- Authority
- JP
- Japan
- Prior art keywords
- converter
- current
- output
- voltage
- pulse wave
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000006243 chemical reaction Methods 0.000 claims abstract description 7
- 238000010586 diagram Methods 0.000 description 5
- 239000000203 mixture Substances 0.000 description 2
- 239000002253 acid Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000007774 longterm Effects 0.000 description 1
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
[産業上の利用分野]
この発明は、PCMディジタル信号をアナログ信号に変
換するディジタル・アナログ変換装置(以下、D/A変
換装置と称す)に関するものである。
換するディジタル・アナログ変換装置(以下、D/A変
換装置と称す)に関するものである。
[従来の技術]
第3図は従来のPWM波出力形D/り変換装置の構成を
示すブロック図であり、同図において。
示すブロック図であり、同図において。
(1)はPWM波出力形D/A変換器、(2)は上記P
WM波出力形D/A変換器(1)へのディジタルデータ
入力端子、(3)はPWM波出力形D/A変換器の出力
端子である。
WM波出力形D/A変換器(1)へのディジタルデータ
入力端子、(3)はPWM波出力形D/A変換器の出力
端子である。
(7)はローパスフィルタ(以下、LPFと称す) 、
(8)は上記L P F (7)の出力端子、(9)
は上記PWM波出力形D/A変換器(1)の電源端子、
(10)はPWM波出力形D/A変換器(1)のグラン
ド端子、(13)はアッテネータ、(10はアッテネー
タ(13)を通過した信号の出力端子である。
(8)は上記L P F (7)の出力端子、(9)
は上記PWM波出力形D/A変換器(1)の電源端子、
(10)はPWM波出力形D/A変換器(1)のグラン
ド端子、(13)はアッテネータ、(10はアッテネー
タ(13)を通過した信号の出力端子である。
つぎに、上記構成の動作について説明する。
ディジタルデータ入力端子(2)に入力されたPCMデ
ィジタル信号はPWM波出力形D/A変換器(1)にお
いて、第4図で示すようなパルス波(11)に変換され
て出力端子(3)に出力される。
ィジタル信号はPWM波出力形D/A変換器(1)にお
いて、第4図で示すようなパルス波(11)に変換され
て出力端子(3)に出力される。
ついで、−ヒ記PWM波出力形D/A変換器(1)より
出力されたパルス波信号(11)はLPF(7)に入力
され、ここで不要な高域周波数酸分が除去されて端子(
8)に出力されたのち、アッテネータ(13)に入力さ
れ、このアッテネータ(13)により出力信号レベルが
調節されたのち、端子(10より出力される。
出力されたパルス波信号(11)はLPF(7)に入力
され、ここで不要な高域周波数酸分が除去されて端子(
8)に出力されたのち、アッテネータ(13)に入力さ
れ、このアッテネータ(13)により出力信号レベルが
調節されたのち、端子(10より出力される。
[発明が解決しようとする課題]
従来のD/A変換装置は以上のように構成されているの
で、PWM波出力形D/A変換器(1)の出力波は電源
電圧V D D (9)と、グランドGND(10)と
の間を往復する2値のパルス波(11)となるため、電
源電圧V D D (9)が変動すると、パルス波の波
高値が変動し、歪や雑音が混入するという問題があった
。
で、PWM波出力形D/A変換器(1)の出力波は電源
電圧V D D (9)と、グランドGND(10)と
の間を往復する2値のパルス波(11)となるため、電
源電圧V D D (9)が変動すると、パルス波の波
高値が変動し、歪や雑音が混入するという問題があった
。
また、上記PWM波出力形D/A変換器(1)の電源電
圧(9)の設定値は、このD/A変換器(1)の種類に
応じて定められており、はとんど可変することができず
、パルス波(11)の波高値も電源電圧(8)と同様に
、はとんど可変することができない、したがって、出力
信号のレベルを調節するためにはアッテネータ(13)
を必要とし、その結果、浮遊容量による高域周波数の減
衰あるいは長期使用による摺動ノイズや歪の発生などと
いう問題があった。
圧(9)の設定値は、このD/A変換器(1)の種類に
応じて定められており、はとんど可変することができず
、パルス波(11)の波高値も電源電圧(8)と同様に
、はとんど可変することができない、したがって、出力
信号のレベルを調節するためにはアッテネータ(13)
を必要とし、その結果、浮遊容量による高域周波数の減
衰あるいは長期使用による摺動ノイズや歪の発生などと
いう問題があった。
この発明は上記のような問題点を解消するためになされ
たもので、D/A変換器の電源電圧変動の影響による出
力パルス波への歪や雑音の混入を抑制して、アッテネー
タを用いることなく、出力信号レベルを任意に可変する
ことができるD/A変換装置を提供することを目的とす
る。
たもので、D/A変換器の電源電圧変動の影響による出
力パルス波への歪や雑音の混入を抑制して、アッテネー
タを用いることなく、出力信号レベルを任意に可変する
ことができるD/A変換装置を提供することを目的とす
る。
[課題を解決するための手段]
この発明に係るD/A変換装置は、少なくとも1つの可
変電流源と、この可変電流源の出力電流を遮断するため
の少なくとも1つの電流スイッチと、この電流スイッチ
の開閉を制御するPWM波出力形ディジタル・アナログ
変換器と、上記電流スイッチの通過電流を電圧に変換す
る電流・電圧変換器とを備えたことを特徴とする。
変電流源と、この可変電流源の出力電流を遮断するため
の少なくとも1つの電流スイッチと、この電流スイッチ
の開閉を制御するPWM波出力形ディジタル・アナログ
変換器と、上記電流スイッチの通過電流を電圧に変換す
る電流・電圧変換器とを備えたことを特徴とする。
[作用]
この発明によれば、PWM波出力形D/り変換装置の出
力パルス波の波高値をD/A変換器の電源電圧と無関係
に設定することができる。これによって、電源電圧の変
動にかかわらず出力パルス波に歪や雑音が混入すること
を避は得るとともに、出力パルス波の波高値を任意に設
定することによりアッテネータを用いることなく、出力
信号レベルを任意C可変することができる。
力パルス波の波高値をD/A変換器の電源電圧と無関係
に設定することができる。これによって、電源電圧の変
動にかかわらず出力パルス波に歪や雑音が混入すること
を避は得るとともに、出力パルス波の波高値を任意に設
定することによりアッテネータを用いることなく、出力
信号レベルを任意C可変することができる。
[発明の実施例]
以下、この発明の一実施例を図面にもとづいて説明する
。
。
第1図はこの発明の一実施例によるD/A変換装置の構
成を示すブロック図であり、同1図において、(1)は
PWM波出力形D/A変換器、(2)は上記D/A変換
器(1)へのディジタルデータ入力端子、(3)はPW
M波出力形D/A変換器の出力端子で、その出力は第2
図(a)で示すような波形になる。
成を示すブロック図であり、同1図において、(1)は
PWM波出力形D/A変換器、(2)は上記D/A変換
器(1)へのディジタルデータ入力端子、(3)はPW
M波出力形D/A変換器の出力端子で、その出力は第2
図(a)で示すような波形になる。
(4)は可変電流源で、その出力電流はIOである。(
5)は電流スイッチで、上記PWM波出力形D/A変換
器(3)の出力信号(11)によって開閉状態が制御さ
れる。(6)は電流・電圧変換器で、上記電流スイッチ
(5)の出力電流を電圧に変換するものであり、その電
流・電圧変換率はZoである。
5)は電流スイッチで、上記PWM波出力形D/A変換
器(3)の出力信号(11)によって開閉状態が制御さ
れる。(6)は電流・電圧変換器で、上記電流スイッチ
(5)の出力電流を電圧に変換するものであり、その電
流・電圧変換率はZoである。
(7)はLPFで、上記電流・電圧変換器(8)の出力
パルス波の高域成分を除去する。(8)は上記L P
F (7)の出力端子である。
パルス波の高域成分を除去する。(8)は上記L P
F (7)の出力端子である。
つぎに、上記構成の動作について説明する。
PWM波出力形D/A変換器(1)の出力信号である第
2図(a)で示すようなパルス波(11)は、電流スイ
ッチ(5)を開閉させるタイミング情報としてのみ働き
、第2図(b)で示すようなり/A変換装置の出力パル
ス波(12)の波高値は、可変電流源の出力電流工0と
電流・電圧変換器(8)の電流・電圧変換率ZOの積、
つまり、IO・ZOで決定される。したがって、PWM
波出力形D/A変換器(1)の電源電圧0)の変動の影
響が出力パルス波(12)に歪や雑音となって混入する
ことがない。
2図(a)で示すようなパルス波(11)は、電流スイ
ッチ(5)を開閉させるタイミング情報としてのみ働き
、第2図(b)で示すようなり/A変換装置の出力パル
ス波(12)の波高値は、可変電流源の出力電流工0と
電流・電圧変換器(8)の電流・電圧変換率ZOの積、
つまり、IO・ZOで決定される。したがって、PWM
波出力形D/A変換器(1)の電源電圧0)の変動の影
響が出力パルス波(12)に歪や雑音となって混入する
ことがない。
また、可変電流源0)の出力電流Ioの値を可変するこ
とにより、電流・電圧変換器(8)の出力信号パルス波
(12)の波高値IO・Zoが可変され、出力端子(8
)に表われる出力信号の信号レベルを可変することがで
き、アッテネータを用いることなく、信号レベルを任意
に可変することができる。
とにより、電流・電圧変換器(8)の出力信号パルス波
(12)の波高値IO・Zoが可変され、出力端子(8
)に表われる出力信号の信号レベルを可変することがで
き、アッテネータを用いることなく、信号レベルを任意
に可変することができる。
[発明の効果]
以上のように、この発明によれば、少なくとも1つの可
変電流源の電流値と電流・電圧変換器の変換率との積に
より、D/A変換装置の出力パルス波の波高値を決定す
ることができるため。
変電流源の電流値と電流・電圧変換器の変換率との積に
より、D/A変換装置の出力パルス波の波高値を決定す
ることができるため。
PWM波出力形D/A変換器の電源電圧の変動の影響を
まったく受けないようにすることができる。また、可変
電流源の値を任意に設定することにより、アッテネータ
を用いることなく、出力信号のレベルを可変することが
できる効果を奏する。
まったく受けないようにすることができる。また、可変
電流源の値を任意に設定することにより、アッテネータ
を用いることなく、出力信号のレベルを可変することが
できる効果を奏する。
第1図はこの発明の一実施例によるD/A変換装置の構
成を示すブロック図、第2図は動作を説明する信号波形
図、第3図は従来のPWM波出力形D/り変換装置の構
成を示すブロック図、第4図は従来の出力波形図である
。 (1)・・・PWM波出力形D/A変換器、(4)・・
・可変電流源、(5)・・・電流スイッチ、(8)・・
・電流・電圧変換器、(7)・・・LPF。 なお、図中の同一符号は同一または相当部分を示す。
成を示すブロック図、第2図は動作を説明する信号波形
図、第3図は従来のPWM波出力形D/り変換装置の構
成を示すブロック図、第4図は従来の出力波形図である
。 (1)・・・PWM波出力形D/A変換器、(4)・・
・可変電流源、(5)・・・電流スイッチ、(8)・・
・電流・電圧変換器、(7)・・・LPF。 なお、図中の同一符号は同一または相当部分を示す。
Claims (1)
- (1)少なくとも1つの可変電流源と、この可変電流源
の出力電流を遮断する少なくとも1つの電流スイッチと
、この電流スイッチの開閉を制御するPWM波出力形デ
ィジタル・アナログ変換器と、上記電流スイッチの通過
電流を電圧に変換する電流・電圧変換器とを具備したこ
とを特徴とするディジタル・アナログ変換装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP21963889A JPH0380712A (ja) | 1989-08-24 | 1989-08-24 | デイジタル・アナログ変換装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP21963889A JPH0380712A (ja) | 1989-08-24 | 1989-08-24 | デイジタル・アナログ変換装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0380712A true JPH0380712A (ja) | 1991-04-05 |
Family
ID=16738664
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP21963889A Pending JPH0380712A (ja) | 1989-08-24 | 1989-08-24 | デイジタル・アナログ変換装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0380712A (ja) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6029048A (ja) * | 1983-06-16 | 1985-02-14 | Mitsubishi Electric Corp | D/a変換器 |
JPS60100830A (ja) * | 1983-11-05 | 1985-06-04 | Sony Corp | デジタル・アナログ変換装置 |
JPS6152031A (ja) * | 1984-08-22 | 1986-03-14 | Sony Corp | 乗算型d/aコンバ−タ |
-
1989
- 1989-08-24 JP JP21963889A patent/JPH0380712A/ja active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6029048A (ja) * | 1983-06-16 | 1985-02-14 | Mitsubishi Electric Corp | D/a変換器 |
JPS60100830A (ja) * | 1983-11-05 | 1985-06-04 | Sony Corp | デジタル・アナログ変換装置 |
JPS6152031A (ja) * | 1984-08-22 | 1986-03-14 | Sony Corp | 乗算型d/aコンバ−タ |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4430609A (en) | Signal transfer device having a transfer characteristic which is adjustable in steps | |
US4352210A (en) | Linear mixer with reduced spurious responses | |
CA2067562A1 (en) | Frequency doubler with a variable delay circuit and exclusive or gate | |
US4021797A (en) | Audio frequency power line control system | |
JPH0380712A (ja) | デイジタル・アナログ変換装置 | |
US4558457A (en) | Counter circuit having improved output response | |
JPH0462604B2 (ja) | ||
JP2664958B2 (ja) | クロックデューティ調整回路 | |
KR19980028843A (ko) | 디지탈/펄스 폭 변조(pwm)신호 변환기 | |
JPH02149035A (ja) | Fsk−am変調回路 | |
JPS6342484A (ja) | 集積回路装置 | |
JPS6029048A (ja) | D/a変換器 | |
JPH04317215A (ja) | 90°移相器 | |
JPH0368218A (ja) | デグリッチ回路 | |
KR890000760B1 (ko) | 저출력 교류동기 모터 속도 제어용 dc-ac 변환장치 | |
JPS61107812A (ja) | パルス幅調整回路 | |
JPS5928459Y2 (ja) | 残響装置 | |
JPS61258533A (ja) | 振幅可変da変換集積回路 | |
JPS61232706A (ja) | 信号の周波数変換装置 | |
JPS6155802B2 (ja) | ||
JPH01143405A (ja) | アナログ型周波数分周器 | |
JPS6242619A (ja) | デグリツチ回路 | |
JPH0342912A (ja) | Rwm方式ディジタルアナログ変換器 | |
JPH0453456B2 (ja) | ||
JPH04196797A (ja) | Dtmfレシーバ |