JPH0352024Y2 - - Google Patents

Info

Publication number
JPH0352024Y2
JPH0352024Y2 JP1982170950U JP17095082U JPH0352024Y2 JP H0352024 Y2 JPH0352024 Y2 JP H0352024Y2 JP 1982170950 U JP1982170950 U JP 1982170950U JP 17095082 U JP17095082 U JP 17095082U JP H0352024 Y2 JPH0352024 Y2 JP H0352024Y2
Authority
JP
Japan
Prior art keywords
circuit
transistor
output
negative feedback
turned
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP1982170950U
Other languages
English (en)
Other versions
JPS5973818U (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP17095082U priority Critical patent/JPS5973818U/ja
Publication of JPS5973818U publication Critical patent/JPS5973818U/ja
Application granted granted Critical
Publication of JPH0352024Y2 publication Critical patent/JPH0352024Y2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Amplifiers (AREA)

Description

【考案の詳細な説明】 (イ) 技術分野 本考案は、電源投入時に増幅器からシヨツク音
が発生するのを防止する為のシヨツク音防止回路
に関するものである。 (ロ) 技術の背景 前段に差動増幅回路が、後段にSEPP(シン
グルエンドプツシユプル)増幅回路が配置さ
れ、前記SEPP増幅回路の出力中点から前記差
動増幅回路に負帰還が施こされた第1図に示す
如き増幅器が公知である。この様な増幅器は、電
源投入時に負帰還路3に配設された負帰還コンデ
ンサ4の充電が遅れる為、前記作動増幅回路1の
負帰還側トランジスタ5がオン、入力側トランジ
スタ6がオフとなり、SEPP増幅回路の駆動ト
ランジスタ7がオフ、正側出力トランジスタ8が
オンとなつて、該正側出力コンデンサ9が急激に
充電され、スピーカ10から大きなシヨツク音を
発生するという欠点を有していた。 その為、前記シヨツク音の発生を防止する目的
で、従来は第2図に示す如き回路により、負帰還
コンデンサ4を急速充電し、差動増幅回路の負
帰還側トランジスタ5のベース電圧を急速に高め
るという方法が行なわれていた。第2図の回路に
おいては、電源を投入すると抵抗11及び12の
接続中点の電圧が上昇し、充電トランジスタ13
のエミツタ電圧が直ちに上昇する。一方、前記充
電トランジスタ13のベースにはコンデンサ14
が接続されている為に、前記充電トランジスタ1
3のベース電圧は前記コンデンサ14の充電時定
数に従つて上昇する。その結果、出力端子15に
は、電源投入直後から、充電トランジスタ13が
オフとなる迄の間、出力電圧が得られ、それが第
1図の負帰還コンデンサ4の充電の為に使用され
る。 しかして、第1図の回路において負帰還コンデ
ンサ4が急速充電されると、負帰還側トランジス
タ5のベース電圧の上昇が早まるので、入力側ト
ランジスタ6及び駆動トランジスタ7がオンし、
負側出力トランジスタ16をオンとするため、
SEPP増幅回路の出力中点電圧は電源投入後所
定時間アース電位に保たれる。そして、急速充電
が停止し、負帰還コンデンサ4の自然放電が行な
われ、入力側トランジスタ6のベース電圧と負帰
還側トランジスタ5のベース電位とが略等しくな
ると、それに応じて出力中点電圧が上昇し、増幅
器が安定状態となつて出力信号が発生する。 上述の如く、急速充電回路を用いて負帰還コン
デンサを急速充電すると、出力コンデンサが急激
に充電されることがなく、増幅器からシヨツク音
が発生するのを防止できる。しかしながら、第2
図の如き急速充電回路を用いると、速いタイミン
グで電源の投入遮断を繰り返した場合、電源の再
投入時から出力中点電圧が立上る迄の時間が設定
よりも短くなり、前置増幅器の立上り時間との関
係でシヨツク音が発生する危険があるという欠点
を有していた。 (ハ) 考案の要点 本考案は、上述の点に鑑み成されたもので、増
幅器の負帰還コンデンサを電源投入時に直ちに立
上る定電圧によつて充電することにより、電源投
入後一定の時間の経過後出力中点電圧が立上る様
にしたものである。 (ニ) 実施例 第3図は、本考案に使用される急速充電回路の
一実施例を示すもので、17及び18はエミツタ
が共通接続された第1及び第2トランジスタ、
9は定電流源20とコンデンサ21と抵抗22と
から成り、前記第1トランジスタ17のベース電
圧を供給する様に配置された時定数回路、23は
定電流源24と第1及び第2ダイオード25及び
26とから成り、前記第2トランジスタ18のベ
ース電圧を供給するバイアス回路、27はベース
が前記第2トランジスタ18のコレクタに接続さ
れた出力トランジスタ、28乃至30は該出力ト
ランジスタ27のコレクタ電流に応じて、所定の
電圧を発生する第3乃至第5ダイオード、及び3
1は該第3乃至第5ダイオード28乃至30の両
端電圧に応じて導通し、そのエミツタに生ずる定
電圧によつて第1図の負帰還コンデンサ4を充電
する充電トランジスタである。 次に動作を説明する。時刻tpに電源電圧を投入
すると、時定数回路19の定電流20が作動し、
コンデンサ21の充電が開始され、第1トランジ
スタ17のベース電圧が前記コンデンサ21の充
電に応じて上昇する。一方、第2トランジスタ1
8のベース電圧は、電源投入直後にバイアス回路
23の定電流源24が作動し、2VD(ただし、VD
はダイオードの順方向電圧)となるので、電源投
入直後においては、第1トランジスタ17がオ
フ、第2トランジスタ18がオンとなり、出力ト
ランジスタ27及び充電トランジスタ31がオン
となる。従つて、第1図の負帰還コンデンサ4
は、前記充電トランジスタ31の出力定電圧(第
4図イ)によつて急速充電される。しかして、負
帰還コンデンサ4が急速充電されると、第1図の
差動増幅回路の負帰還側トランジスタ5のベー
ス電圧は、第4図ロに実線で示される如く、直ち
に所定値V2となるが、入力側トランジスタ6の
ベース電圧は、第4図ロに一点鎖線で示される如
く、前記所定値V2よりも低い所定値V1に固定さ
れる。その為、差動増幅回路1は、入力側トラン
ジスタ6がオン、負帰還側トランジスタ5がオフ
となり、それに応じて駆動トランジスタ7及び負
側出力トランジスタ16がオンとなつて、出力中
点電圧はアースに固定される。 時間が経過し、時刻t1になると、時定数回路
9のコンデンサ21の充電が進み、第1トランジ
スタ17のベース電圧が第2トランジスタ18の
ベース電圧2VDを越えて、第1トランジスタ17
がオン、第2トランジスタ18がオフとなり、出
力トランジスタ27及び充電トランジスタ31が
オフとなる。その為、負帰還コンデンサ4の急速
充電が停止し、負帰還コンデンサ4は自然放電を
開始し、第4図ロに示す如く差動増幅回路の入
力側トランジスタ6のベース電圧と負帰還側トラ
ンジスタ5のベース電圧が等しくなつた時点(時
刻t2)で増幅器は定常状態となり、第4図ハに示
す如く出力中点電圧が発生する。 (ホ) 効果 以上述べた如く、増幅器の負帰還コンデンサを
定電圧で急速充電すれば、出力中点電圧を所定帰
還中零に保つておくことが出来るので、前段の過
渡状態に起因するシヨツク音の発生を防止出来る
という利点を有する。また、負帰還コンデンサ4
を定電圧で充電している為に、前記負帰還コンデ
ンサ4が自然放電する時間が短く、電源のオンオ
フを繰り返しても、電源を投入してから出力中点
電圧が発生する迄の時間を一定に保つことが出
来、その結果、前段増幅器が定常状態になる前
に、増幅器の出力中点電圧が発生するという現象
を生ぜず、確実なシヨツク音発生防止を達成出来
るという利点を有する。
【図面の簡単な説明】
第1図は、増幅器の一例を示す回路図、第2図
はシヨツク音を防止する為に従来使用されていた
急速充電回路を示す回路図、第3図は本考案に使
用される急速充電回路の一実施例を示す回路図、
第4図イ,ロ及びハは、本考案の説明に供する為
の特性図である。 主な図番の説明、……差動増幅回路、……
SEPP増幅回路、4……負帰還コンデンサ、17
……第1トランジスタ、18……第2トランジス
タ、19……時定数回路、23……バイアス回
路、31……充電トランジスタ。

Claims (1)

    【実用新案登録請求の範囲】
  1. 前段に差動増幅回路を、後段にSEPP増幅回路
    を備え、該SEPP増幅回路の出力中点から前記差
    動増幅回路に負帰還を施して成る増幅器が、電源
    投入時にシヨツク音を発生するのを防止する為の
    シヨツク音防止回路であつて、前記差動増幅回路
    を構成する一対のトランジスタの一方のベース回
    路に設けられた負帰還コンデンサを急速充電する
    為の急速充電回路を有し、該急速充電回路は、差
    動接続された一対のトランジスタと、該一対のト
    ランジスタの一方のトランジスタのベースに接続
    された時定数回路と、前記一対のトランジスタの
    他方のトランジスタのベースに接続されたバイア
    ス回路と、前記一対のトランジスタから出力を取
    り出す出力トランジスタと、該出力トランジスタ
    に接続され、定電圧を発生させる定電圧回路とか
    ら成り、該定電圧回路の出力定電圧を用いて前記
    時定数回路で定まる所定期間、前記負帰還コンデ
    ンサを充電することを特徴とするシヨツク音防止
    回路。
JP17095082U 1982-11-10 1982-11-10 シヨツク音防止回路 Granted JPS5973818U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP17095082U JPS5973818U (ja) 1982-11-10 1982-11-10 シヨツク音防止回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP17095082U JPS5973818U (ja) 1982-11-10 1982-11-10 シヨツク音防止回路

Publications (2)

Publication Number Publication Date
JPS5973818U JPS5973818U (ja) 1984-05-19
JPH0352024Y2 true JPH0352024Y2 (ja) 1991-11-11

Family

ID=30373046

Family Applications (1)

Application Number Title Priority Date Filing Date
JP17095082U Granted JPS5973818U (ja) 1982-11-10 1982-11-10 シヨツク音防止回路

Country Status (1)

Country Link
JP (1) JPS5973818U (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS54156458A (en) * 1978-05-30 1979-12-10 Nec Corp Capacitor charging circuit
JPS54161305A (en) * 1978-06-09 1979-12-20 Nec Corp Ac amplifying device

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS54156458A (en) * 1978-05-30 1979-12-10 Nec Corp Capacitor charging circuit
JPS54161305A (en) * 1978-06-09 1979-12-20 Nec Corp Ac amplifying device

Also Published As

Publication number Publication date
JPS5973818U (ja) 1984-05-19

Similar Documents

Publication Publication Date Title
US4100501A (en) Audio frequency power amplifier
JPH0352024Y2 (ja)
US5157353A (en) Audio system with transient tracking dual voltage power supply
JPH0793537B2 (ja) ミューティング方式
JPH08213849A (ja) 音声ミュート回路
JPH0352023Y2 (ja)
US4462000A (en) Amplifier comprising means for eliminating direct voltage transients on the amplifier output
US4112385A (en) Sound amplifier circuit
JPS6126845B2 (ja)
JPH0413848Y2 (ja)
US4256981A (en) Circuit arrangement for generating a pulse with a delayed edge
JP3148551B2 (ja) オーディオ用増幅回路
JPH0513047Y2 (ja)
JPH0145150Y2 (ja)
JPS643363B2 (ja)
KR940002970B1 (ko) 쇼크음 방지회로
JPH024502Y2 (ja)
JP3530326B2 (ja) 増幅装置
JPH0540574Y2 (ja)
KR920005100Y1 (ko) 음향 기기의 뮤팅 회로
JP2557628B2 (ja) リツプルフイルタ
JPH0316111Y2 (ja)
JP2834929B2 (ja) 増幅回路
JPS6329293Y2 (ja)
JPH0453061Y2 (ja)