JPH034995B2 - - Google Patents

Info

Publication number
JPH034995B2
JPH034995B2 JP54027851A JP2785179A JPH034995B2 JP H034995 B2 JPH034995 B2 JP H034995B2 JP 54027851 A JP54027851 A JP 54027851A JP 2785179 A JP2785179 A JP 2785179A JP H034995 B2 JPH034995 B2 JP H034995B2
Authority
JP
Japan
Prior art keywords
memory element
word line
memory
row
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP54027851A
Other languages
English (en)
Other versions
JPS55122290A (en
Inventor
Kenji Anami
Osamu Tomizawa
Tadashi Tanaka
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP2785179A priority Critical patent/JPS55122290A/ja
Publication of JPS55122290A publication Critical patent/JPS55122290A/ja
Publication of JPH034995B2 publication Critical patent/JPH034995B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/408Address circuits
    • G11C11/4085Word line control circuits, e.g. word line drivers, - boosters, - pull-up, - pull-down, - precharge

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Static Random-Access Memory (AREA)

Description

【発明の詳細な説明】 本発明は主として金属−絶縁膜−半導体(以下
MISという)トランジスタを用いた記憶装置(以
下メモリという)の語線駆動方法に関するもので
ある。
第1図はメモリチツプの主要回路ブロツクの平
面図であり、かゝるチツプは2つのメモリ素子群
を構成するメモリセルブロツク1,2と、その間
にその行に対応して配置された行デコーダ3と、
各メモリセルブロツクの列に対応して配置された
列デコーダ4,5とにより構成されている。
第2図は第1図に示したメモリチツプの内、行
デコーダXD0〜XD(o-1)と、語線W0〜W(o-1)とメ
モリ素子との接続関係を示す従来の回路構成であ
つて、上記のようにメモリ素子群1,2の間に配
置された0〜(n−1)までの計n個の行デコー
ダXD0〜XD(o-1)は、選択された行の語線の電圧
レベルだけを“High”にして、他の残りの全て
の語線の電圧レベルを“Low”にするように動
作する。例えば第0行が選択されたときは、行デ
コーダXD0の出力電圧レベルのみが“High”で、
XD1〜XD(o-1)の出力電圧レベルは“Low”とな
る。
したがつて語線W0だけが“High”となり、他
のすべての語線W1〜W(o-1)は全て“Low”にな
り、メモリ素子群1および2における0行目の全
てのメモリ素子が選択されることになり、あとは
列デコーダによつて必要な列を1つ選択すれば、
その交点の素子のみが1つ選択されることとな
る。
しかしながらこのような従来のメモリ装置は、
語線W0〜W(o-1)が2つのメモリ素子群1,2に
共用されるため、大きな浮遊容量をもつこととな
り、中央に配置された行デコーダはこの大きな浮
遊容量を駆動しなければならないので、メモリ素
子を選択する時間が大きくなるという欠点があつ
た。
また例えば語線Wiが選ばれたとすると、その
行については全ての列にわたり語線が“High”
になるから、例えばメモリ素子を第3図に示すよ
うなスタテイツク形回路で構成したときは、同一
行内の全てのメモリ素子について、一対のビツト
線のうち、いずれか一方のビツト線を通してメモ
リ素子に電流が流れ込むという不都合がある。
すなわち第3図で節点19に“High”が、節
点20に“Low”が記憶されているときは、
MISトランジスタ14は導通しているので、電源
−負荷18−MISトランジスタ16−MISトラン
ジスタ14−接地の通路を経て電流が流れ、また
節点19に“Low”が、節点20に“High”が
記憶されているときは、逆に負荷17−MISトラ
ンジスタ15−MISトランジスタ13−接地の通
路を経て電流が流れる。このビツト線からの流れ
込み電流は、スタテイツク形メモリ回路では不可
避であり、従来の回路の欠点はメモリ素子群1お
よび2を含め1行全列にわたつて電流が流れ込む
ための消費電力が極めて大きくなるということで
ある。
本発明は上述したような従来のメモリにおける
欠点を除去するためになされたもので、行デコー
ダの左右にこれを共有して配置されたメモリ素子
群の各語線に信号伝達用トランジスタを設け、選
択されるメモリ素子が接続された語線のみを、上
記信号伝達用トランジスタを介して活性化するよ
うにしたものである。
以下、本発明の一実施例を図面について詳細に
説明する。
第4図において、TOL〜T(o-1)LおよびTOR
T(o-1)Rは信号伝達用MISトランジスタであり、
QOL〜Q(o-1)LおよびQOR〜Q(o-1)Rは語線が浮遊状態
にあるとき、語線を接地電位点ないしはその近傍
の固定電位等の所定電位点まで駆動するための放
電用MISトランジスタである。Aα1,Aα2,
Aα1,2は列選択用アドレス信号Aαを基に
それをインバータ等により反転したり、また増幅
するなどの所望の処理を施したりして得られた信
号である。図に示すように、メモリ素子群1に対
する信号伝達用MISトランジスタTOL〜T(o-1)L
ゲートに入力される信号1と、メモリ素子群
2に対する信号伝達用MISトランジスタTOR
T(o-1)Rのゲートに入力される信号Aα1は互に反
転関係にあり、メモリ素子群1に対する放電用
MISトランジスタQOL〜Q(o-1)Lのゲートに入力さ
れる信号Aα2と、メモリ素子群2に対する放電
用MISトランジスタQOR〜Q(o-1)Rのゲートに入力
される信号2も反転関係にある。しかもアド
レス信号Aα1と2も互に反転関係にあり、
Aα1とAα2も互に反転関係にある。したがつて
Aα1とAα2は同一信号であつてもよく、1
と2も同一信号であつてもよい。
以下、本実施例における動作について説明す
る。今、列選択用アドレス信号Aαが“High”
で、上記信号Aα1,Aα2が“High”、1,
Aα2が“Low”であり、しかも第0行が選択さ
れていて行デコーダXD0の出力が“High”で、
その他の行デコーダXD0〜XD(o-1)の出力が
“Low”である場合を考える。このときMISトラ
ンジスタTOR〜T(o-1)RとQOL〜Q(o-1)Lがオン状態と
なつて低インピーダンスになり、またMISトラン
ジスタTOL〜T(o-1)LとQOR〜Q(o-1)Rがカツトオフ状
態となつて高インピーダンスとなる。その結果、
メモリ素子群1には行デコーダ信号は伝達され
ず、MISトランジスタTOL〜T(o-1)Lによつて非選
択とされる。一方、メモリ素子群2については、
すべての行デコーダの信号が伝達されるが、
“High”はXD0のみであるから結局語線WORだけ
が“High”になつて活性化され、その他の全て
の語線W1R〜W(o-1)R,WOL〜W(o-1)Lは“Low”と
なる。
したがつて、行デコーダXD0は、選択されたメ
モリ素子群2の選択された行(第0行)の語線
WORだけ駆動し、同一行内にある選択されていな
いメモリ素子群1の語線WOLは駆動しない。すな
わち行デコーダで駆動される負荷容量が、片側の
メモリ素子群の浮遊容量だけとなり、従来の回路
方式に比し、ほゞ半減する。したがつてMISトラ
ンジスタTOL〜T(o-1)L,TOR〜T(o-1)Rのオン抵抗を
行デコーダXD0〜XD(o-1)の出力インピーダンス
より十分小さくしておけば、従来の回路に比し約
2倍の速度で語線を駆動することができる。
また本発明によれば、非選択のメモリ素子群の
語線は1本も活性化されないので、非選択のメモ
リ素子群のビツト線からメモリ素子に流れ込む電
流をなくすことができ、選択されたメモリ素子を
流れる電流もまた従来の半分にすることができる
ので、メモリチツプの低消費電力化が容易にな
る。
以上、本発明をNチヤネルMISトランジスタで
構成した場合について説明したが、Pチヤネル
MISトランジスタを用いたMISメモリさらにはバ
イポーラトランジスタを用いたメモリにも適用す
ることができる。
以上のように本発明によれば、非選択のメモリ
素子群の語線を活性化しないように構成したの
で、高速の半導体メモリが得られる効果がある。
【図面の簡単な説明】
第1図はメモリチツプの主要回路ブロツクの平
面図、第2図は従来のメモリの要部回路図、第3
図はスタテイツク形メモリ素子の回路図、第4図
は本発明のメモリの一実施例を示す要部回路図で
ある。 1……メモリ素子群、2……メモリ素子群、
XD0〜XD(o-1)……行デコーダ、WOR〜W(o-1)R
よびWOL〜W(o-1)L……語線、TOR〜T(o-1)Rおよび
TOL〜T(o-1)L……信号伝達用トランジスタ。

Claims (1)

    【特許請求の範囲】
  1. 1 メモリ素子が接続された複数の語線からなる
    第1の語線群を有する第1のメモリ素子群と、メ
    モリ素子が接続された複数の語線からなる第2の
    語線群を有する第2のメモリ素子群と、上記第1
    および第2のメモリ素子群が左右に位置するよう
    にこれらの間に配置され、上記第1および第2の
    語線群の同一行の語線にそれぞれ共通に対応して
    設けられた行デコーダと、上記行デコーダと上記
    第1および第2のメモリ素子群の間にそれぞれ設
    けられ上記第1および第2の語線群の各語線に接
    続された信号伝達用トランジスタを備え、上記行
    デコーダの出力信号を上記信号伝達用トランジス
    タに印加し、かつ、上記第1の語線群に接続され
    た信号伝達用トランジスタには、列選択用アドレ
    ス信号に基づく信号を印加すると共に、上記第2
    の語線群に接続された信号伝達用トランジスタに
    は、上記列選択用アドレス信号に基づく信号と反
    転関係にある信号を印加して、選択される行の語
    線のうち選択されるメモリ素子が接続されている
    語線のみを、上記信号伝達用トランジスタを介し
    て活性化するようにした半導体記憶装置。
JP2785179A 1979-03-09 1979-03-09 Semiconductor memory device Granted JPS55122290A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2785179A JPS55122290A (en) 1979-03-09 1979-03-09 Semiconductor memory device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2785179A JPS55122290A (en) 1979-03-09 1979-03-09 Semiconductor memory device

Related Child Applications (2)

Application Number Title Priority Date Filing Date
JP58053391A Division JPS58179993A (ja) 1983-03-28 1983-03-28 半導体記憶装置
JP58053390A Division JPS58179992A (ja) 1983-03-28 1983-03-28 半導体記憶装置

Publications (2)

Publication Number Publication Date
JPS55122290A JPS55122290A (en) 1980-09-19
JPH034995B2 true JPH034995B2 (ja) 1991-01-24

Family

ID=12232416

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2785179A Granted JPS55122290A (en) 1979-03-09 1979-03-09 Semiconductor memory device

Country Status (1)

Country Link
JP (1) JPS55122290A (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS593785A (ja) * 1982-06-30 1984-01-10 Fujitsu Ltd 半導体メモリ
JPH0719473B2 (ja) * 1987-05-21 1995-03-06 株式会社東芝 半導体記憶装置

Also Published As

Publication number Publication date
JPS55122290A (en) 1980-09-19

Similar Documents

Publication Publication Date Title
US4392212A (en) Semiconductor memory device with decoder for chip selection/write in
KR0135085B1 (ko) 메모리장치
JP2586187B2 (ja) 半導体記憶装置
US5274597A (en) Semiconductor memory device capable of driving divided word lines at high speed
US4951259A (en) Semiconductor memory device with first and second word line drivers
US4758990A (en) Resetting arrangement for a semiconductor integrated circuit device having semiconductor memory
JPS6059588A (ja) 半導体記憶装置
US4730133A (en) Decoder circuit of a semiconductor memory device
US4634900A (en) Sense amplifier
US5394375A (en) Row decoder for driving word line at a plurality of points thereof
JPH034995B2 (ja)
JPH0434234B2 (ja)
JPH0766669B2 (ja) デコーダバッファ回路
JPH034996B2 (ja)
USRE43541E1 (en) Control circuitry for a non-volatile memory
JP3070068B2 (ja) 半導体記憶装置
JPS6235195B2 (ja)
JPS61222096A (ja) Cmos romデ−タ選択回路
JPH05120881A (ja) 半導体記憶装置
JPS59152725A (ja) マルチプレクサ
US7057916B2 (en) Small size ROM
JPS58179993A (ja) 半導体記憶装置
KR100265590B1 (ko) 반도체 메모리 소자의 로오 디코더 장치
JP2956116B2 (ja) 冗長回路
JPH01144293A (ja) 半導体メモリ