JPH0349470Y2 - - Google Patents

Info

Publication number
JPH0349470Y2
JPH0349470Y2 JP14988385U JP14988385U JPH0349470Y2 JP H0349470 Y2 JPH0349470 Y2 JP H0349470Y2 JP 14988385 U JP14988385 U JP 14988385U JP 14988385 U JP14988385 U JP 14988385U JP H0349470 Y2 JPH0349470 Y2 JP H0349470Y2
Authority
JP
Japan
Prior art keywords
voltage
electrode
differential amplifier
signal
operating power
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP14988385U
Other languages
English (en)
Other versions
JPS6258920U (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP14988385U priority Critical patent/JPH0349470Y2/ja
Publication of JPS6258920U publication Critical patent/JPS6258920U/ja
Application granted granted Critical
Publication of JPH0349470Y2 publication Critical patent/JPH0349470Y2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Networks Using Active Elements (AREA)
  • Amplifiers (AREA)
  • Investigating Or Analyzing Materials By The Use Of Electric Means (AREA)

Description

【考案の詳細な説明】 (産業上の利用分野) 本考案は、電界効果トランジスタを使用したイ
ンピーダンス変換回路、より詳しくは電源投入時
のラツチ現象を防止する技術に関する。
(従来の技術) 例えば、イオン測定電極等の極めて高い出力イ
ンピーダンスを持つ信号源からの信号を増幅する
場合には、インピーダンス変換回路を介してから
目的の信号処理回路に出力することが行われる。
このようなインピーダンス変換器としては、第
2図に示したように制御電極の電圧により第1電
極と第2電極との間の電気伝導度が変化する2個
の電界効果トランジスタのそれぞれの第1電極を
それぞれ負荷抵抗を介して正極側作動電源+Vs
に、またそれぞれの第2電極を共通の他方の負極
側作動電源−Vsに接続し、各負荷抵抗と第1電
極との接続点を差動増幅器の各入力端子に接続
し、一方の電界トランジスタの制御電極を信号源
に、また他方の電界トランジスタの制御電極を差
動増幅器の出力端子に接続したものが使用されて
いる。
(考案が解決しようとする課題) しかしながら回路定数の不一致等により正極側
作動電源+Vsと負極側作動電源−Vsとの印加タ
イミングに時間差t(第3図)が生じると、電界
効果トランジスタT1,T2のジヤンクシヨン部
に電荷が蓄積されてラツチしてしまい、作動不能
に陥るという問題がある。
このような問題を解消するため、正極側作動電
源+Vsと負極側作動電源−Vsを同時に印加すべ
く電界効果トランジスタT1,T2に可及的に近
い位置に双投スイツチB1,B2を設けたり、ま
た発生した電荷を放電させるべく信号入力端子と
アースの間に放電用スイツチCを接続する等の対
策が採られているが、双投リレーや放電用スイツ
チCが必要になり回路構成が複雑になるという問
題がある。
本考案はこのな問題に鑑みなされたものであつ
て、その目的とするところは余分なスイツチ手段
を不要にすることができる新規なインピーダンス
変換回路を提供することを目的とする。
(課題を解決するための手段) このような問題を解消するために本考案におい
ては、制御電極の電圧により第1電極と第2電極
との間の電気伝導度が変化する2個の電界効果ト
ランジスタのそれぞれの第1電極をそれぞれ負荷
抵抗を介して共通の一方の極性の作動電源に、ま
たそれぞれの第2電極を共通の他方の極性の作動
電源に接続し、前記負荷抵抗と電界トランジスタ
の第1電極との各接続点を差動増幅器の各入力端
子に接続し、一方の電界トランジスタの制御電極
を直接に信号源に、また他方の電界トランジスタ
の制御電極を前記差動増幅器の出力端子と、前記
各作動電源の電圧の絶対値よりも小さく、かつ前
記信号源からの信号による前記差動増幅器の出力
電圧の絶対値よりも高い電圧で導通する両極性電
圧制限素子を介してアースとに接続するようにし
た。
(作用) 正極側、及び負極側作動電源からの電圧の印加
タイミングのずれに起因して電界効果トランジス
タがラツチしたとしても、このラツチに起因して
差動増幅器から出力される信号の電圧レベルが両
極性電圧制限素子により制限されるから、ラツチ
が自動的に解除されることになる。
(実施例) そこで、以下に本考案の詳細を図示した実施例
に基づいて説明する。
第1図は、本考案の一実施例を示すものであつ
て、図中符号1,2は、それぞれ制御電極の電圧
により第1電極と第2電極との間の電気伝導度が
変化する2個の電界効果トランジスタで、各第1
電極が負荷抵抗3,3を介して共通の正極側作動
電源+Vsに、また各第2電極が共通の負極側作
動電源−Vsに接続されている。これら各電界効
果トランジスタ1,2の第1電極と負荷抵抗3,
3の接続点は、差動増幅器4のそれぞれの入力端
子に接続されている。さらに一方の電界効果トラ
ンジスタ1の制御電極は信号源Sが接続されてい
る。また他方の電界効果トランジスタ2の制御電
極は、差動増幅器4の出力端子と、両極性の電圧
制限素子5を介してアースとに接続されている。
電圧制限素子5は、電界効果トランジスタ1,2
にラツチが生じたときに差動増幅器4から出力さ
れる信号の電圧の絶対値よりも小さく、つまり各
作動電源+Vs,−Vsの出力電圧の絶対値よりも
小さく、かつ信号源Sからの信号で差動増幅器4
が出力する信号の電圧の絶対値よりも大きな導通
電圧を有する定電圧ダイオード5a,5bを逆直
列に接続して構成されている。
この実施例において、電源が投入されて回路定
数等の不揃等により正極側作動電源+Vsと負極
側作動電源−Vsとが時間差をもつて電界効果ト
ランジスタ1,2の第1電極と第2電極に印加さ
れると、この時間差に起因して電界効果トランジ
スタ1,2はラツチを起こすことになる。しかし
ながら、このラツチによる差動増幅器4からの出
力信号は、信号源Sからの信号が入力した場合よ
りも大きな電圧ではあるが、電圧制限素子5を構
成している定電圧ダイオード5a,5bによりそ
のツエーナ電圧まで低下させられてしまう。した
がつて電界効果トランジスタ1,2のラツチは瞬
時に解除されることになる。
電界効果トランジスタ1,2のラツチが解除さ
れて、信号源Sから信号が入力すると、電界効果
トランジスタ1,2は信号源Sからの信号に対応
した信号を差動増幅器4に出力することになる。
言うまでもなく、信号源Sからの信号に起因して
差動増幅器4が発生する信号は、その絶対値が両
極性電圧制限素子5の導通電圧よりも小さいか
ら、電圧制限素子5を導通させることなくそのま
ま後段の回路に出力されて必要な信号処理を受け
ることになる。
(考案の効果) 以上、説明したように本考案においては、電界
効果トランジスタの出力端子に接続されている差
動増幅器の出力端子を、信号源からの信号に起因
して差動増幅器から出力される信号の電圧の絶対
値よりも大きく、かつ電界効果トランジスタのラ
ツチにより差動増幅器が発生する電圧の絶対値よ
りも小さな電圧で導通する両極性電圧制限素子を
介してアースに接続したので、作動電源からの電
圧供給のタイミングにずれに起因する電界効果ト
ランジスタにラツチを両極性電圧制限素子の導通
により自動的に解除でき、従来必要とした作動電
源投入用の高価な双投スイツチや、ラツチに伴な
う電荷を放電させるためのスイツチを不要とする
ことができる。
【図面の簡単な説明】
第1図は、本考案の一実施例を示す回路図、第
2,3図は、それぞれ従来のインピーダンス変換
器の一例を示す回路図と、その動作説明図であ
る。 1,2……電界効果トランジスタ、3,3……
負荷抵抗、4……差動増幅器、5……両極性電圧
制限素子、5a,5b……定電圧ダイオード、S
……信号源。

Claims (1)

    【実用新案登録請求の範囲】
  1. 制御電極の電圧により第1電極と第2電極との
    間の電気伝導度が変化する2個の電界効果トラン
    ジスタのそれぞれの第1電極をそれぞれ負荷抵抗
    を介して共通の一方の極性の作動電源に、またそ
    れぞれの第2電極を共通の他方の極性の作動電源
    に接続し、前記負荷抵抗と電界トランジスタの第
    1電極との各接続点を差動増幅器の各入力端子に
    接続し、一方の電界トランジスタの制御電極を直
    接に信号源に、また他方の電界トランジスタの制
    御電極を前記差動増幅器の出力端子と、前記各作
    動電源の電圧の絶対値よりも小さく、かつ前記信
    号源からの信号による前記差動増幅器の出力電圧
    の絶対値よりも高い電圧で導通する両極性電圧制
    限素子を介してアースとに接続してなるインピー
    ダンス変換回路。
JP14988385U 1985-09-30 1985-09-30 Expired JPH0349470Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14988385U JPH0349470Y2 (ja) 1985-09-30 1985-09-30

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14988385U JPH0349470Y2 (ja) 1985-09-30 1985-09-30

Publications (2)

Publication Number Publication Date
JPS6258920U JPS6258920U (ja) 1987-04-11
JPH0349470Y2 true JPH0349470Y2 (ja) 1991-10-22

Family

ID=31065509

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14988385U Expired JPH0349470Y2 (ja) 1985-09-30 1985-09-30

Country Status (1)

Country Link
JP (1) JPH0349470Y2 (ja)

Also Published As

Publication number Publication date
JPS6258920U (ja) 1987-04-11

Similar Documents

Publication Publication Date Title
US3676702A (en) Comparator circuit
US4654568A (en) MOSFET "H" switch with current sensing
KR870009549A (ko) 도전율 변조형 전계효과 트랜지스터의 고속 스위치-오프 회로
JPH0349470Y2 (ja)
KR900002524A (ko) 고장보호회로를 가진 양방향 dc 출력 제어기
JPH0349469Y2 (ja)
JPS6367802A (ja) スイツチ回路
JP2536842B2 (ja) 光電変換装置
JPH0317471Y2 (ja)
SU1383476A1 (ru) Распределитель
JPS647336Y2 (ja)
JP2735543B2 (ja) 光電変換装置
SU1208601A1 (ru) Аналоговый ключ
JP2735542B2 (ja) 光電変換装置
JP2536844B2 (ja) 光電変換装置
JP2536841B2 (ja) 光電変換装置
KR0128033B1 (ko) 다채널 증폭기 출력 제어 회로
JP2880855B2 (ja) 半導体装置用バイアス電源回路
JPS61274421A (ja) アナログスイツチ
JPS6121877Y2 (ja)
JP2536843B2 (ja) 光電変換装置
JPH0563051B2 (ja)
JP2549477Y2 (ja) グリッドパルス電源
JPH0755620Y2 (ja) 電圧切換回路
JPS6012351Y2 (ja) スイツチング回路