JPH0342759B2 - - Google Patents

Info

Publication number
JPH0342759B2
JPH0342759B2 JP58189418A JP18941883A JPH0342759B2 JP H0342759 B2 JPH0342759 B2 JP H0342759B2 JP 58189418 A JP58189418 A JP 58189418A JP 18941883 A JP18941883 A JP 18941883A JP H0342759 B2 JPH0342759 B2 JP H0342759B2
Authority
JP
Japan
Prior art keywords
port
board
circuit
carrier
time slots
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP58189418A
Other languages
English (en)
Other versions
JPS5986991A (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Publication of JPS5986991A publication Critical patent/JPS5986991A/ja
Publication of JPH0342759B2 publication Critical patent/JPH0342759B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/0428Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M11/00Telephonic communication systems specially adapted for combination with other electrical systems
    • H04M11/06Simultaneous speech and data transmission, e.g. telegraphic transmission over the same conductors
    • H04M11/068Simultaneous speech and data transmission, e.g. telegraphic transmission over the same conductors using time division multiplex techniques

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Sub-Exchange Stations And Push- Button Telephones (AREA)

Description

【発明の詳細な説明】 技術分野 本発明はPCM交換方式において選択されたポ
ート回路の間に通信接続を制御して設定する回路
に関する。この回路は周期的に繰返すタイムスロ
ツトの系列の中で複数個の一義的なタイムスロツ
トを発生する発生器と、各各がそれに乗せられた
N個のポート回路を有する第1、第2、第3およ
び第4のMポートのボードのグループを含んでい
る。
発明の背景 PBXのような電子的時分割交換方式において
は、システムのライン回路あるいはポート回路は
プリント布線板の上に実装され、これが次にポー
トキヤリヤあるいはキヤリヤと呼ばれる装置に挿
入されて電気的に接続される。ポートキヤリヤは
それにボードを挿入することができるスロツトあ
るいは凹みを有しており、キヤリアの背面で、キ
ヤリヤの背面布線をそれて共働するボードの接点
と電気的に相互接続する。現在の半導体技術によ
れば、各々のポート回路は比較的小さく、単一の
ボードに典形的には4個あるいは8個のポート回
路を実装することができる。各ポート回路は異る
システムタイムスロツトに割当てられ、各ポート
回路はそれに割当てられたタイムスロツトが生起
する間にネツトワークバスを通してシステムの交
換ネツトワークと信号を授受し、また入出力バス
を通してシステムのプロセツサあるいは制御器と
信号を授受することによつて呼を取扱かう。各々
のポート回路は関連する伝送路を通して、電話機
のような端末装置を取扱かう。
最近提案されている音声およびデータサービス
を統合して提供するシステムでは各複合端末にデ
ータ端末のようなデータ装置と電話機の両方を持
つている。これは1979年の国際通信会議を頁
38.5/1−7のアカリノ他の“ローカル総合音声
データデイジタルネツトワークへのフレームモー
ド顧客アクセス”と題する論文に示されている。
この論文ではフレーム形式で符号化された信号を
利用することによつて単一の伝送路を使用して電
話機の音声と端末の両方を取扱かう方法が述べら
れている。各々のフレームは二つのPCM(パルス
符号変調)サンプルのフイールドを有している。
これらのフイールドの一方は電話機に関連してお
り、他方はデータ端末に関連している。このよう
な複合端末の各々からの伝送路は交換システムの
単一のポート回路に接続されている。
前記論文に述べられたようなフレーム形式を使
つて単一の伝送路によつて二つの端末装置を取扱
かうのに単一のポート回路を使用する有利な方法
は各々のポート回路に二つのシステムタイムスロ
ツトを割当てる方法である。二つの割当てられた
タイムスロツトの各々は先の論文に述べられた二
つのPCMサンプルフレームの異るものに関連し
ている。この構成によつて電話機からの音声信号
はPCMサンプルフイールドの第1のものによつ
て受信される。音声信号のためにPBXを通る必
要な呼接続はポート回路に割当てられた二つのシ
ステムタイムスロツトの内の第1のものの間に取
扱かわれる。データ端末で発生された信号は他方
のPCMサンプルフイールドでポート回路によつ
て受信される。必要なデータ呼接続は同一のポー
ト回路に割当てられた他方のタイムスロツトの間
に取扱かわれる。
PCMの時分割交換方式はキヤリヤが異るタイ
プのポート回路を取扱かう能力を持つていたとし
ても、所定の数のタイムスロツトがハンドラとも
呼ばれるキヤリヤに与えられるように通常は設計
されている。前述の論文で提案された統合音声デ
ータサービスを提供するシステムは、例えば、
各々のキヤリヤの上に64個のポート回路を有して
いる。これらの64個のポート回路はボード当り4
個搭載することができ、従つて各キヤリヤは16ボ
ードを有することになる。このボードはポートボ
ードとも呼ばれる。キヤリヤの64個のポートボー
ドの各々には二つの異るシステムタイムスロツト
が割当てられており、各キヤリヤは128個のPCM
タイムスロツトと入出力信号を受信し、それが音
声−データサービスを提供するようにその64個の
ポート回路を取扱かうことが要求される。
上述したシステムはより簡単なポート回路を使
用することによつて音声だけのサービスを提供で
き、この場合にはボード当り8個のポート回路あ
るいはキヤリヤ当り128個のポート回路が存在す
ることになる。各ポート回路は音声サービスのた
めに単一のタイムスロツトだけを必要とする。各
キヤリヤはこの場合もそれを必要とするポート回
路に対して128個のタイムスロツトと入出力信号
を分配するので、システムタイムスロツトとキヤ
リヤに関する限り、システムは上述したのと同一
の方法で動作する。
種々に変化する顧客のサービス要求に対して、
タイムスロツトと入出力バスをできるだけ有効に
利用することが時分割交換方式では望まれること
である。音声サービス用に設けられたシステムで
は、未使用のタイムスロツトおよびポート回路が
既存のキヤリヤに存在するときには、新らしいキ
ヤリヤを追加することはないから、入出力バスは
通常は能率良く使用される。換言すれば、顧客の
サービス要求は音声サービスについても変化する
が、このような変化する要求は必要に応じて既存
のキヤリヤにポート回路ボードを追加したり、取
扱つたりすることによつて取扱かうことができ
る。既存のキヤリヤのポートボード上のすべての
ポート回路が既存の端末に割当てられてしまつた
ときに、新らしいキヤリヤが追加されることにな
る。
前述の論文に示した方法で音声−データサービ
スを提供するシステムではタイムスロツトと入出
力バスの利用を能率良くする問題はもつと複雑に
なる。各端末が電話機とデータ端末の両方を持
ち、各ポート回路に割当てられた二つのタイムス
ロツトが使用されているときだけシステムのタイ
ムスロツトは能率良く使用される。サービス要求
は大幅に変わり、ある種の場合には多数の端末が
電話だけのような単一のサービスを受けるように
なつたときに問題を生ずる。このような条件下で
は、各ポート回路にはやはり二つのタイムスロツ
トが割当てられているので、すべてのタイムスロ
ツトが有効に利用されているとは言えないことに
なる。このような端末の多くが電話機だけ、ある
いはデータ端末だけしか設けていない条件の下で
は、この問題はより重大となり、サービスの能率
を低下させることになる。この状況によつて、既
存のキヤリヤの中に未使用のタイムスロツトが存
在するにもかかわらず、追加のキヤリヤを増設し
なければならないようなことも生ずることにな
る。極端な場合には第1のモジユールについてタ
イムスロツトが存在して未使用であるのにキヤリ
ヤを追加するためにモジユールを増設し、またサ
ービス規準を満足するためにタイムマルチプレツ
クススイツチを追加しなければならないこともあ
る。
従つて各ポート回路に二つのタイムスロツトを
割当て音声−データ統合サービスを提供する能力
を有する時分割交換システムにおいては顧客の需
要が変化したときにタイムスロツトを有効に利用
するには問題が残つていることがわかる。
本発明に従えば、回路は回路動作を実行するた
めの回路ボードと、ポートボードと回路ボードを
受け第1および第2のグループの各ボードのN対
のタイムスロツトを提供することによつて第1の
タイプの通信サービスを与えるようになつたホル
ダを含み、ボード上の各ポート回路はタイムスロ
ツトの一義的な対を受信するようになつており、
ホルダとポートボードと回路ボードはポート回路
の第3および第4のグループの前半のポート回路
の各々にタイムスロツトの異る一義的な対の第1
のタイムスロツトを与えることによつて第2の型
の通信サービスを与え、ポート回路の第3および
第4のグループの後半のポート回路の対応する
各々に該一義的対の各々の第2のタイムスロツト
を与えるようにすることによつてこの問題は解決
される。
本発明に従えば、PBXのような時分割交換シ
ステムの104および105のような対をなすキ
ヤリヤを、各ポート回路で二つのタイムスロツト
を使用することを必要とする第1のタイプのサー
ビスを与える第1のモードに装備することができ
るようにすることによつて上述した問題が解決さ
れる。このような設備によつて、各ポート回路が
単一のタイムスロツトだけを使用する必要がある
第2のタイプのサービスを与える第2のモードの
場合にはキヤリヤの対を再構成することが容易に
なる。キヤリヤを第1のモードから第2のモード
に変換することは容易でキヤリヤにもシステムの
制御設備にも布線の変更や構成の変更を必要とし
ない。この変換を実行するには単にキヤリヤの間
でプラグ接続されたPCMおよびI/Oケーブル
を付け直し、各キヤリヤで第1のモードに使用さ
れていた第1の型の制御ボードを取り外して、そ
のキヤリヤの対を第2のモードで動作するときに
これを第2の型の制御ボードに置換すればよい。
こゝで述べるキヤリヤはボード当り4個あるい
は8個のポート回路を持つような多数の異るタイ
プのポートボードを収容することができる。こゝ
で開示する例では各々のボードが4個のポート回
路を有し、キヤリヤ当りで16個のポートボードを
持ち全部でキヤリヤ当り64ポート回路がある例が
示される。これらのポート回路の各々は“音声−
データサービスである第1のタイプのサービスを
実行するときには二つのPCMタイムスロツトを
使用することを必要とする。このサービスは128
個のPCMタイムスロツトを受信することをキヤ
リヤに要求する。これらは各キヤリヤの制御ボー
ドによつて分配されて、各ポート回路はPCMア
ドレスと関連する制御信号の形で二つのPCMタ
イムスロツトを受信する。各々のポート回路はま
た入出力アドレスと関連する制御信号を有する一
義的な入出力信号を使用することを必要とする。
104および105のような各々のキヤリヤは
また二つの分割されており、それは音声−データ
サービスのために対応する第1および第2の半分
を持つPCMケーブルに接続されている。PCMケ
ーブルの各々の半分はそれに関連するキヤリヤの
半分に対して64個のPCMアドレスと関連するキ
ヤリヤの半分を与える。音声−データモードで動
作する各キヤリヤはまたそれ自身の入出力ケーブ
ルが接続されており、それはキヤリヤ上の64個の
ポート回路に対して128個の異る入出力信号と関
連する制御信号を与える。音声−データモードに
ついては、キヤリヤ当り128入出力信号の内の64
だけが使用される。キヤリヤには音声−データサ
ービスのための制御ボードの第1の組合せが設け
られており、これは各々の半分によつて受信され
た64個のPCMタイムスロツト信号をキヤリヤの
各半分の32個のポート回路に与え、各ポート回路
は2タイムスロツトを受信するようになつてい
る。これらのボードはまた入出力ケーブル中の64
個のアドレス信号のキヤリヤの64個のポート回路
に分配する。
キヤリヤはこの代りに音声専用サービスである
第2のタイプのサービスを提供する第2のモード
で作られていてもよく、この場合には各ポート回
路は単一のタイムスロツトと単一の入出力アドレ
スだけを必要とする。プラグ接続されたPCMケ
ーブルは単一のPCMケーブルの二つの半分が二
つの対をなすキヤリヤに接続され、ケーブル第1
の半分が第1のキヤリヤを取扱かい、ケーブルの
第2の半分が第2のキヤリヤを取扱かうように構
成されている。ケーブルの各々の半分は64個の
PCMタイムスロツトを取扱かう。第2のモード
で使用される制御ボードは受信されたPCMタイ
ムスロツトをキヤリヤの64個のポート回路に接続
し、ポート回路当り1タイムスロツトを使うよう
になつている。
128個の入出力アドレスを含む単一の入出力ケ
ーブルは第2のモードでは両方のキヤリヤを取扱
かうが、104のような対をなすキヤリヤの第1
のものだけに接続されている。それに対して入出
力ケーブルが接続されている第1のキヤリヤは
128個の入出力信号を受信し、これらの入出力信
号の内の64個を第1のキヤリヤの64個の入出力ポ
ートに分配し、残りの64個の入出力信号の入出力
バスジヤンパを経由して第2のキヤリヤに接続す
る。第2のキヤリヤは第1のキヤリヤからの64個
の入出力信号を受信し、これらを64個のポート回
路に分配する。
キヤリヤが音声−データサービスを与える第1
のモードで構成されていれば、キヤリヤ上の各ボ
ードは一義的なID番号を持ち(0乃至15)、ボー
ドに対してボード識別番号を指定する選択信号と
入出力の目的では偶数番のポートアドレスをまた
PCMアドレスの目的では奇数あるいは偶数番の
ポートアドレスを同時に与えることによつてポー
ト回路はアクセスされる。
音声だけのサービスあるいはデータだけのサー
ビスを与えるために第2のモードで構成され、ポ
ート回路当りで単一のタイムスロツトだけが使用
されているときには、キヤリヤの対の第1のキヤ
リヤの各々の半分のポートボードには0乃至7の
番号が付けられている。対のキヤリヤの第2のキ
ヤリヤの各々の半分のポートボードには8乃至15
の番号が付けられている。ポート入出力アドレシ
ングは、アドレスされる回路が載せられているボ
ードを識別するボード選択信号とキヤリヤの制御
ボードに対して与えられる偶あるいは奇の入出力
ポートアドレスを同時に発生することによつて行
なわれる。この制御ボードは偶数番のポートアド
レスをキヤリヤの左半分のポートボードに与え、
奇数番のポートアドレスは、これをまず偶数番の
アドレスに変更した後でキヤリヤの右半分のポー
トボードに与える。従つてキヤリヤの第1の半分
(左半分)の0番のボードのポート回路0はポー
ト選択信号0とポートアドレス0を発生すること
によつて音声だけのサービスのためにアクセスさ
れる。選択信号0は右側のボード0と左側のボー
ド0の両方に行く。しかし、ポートアドレス0は
偶数であり、キヤリヤの第1の半分のボードにだ
け延長されて、ボード0上のアドレス0を持つポ
ート回路を選択する。キヤリヤの右半分の対応す
るボードとポート回路は入出力の目的でボード選
択信号0を発生し、入出力ケーブルからポートア
ドレス1を受信し、この1のポートアドレスを制
御ボードによつて0に翻訳し、その後でこれをキ
ヤリヤの右側のボード0のポート回路0に与える
ことによつてアクセスされる。
第2のキヤリヤはキヤリヤの各半分にボード識
別番号8乃至16の持ち、このキヤリヤのポートボ
ードのポート回路へのアドレシングは音声だけの
サービスについては、類似の方法で実現される。
ボード選択信号の発生に関する限り、音声だけ
のサービスについてのポート回路のPCMアドレ
シングは上述したのと類似の方法で実現される。
各々のキヤリヤは64のPCMタイムスロツトのア
ドレスを受信し、それは偶数番と奇数番のアドレ
スを共に持つている。受信された32個の偶数番の
ポートアドレスはキヤリヤの第1の半分の32個の
ポート回路に分配される。奇数番目のPCMポー
トアドレスはキヤリヤの右半分のポート回路を取
扱かう。奇数番目のポートのPCMアドレス信号
が受信されると制御ボードによつて偶数番の信号
に変換されて、次にキヤリヤの右半分の適切なポ
ート回路に延長される。
本発明の制御ボードは第1あるいは第2のサー
ビスモードに従つて入出力およびPCM信号を分
配するように動作する。第1のモードについて
は、キヤリヤの各半分が制御ボードを使用し、こ
のような制御ボードの各々がキヤリヤのその半分
を取扱かう。キヤリヤが第2のモードで装備され
ているときには、特別の制御ボードがキヤリヤの
第2の半分に挿入される。この制御ボードの挿入
によつて、制御信号がキヤリヤの他の半分の制御
ボードに与えられる。機能的にはこの信号はキヤ
リヤの第1の半分の制御ボードに対して、それに
よつて受信されたPCMタイムスロツトをキヤリ
ヤの両方の半分に対して分配すべきであることを
知らせる。第2のタイプのサービスに対して第2
のタイプのボードを使用することによつて、制御
ボードに対してボード選択信号を発生する方法に
関して知らせることになる。
以上のことから、本発明の設備によつて、対を
なすキヤリヤが異る方法で動作できうようになる
ことがわかる。キヤリヤポート回路は提供される
べきサービスのモードに依存してポート回路当り
ひとつあるいは二つのタイムスロツトを与えるか
を含む適切な制御信号を受信することができる。
これは最小の変更でシステムあるいはキヤリヤに
布線の変更を行なうことなく実行できるのであ
る。実際必要なことはプラグ終端される回路の付
け直しと第1のタイプの制御ボードと第2のタイ
プの制御ボードを入替えるだけである。
以下本発明は添付図面を参照した詳細な説明に
よつて完全に理解されるものである。
詳細な説明 第1図 第1図は音声−データ統合サービスを提供する
ように構成されたPCM型のPBX交換システムの
図である。PBX100はポート回路108およ
び119を持つキヤリヤ104および105を含
み、これはそれぞれ経路109および120を通
して加入者端末126および127に延びてい
る。126−0のような各端末は経路109−0
を終端するための終端装置110−0を含み、経
路111−0および112−0をそれぞれ通して
電話機113−0とデータ端末114−0を取扱
かう。端末127も同様に構成されている。ポー
ト回路108および119は端末126および1
27から経路109および120を通して伝送さ
れて来た信号を受信し、受信された信号をタイム
スロツト入替ネツトワーク(TSI)106を通し
てその呼に関連した他の端末に伝送する。
PBX100は蓄積プログラム制御型のもので
あり、プロセツサとメモリーおよび制御装置を含
む制御器101を含んでいる。制御器101は経
路102を通してPBXの入出力システムを駆動
し、経路103を通してTSIネツトワーク106
を駆動する。入出力システムは入出力インタフエ
ース107を含み、これは入出力バス117およ
び118を経由して、それぞれキヤリヤ104お
よび105に接続されている。入出力バスは入出
力コマンド、アドレスその他の形でポート回路に
対して情報を送るが、これらについては以降入出
力信号と呼ぶ。各々の入出力信号はそのコマンド
に応答すべき108−0のようなポート回路のア
ドレスを含む。各々の入出力信号はまたポート回
路内あるいは関連する端末で指定された回路動作
を実行すべきアドレスされたポート回路に対して
指示を与える制御情報を含んでいる。入出力信号
路は両方向性であり、従つてポート回路はまた入
出力バス117、あるいは118、入出力インタ
フエース107および経路102を経由して入出
力情報を制御器101に返送する。
制御器101は経路103を通してタイムスロ
ツト入替ネツトワーク106を制御する信号を送
信する。これは以降単にネツトワークと呼ばれ
る。ネツトワーク106は、PCMタイムスロツ
トと呼ばれる情報をPCMバス115および11
6を通して、ポート回路108および119を制
御するための情報を送り、従つてPCM情報はポ
ート回路とネツトワークの間で交換される。ポー
ト回路に関連したシステムタイムスロツトが生起
する間に、ネツトワーク106は関連するポート
回路を指定するアドレス情報とデータをPCMバ
ス115および116を通して送信する。ポート
回路はそのタイムスロツトの到来を認識し、
PCMバスを経由してPCM信号をネツトワーク1
06と交換する。そのとき呼を取扱かつているポ
ート回路については、これらの信号はその通話の
現在のPCMサンプルあるいはそのポート回路に
よつてそのタイムスロツトの間に取扱かわれてい
る呼の主題を形成する他の情報を表わしている。
ネツトワーク106はこのPCM情報お受信し、
これを一時的に記憶し、これを適切なPCMバス
115あるいは116を経由して、他のポート回
路に関連したシステムタイムスロツトの間に同一
の呼に関連した他のポート回路に与える。逆方向
の情報はポート回路の間で同様の方法によつて送
信される。
第1図のすべての端末126および127は音
声−データ統合サービスを提供するようになつて
いる。端末126−0において、電話機113−
0は電話サービスを提供し、データ端末114−
0はデータサービスを提供する。終端装置110
−0はPBX100に対して経路109−0を通
して伝送されるべき呼情報を装置113−0と1
14−0から受信する。装置110−0はこの情
報を第2図に示すタイプのフレーム形式に変換
し、これを経路109−0を通してポート回路1
08−0に与える。情報はまた逆方向に同一のフ
オーマツトでポート回路からそれに関連した端末
に送られる。
第2図は経路109および120を通して情報
が伝送されるフレームのフアーマツトを図示して
いる。Fフイールドはフレームの開始を示すフレ
ーミングビツトを含んでいる。Sフイールドは端
末126あるいは127と制御器101の間でポ
ート回路と入出力システムを経由して伝送される
信号および端末情報を表わしている。二つのIフ
イールドは端末126あるいは127における
PBX100と電話機およびデータ端末の間で授
受されるPCM呼情報を含んでいる。
I1およびI2のフイールドは本質的には126−
0のような端末からの二つの異る呼についての情
報を表わしている。電話機113−0からのI1フ
イールドの情報は経路109−0を通して伝送さ
れ、PBXによつてポート回路108−0に関連
した二つのタイムスロツトの内の第1のものによ
つて取扱かわれる。データ端末114−0からの
情報はI2フイールドによつて経路109−0を通
して伝送され、それに割当てられた第2のタイム
スロツトが生ずる間にポート回路108−0によ
つて取扱かわれる。もし端末126−0における
電話機113−0とデータ端末114−0が共に
同時に塞りであれば、ポート回路108−0は同
時に両方の呼を取扱かう。電話機113−0とデ
ータ端末114−0からの呼情報はそれぞれのタ
イムスロツトの間にポート回路108−0によつ
てPCMバス115を経由してネツトワーク10
6に延長される。電話呼とデータ端末呼はダイヤ
ルされた番号の制御によつて宛先に向けられる。
キヤリヤ105によつて取扱かわれる端末12
7は端末126と同様に電話機124とデータ端
末125とに接続されている。これは単に一例を
示すものである、もし必要なら各端末にはデバイ
スTEに接続された1対の電話機が設置されてい
ても良く、あるいはその代りにその各々がデバイ
スTEに接続された1対のデータ端末が設けられ
ていても良い。端末装置が電話機とデータ端末で
も、あるいは二つの電話機、あるいは二つのデー
タ端末でも、装置の性質とは関係なく、一方の端
末デバイスに関連した情報は第2図のI1フイール
ドで伝送され、第2のデバイスによつて発生され
た情報はI2フイールドで伝送される。受信ポート
回路はその第1の割当てられたタイムスロツトで
I1フイールドを取扱かい、その第2の割当てられ
たタイムスロツトでI2フイールドのシステム情報
を取扱かう。
キヤリヤ104および105は第1図で示すよ
うに各キヤリヤの中央部に示された破線で二つに
分割されている。PCMバス115はキヤリヤ1
04を取扱かい、キヤリヤ104の第1の半分の
64個のPCMタイムスロツトを供給する第1のバ
ス115aに分岐する。バス115はまたキヤリ
ヤ104の第2の半分に64個のPCMタイムスロ
ツトを供給する下方のバス115bに分岐する。
同様にPCMバス116は128個のタイムスロツト
を伝送し、キヤリヤ105を取扱かう。その分岐
116aは64タイムスロツトを伝送し、キヤリヤ
105の第1の半分を取扱かう。入出力バス11
7はキヤリヤ104の両方の半分に対して128個
の入出力信号を与える。同様に、入出力バス11
8はキヤリヤ105に対して128の入出力信号を
供給する。
詳細な説明 第3図 第3図は第1図に示すように実装され“音声−
データサービスを供給するキヤリヤ104および
105のさらに詳細を図示した図である。キヤリ
ヤ104はポートボード0−15を含んでいる。各
ボードは4個のポート回路を持つており、各ポー
ト回路には二つの一義的なシステムタイムスロツ
トが割当てられている。キヤリヤ104はさらに
ポートデータインタフエース(PDI)ボード30
1および302とポート制御インタフエース
(PCI)ボート303およびエレメント304を
有している。キヤリヤ105も同様に構成されて
いるが、エレメント304の代りにエレメント3
08を持つている。PCIとPDIのボードの機能に
ついては後述する。
PCMバス115aと115bの各々はキヤリ
ヤ104のPDIボード301および302に対し
て64個のPCMタイムスロツト信号を与える。
PCMバス116aおよび116bの各々にはキ
ヤリヤ105のPDIボード305および306に
対して64のタイムスロツト信号を与える。PDIボ
ード301はバス115aから64個のPCMタイ
ムスロツト信号を受信し、キヤリヤ104の左半
にあるポートボード0乃至7の各々の4個のポー
ト回路に対してキヤリヤの裏面配線を経由して8
個の一義的なタイムスロツトが与えられるように
タイムスロツト信号を分配する。PDIボード30
2はバス115bから64個のタイムスロツト信号
を受信して、キヤリヤ104の右半の8個のポー
トボード8乃至15の各々に対して8個の一義的
なタイムスロツトを分配する。キヤリヤ105の
PDIボード305と306は同様に動作してそれ
が取扱かうポートボードの各々に対して8個の
PCMタイムスロツト信号を分配する。
入出力バス117はキヤリヤ104のPCIボー
ド303に対して128個の入出力信号を与える。
PCIボード303はそれが受信した128個の入出
力信号の内の64をキヤリヤ104の左半のポート
ボード0乃至7上の32個のポート回路に与える。
これは残りの64の入出力信号をキヤリヤの裏面布
線とエレメント304を経由して、キヤリヤ10
4の右半分のポートボード8乃至15上の32個の
ポート回路に与える。入出力バス118は128個
の入出力信号のキヤリヤ105のPCIボード30
7に与える。PCIボード307はそれが受信した
128個の入出力信号の内の64をキヤリヤ105の
左半分上のポートボード0乃至7の32個のポート
回路に与え、これは残りの64の入出力信号をキヤ
リヤの裏面布線を通し、エレメント308を経由
して、キヤリヤ105の右半分のポートボード8
乃至15上の32個のポート回路に与える。後述す
るように、第3図のバス117および118上の
奇数番目の入出力アドレスは、各ポート回路が偶
数番目の入出力アドレスだけを使用するので、ポ
ート回路によつて使用されることはない。
バスシステムはバス115,116,117お
よび118から成り、ポート回路がその呼を取扱
かう機能を制御する。ポート回路はバスを時分割
使用する。ポート回路のアドレスをPCMバスあ
るいは入出力バスのひとつのセグメントに与え、
同時にポート回路がそのアドレスの受信に応動す
るときにバスの他のセグメントを通してポート回
路との間で情報を授受することによつて、情報は
ポート回路のPCM部あるいは入出力部との間で
やりとりされる。例えば、第3図の各々のポート
ボードのタイプには4個のポート回路がある。こ
れらの4個のポート回路は各ボード上でポート回
路0、2、4および6として区別される。しかし
各ポート回路には二つの一義的なシステムタイム
スロツトが割当てられているから、各ポート回路
には二つの異るPCMバスアドレスを与える必要
がある。各々のPCMアドレスはポート回路に割
当てられた二つのタイムスロツトの内の一方と関
連している。ボードには4個のポート回路があ
り、各ポート回路は二つのPCMアドレスを必要
とするから、ポート回路0はアドレス0および1
を有し、ポート回路2はアドレス2および3を有
し、ポート回路4はアドレス4および5を有し、
ポート回路6はアドレス6および7を有すること
になる。
ポート回路はそのポート回路が搭載されている
ボードを識別するボード選択信号を与え、同時に
選択されたポートボードのポート回路のアドレス
を適切なバス導体に与えることによつてアドレス
される。従つてポートボード0上のポート回路0
はPDIボードによつて同時にボード0に対してボ
ード選択信号を与え、そのPDIボードによつて取
扱かわれるキヤリヤ104の半分のすべてのポー
トボードに対してポート回路アドレスを与えるこ
とによつてアドレスされる。ボード0だけがボー
ド選択信号を受信するので、ボード0のポート回
路0だけが応答することになる。
各ポート回路は単一の入出力ポートアドレス
(偶数番のアドレス)だけを有している。ポート
回路の入出力部は割当てられた入出力アドレスを
そのキヤリヤのその半分のすべてのボードに与
え、同時にそのポート回路が搭載されたボードに
対して一義的なボード選択信号を与えることによ
つてアクセスされる。
PCMバス115および116は真の時分割バ
スであり、ポートアドレスとボード選択信号はシ
ステムタイムスロツトを規定するために、規定さ
れた順序に与えられる。各タイムスロツトの間
に、タイムスロツトに割当てられたポート回路
は、もしそのポート回路がそのとき呼を取扱かつ
ていれば、PCMバスを経由して、システムの残
りの部分と情報を授受する。入出力バスは規定さ
れたタイムスロツトに関してポート回路が指定さ
れたシーケンスではアドレスされないことを除い
て、同様の方法で動作する。その代り、入出力バ
スに与えられるアドレスは制御器101によつて
決定されるランダムな順序をとつても良い。
第3図の入出力バス117はキヤリヤ104を
アドレスとする128個の可能なポート回路アドレ
スを含む入出力信号を与えることができる。入出
力バス118はキヤリヤ105について同様に動
作する。第3図の音声/データモードは、キヤリ
ヤ当り64個のポート回路しかないので、ケーブル
当り64だけの異る入出力ポートアドレスを持つ。
ポート回路が二つのPCMタイムスロツトを受信
し、電話機とデータ端末の両方を持つ端末に接続
されている場合でも、ポート回路当りには単一の
入出力ポートアドレスが使用される。入出力メツ
セージの適切なコーデイングによつて適切な入出
力メツセージは選択的にいずれかの端末デバイス
に送信される。
以上の構成においては、ケーブル117あるい
は118上では128個のポートアドレス内偶数番
のアドレスだけが使用される。奇数番の入出力ポ
ートアドレスは使用されない。本発明のシステム
は汎用的なものであり、本発明に固有でないある
種のサービスではもつと簡単なポート回路によつ
て、ボード当り8ポート回路を搭載し、キヤリヤ
当り全部で128のポート回路を設けることもあり
得る。このような状況においては、入出力バスか
らキヤリヤに対して128個の入出力ポートアドレ
スを与えることもある。先に述べたように、キヤ
リヤごとの64個のポート回路の各各については、
電話機とデータ端末の両方を制御するのに、入出
力メツセージの適切なエンコーデイングを行なえ
ば、ポート当り単一の入出力ポートアドレスを使
用すれば充分であるから、第1図および第3図に
示した構成では、128個の入出力ポートアドレス
がすべて使用されるわけではない。しかし、後述
するように、本発明の音声専用の構成では奇数番
目のポート回路も使用される。
詳細な説明 第4図 第4図はシステムのタイムスロツトを有効に使
用するために統合音声−データサービスと音声専
用サービスの両方を提供するように構成されてい
るキヤリヤを有すること以外第1図と同様に構成
されたシステムを示している。第4図のキヤリヤ
128では第1図のキヤリヤ104あるいは10
5と同様にそのポート回路140は経路129を
通して電話機132とデータ端末134の両方を
有する端末135に接続されている。この装置は
第1図に関連して既に説明したのと同様の方法で
動作する。キヤリヤ128はPCMバス116を
通して128PCMタイムスロツトを受信し、これは
キヤリヤの第1の半分に64タイムスロツトを与え
るセグメント116aとキヤリヤの第2の半分に
64タイムスロツトを与える第2のセグメント11
6bとに分岐する。キヤリヤ128はまたバス1
18を経由して入出力バスインタフエース103
から128個の入出力信号を受信する。もちろんキ
ヤリヤによつては偶数番号を持つポート回路の入
出力アドレスだけが使用される。
第4図のキヤリヤ104および105は音声だ
けのサービスのために構成されており、それぞれ
電話機113および114だけを持つ端末12
6,127に経路109および120を経由して
接続されている。キヤリヤ104および105は
各々音声−データサービスの場合の第1図でそれ
が受信した128タイムスロツトではなく、64個だ
けのPCMタイムスロツトを受信する。PCMバス
115は128個のタイムスロツトを持ち、キヤリ
ヤ104の全体に64個のタイムスロツトを供給す
るセグメント115aとキヤリヤ105の全体に
64個のタイムスロツトを供給するセグメント11
5bに分岐する。従つてキヤリヤ105はPCM
バス115とそれが伝送する128のタイムスロツ
トを共用する。入出力バス117はキヤリヤ10
4に対して128の入出力信号を与える。後述の方
法によつて、キヤリヤ104はこれらの入出力信
号の内の64を使用し、残りの64の入出力信号を入
出力バスジヤンパ309を経由してキヤリヤ10
5に延長する。この方法によつて、第4図のキヤ
リヤ104および105の各々はキヤリヤ128
が受信した128の入出力信号ではなく、64の入出
力信号を受信する。
第4図のケーブル配置によつて、キヤリヤ10
4および105は64のタイムスロツトとそれに与
えられた64の入出力信号を能率良く使用する。各
キヤリヤはまだ各々が4個のポート回路を持つ16
のボードを含んでおり、キヤリヤ当り全部で64の
ポート回路を持つている。しかし、音声だけのモ
ードの場合には、各ポート回路は単一のPCMタ
イムスロツトだけを必要とする。従つて、キヤリ
ヤ104および105の各々の64個のポート回路
に64のタイムスロツトを与えることによつてこれ
らの設備を有効に使用することができるようにな
る。
詳細な説明 第5図 第5図は第4図に示すように構成したとき、音
声だけのタイプのサービスを提供するキヤリヤ1
04および105のさらに詳細を示している。バ
ス115のセグメント115aはキヤリヤ104
のPDIボード301に64のPCMタイムスロツト
を与える。セグメント115bはキヤリヤ105
上のPDIボード305に64のタイムスロツトを与
える。キヤリヤ当り64個のこれらのタイムスロツ
トは分配されて、各ポート回路が単一のタイムス
ロツトを受信するようにする。
入出力バス117はキヤリヤ104上のPCIボ
ード303に128個の入出力信号を与える。ボー
ド303はこれらの入出力信号の内の64を回路に
ひとつづつ分配して、キヤリヤ104上の16ポー
トボード上の64個のポート回路に与える。128個
の入出力信号の内の残りの64はPCIボード303
から、エレメント504を通り、バスジヤンパ3
09を経由して、キヤリヤ105のPCIボード3
07に与えられる。ボード307はそれが受信し
た64個の入出力信号を回路ごとにひとつずつ分配
して、キヤリヤ105の64個のポート回路に与え
る。
第3図あるいは第5図のいずれかの特定のポー
ト回路の入出力部はポート回路の入出力アドレス
をキヤリアの裏面配線に与え、同時にアドレスさ
れたポート回路が搭載されているポート回路の入
出力アドレスを与えることによつてアドレスされ
る。第3図のポートボードは両方のキヤリヤで0
乃至15と番号が付けられている。第3図のキヤリ
ヤ104のボード0の第1のポート回路は入出力
バス117がPCIボード303に対してポート選
択信号0とポートアドレス0を与えたときにアド
レスされる。入出力ポートアドレス0はすべての
ポートボードに共通にPCIボード303によつて
アドレスされる。しかしボード選択信号0はPCI
ボードによつて、ボード0にだけ与えられるか
ら、ボード0上の第1のポート回路だけがポート
アドレス0に応答する。同様にして、第3図のキ
ヤリヤ104および105の他のポート回路もア
ドレスすることができる。先に述べたように、音
声−データサービス用には偶数番のポートの入出
力アドレスだけが使用される。従つて第1図およ
び第3図では、バス117上の128個の入出力ア
ドレス中の偶数番のアドレスだけがポート回路に
よつて使用される。
第5図の音声専用モードでは、各ポートは第3
図のポート回路と機械的にも、電気的にも同一で
ある。しかし、第5図においては、キヤリヤ10
4の両方の半分のポートボードは共に0乃至7番
号を持ち、一方キヤリヤ105の各半分のポート
ボードは8乃至15の番号を持つている。第5図の
入出力バス117は第3図の入出力バス117と
同一の入出力信号を受信する。しかし第4図およ
び第5図では音声だけのサービスのためにバス1
17上では偶数番の入出力ポートアドレスも奇数
番の入出力ポートアドレスも共に使われることに
なる。ボード選択入出力信号0乃至7はキヤリヤ
104のボードによつて使用され;バス117に
よつてPCIボード303に対して与えられた8乃
至15のボード選択信号はエレメント504とジヤ
ンパ309を通してPCIボード307に延長され
てキヤリヤ105によつて使用される。
キヤリヤ104のPCIボード303は0乃至7
のボード選択信号によつて、キヤリヤの両方の半
分のポートボードをアドレスする。キヤリヤの左
半分のポート回路は機能的に偶数番のポートアド
レス(0、2、4および6)に関連している。キ
ヤリヤ104の右半分のポート回路は奇数番のポ
ートアドレス(1、3、5および7)と機能的に
関連している。この手段によつて、キヤリヤ10
4の左半分のボート0上の第1のポート回路はボ
ード選択信号0とポートアドレス0によつてアク
セスされる。PCIボード303はポートアドレス
0をキヤリヤの左半分のボードだけに与えるため
の後述するような知脳を含んでいる。従つて、キ
ヤリヤ104の左半分のボード0上の第1のポー
ト回路だけがボードアドレス0、ポートアドレス
0に応答する。キヤリヤ104の右半分のボード
0の第1のポート回路はPCIボード303に与え
られたボード選択信号0、ポートアドレス1によ
つてアドレスされる。PCIボード303は後述す
る知脳を含んでおり、従つて入出力ポートアドレ
ス1は0に翻訳され、次にキヤリヤの右半分のポ
ート回路に与えられる。
同様にして、PCIボード303は他の偶数番の
入出力ポートアドレスをキヤリヤ104の左半分
の上だけに与える。奇数番目のポートアドレスを
受信すると、これはそれを偶数番目のポートの入
出力アドレスに変換し、これはキヤリヤ104の
右半分のポート回路に与えられる。この方法によ
つて、PCIボード303はキヤリヤ104のボー
ド上の64個のポート回路に選択的にアクセスする
ためにバス117を通して受信された入出力信号
の中の64個を使用する。PCIボード303がバス
117から受信する残りの64個の入出力信号中の
偶および奇の番号のポートアドレスはエレメント
504とジヤンパ309を経由してキヤリヤ10
5のPCIボードに延長される。キヤリヤ104に
ついて述べたのと同様の方法で、偶数番目のポー
トアドレスはボード307によつて左半分のキヤ
リヤのポート回路を選択するようにまわされ、奇
数番目の受信されたポート入出力アドレスは偶数
番目の入出力アドレスに翻訳されて、キヤリヤ1
05の右側のポート回路を選択するように転送さ
れる。前述したように、各々の半分のキヤリヤ1
05のポートボードは8乃至15と番号付けられて
いる。従つて、ジヤンパ309とPCIボード30
7はポート回路の内の指定されたものを選択する
ために8乃至15の番号を持つボード選択信号を与
える。
適切なボードに対して一義的なボード選択信号
を与え、同時にすべてのボードに共通に所望のポ
ート回路のPCMアドレスを与えることによつて
PCMの目的でポート回路が選択される。ボード
選択信号によつて指示されたボード上のアドレス
されたポート回路だけが応答する。第3図の各ポ
ート回路は音声−データのサービスを提供すると
きには二つのシステムタイムスロツトに関連して
いるから、各ポート回路は奇および偶の二つの
PCMアドレスを有している。
第5図のPDIボード301はバスセグメント1
15aから64個のタイムスロツトを受信し、これ
らのタイムスロツトの内の32個をキヤリヤ104
の左半分のポートボード0乃至7に与える。これ
らのポートボードの各々はボード上の各ポート回
路は単一のPCMポートアドレスしか必要としな
いので、音声だけのサービスについては4個だけ
のタイムスロツトを受信する。第5図において
は、各各のキヤリヤの左側のポート回路は偶数番
のPCMアドレスと関係しており、各キヤリヤの
右側のポート回路は奇数番のPCMポートアドレ
スと関係している。PDIボード301はそれがケ
ーブル115aから受信した偶数番のPCMアド
レスをキヤリヤ104の左半分のポートボードに
与え、またそれが受信した奇数番のPCMポート
アドレスをまず偶数番のアドレスに翻訳した後で
キヤリヤの右半分のポートボードに与える。キヤ
リヤの右半分のPCMポートアドレスとPCMボー
ド選択信号とはキヤリヤの裏面布線を経由して
BPDIボード502に延長される。このボードは
ポート回路当り1PCMアドレスの割合で受信した
信号をキヤリヤ104の右半分のボード0乃至7
の32個のポート回路の各各に与える。
先に述べたように、第5図のPDIボード301
および305は奇数番のポートアドレスをPDIボ
ードを経由してキヤリヤの右半分のポート回路に
与える前に、奇数番のポートアドレスを偶数番の
ポートアドレスに翻訳する。この翻訳は偶数番の
PCMアドレスに関連するポート回路の部分だけ
が使用されるように行なわれる。回路の他の部分
は使用されない。これは関連する端末の単一の端
末デバイスだけが均一な方法でその終端装置に接
続できるようにするという管理上の要求から望ま
れることである。もしこのようにせず、単一の端
末デバイスが端末に不適切な方法で接続されると
すれば、その信号が音声PCMサービスには使用
されない奇数番のPCMアドレスに関連したポー
ト回路の部分に伝送されるように接続が行なわれ
てしまうこともあり得る。
第5図のキヤリヤ105のPDIボード305は
バス115bから64個のPCMタイムスロツトを
受信し、1タイムスロツトをキヤリヤ105の左
半分のポートボード8乃至15上の32個のポート
回路の各々に与える。これは残りの32タイムスロ
ツトをキヤリヤ105の裏面布線を経由して
BPDIボード506に与える。BPDIボード50
6はこれらのタイムスロツトをキヤリヤ105の
右半分のポートボード8乃至15の32個のポート
回路に与える。
詳細な説明 第6図および第7図 第6図および第7図は音声−データ型のサービ
スを与えるように構成されたキヤリヤ104およ
び105の裏面布線(正面図)の詳細を示す。キ
ヤリヤ104および105が第1図および第3図
で音声−データモードで接続されているときに、
PDIボード302はキヤリヤ104の右半分のス
ロツトXPDI602に挿入される。PCMケーブル
115aおよび115b(各々64タイムスロツト
を与える)はそれぞれPDIボード301および3
02に接続される。128個の入出力信号を伝送す
る入出力バス117はPCIボード303に接続さ
れる。PDIボード302はその内部回路からこの
ときモード信号線608に対して高レベルの(正
の)信号を供給する。線608はボード301,
303および302に接続される。線608のこ
の高レベルの信号はPDIボード301とPCIボー
ド303に対して音声−データサービスを提供す
るためにキヤリヤが接続されていることを示す。
このモードにおいては、キヤリヤの裏面布線上の
PCMケーブル延長バス607に接続されたPDI
ボード301とPDIボード302上の3状態出力
ドライバは消勢される。PDIボード302上のこ
れらのドライバが消勢されたときに、PCMデー
タはPDIボード301と302の間のPCMケー
ブル拡張バス607には転送されない。キヤリヤ
104の右半分の32個のポート回路を取扱かうの
に必要なPCMデータはPCMケーブル115bに
よつてPDIボード302に与えられる。
入出力バス117はキヤリヤ104の64個のポ
ート回路のためにPCIボード303に対して128
の入出力信号を与える。高レベル信号(正)はま
た入出力バス117のひとつの導体を経由して
PCIボード303に与えられて、これは入出力バ
ス117に直後接続され、キヤリヤ105とその
PCIボード307のための第5図の入出力バスジ
ヤンパ309のような他のキヤリヤからの入出力
バスケーブル拡張に接続されるものではないこと
を示す。PCIボード303が直後入出力バス11
7に接続され、モード信号線608がPDIボード
302から高レベルで与えられて音声−データモ
ードを示したときに、PCIボード303はそれが
受信したポートアドレスの64個と他の入出力情報
を、キヤリヤ104の左半分の8個のポートボー
ド上の32個のポートに与える。PCIボード303
はバス117からの残りの64の入出力信号を裏面
のPCI拡張バス605を通して、エレメント30
4を経由してキヤリヤ104の右半分の8個のボ
ード上の32個のポート回路を取扱かうように与え
る。キヤリヤ104上の各ポート回路は2個の
PCMタイムスロツトと2個の入出力信号を受信
して上述した音声−データサービスを選択する。
しかし奇数番のアドレス信号はポート回路によつ
ては使用されない。第7図のキヤリヤ105は第
6図のキヤリヤ104と同様に構成されていて、
音声−データサービスを提供する。
詳細な説明 第9図および第10図 第9図および第10図は音声だけのサービスを
提供するように構成されたキヤリヤ104および
105を示している。キヤリヤが音声だけのサー
ビスを提供するように接続されているときには、
PDIボード302ではなくBPDIボード502が
第9図のスロツトXPDI602に挿入される。
PCMケーブル115a(64タイムスロツトを与え
る)はキヤリヤ104のPDIボード301に接続
されている。入出力バスケーブル117(128の
入出力信号を伝送する)はPCIボード303に接
続されている。BPDIボード502はモード信号
線608は低レベルの(接地の)信号を与えて、
PDIボード301とPCIボード303に対して、
キヤリヤ104は音声だけのサービスを与えるよ
うに構成されていることを知らせる。この状態に
おいて、裏面布線上のPCM延長バス607に接
続されたPDIボード301上の3状態出力ドライ
バが付勢される。これによつてボード301はキ
ヤリヤの右半分にPCM情報を供給できるように
なる。PDIボード301とBPDIボード502の
両方で必要とされるPCMデータはPDIボード3
01にだけ接続されたPCMケーブル115aに
よつて供給される。PCMケーブル115bは第
6図のようにキヤリヤ104には接続されていな
い。その代り、これはキヤリヤ105のPDIボー
ド305に接続されている。
PDIボード301はケーブル115aから64タ
イムスロツトを受信し、キヤリヤの左半分の8個
のポートボードの32個のポート回路に対して32の
PCMタイムスロツトを与える。これは32個の
PCMタイムスロツトをPCM拡張エレメント60
7を経由してBPDIボード502とキヤリヤ10
4の右半分の8個のポートボードの32個のポート
回路に対して与える。このモードにおいては、各
ポート回路は単一のタイムスロツトを受信する。
これと同様の方法で、PDIボード305はキヤリ
ヤ105の64個のポート回路を取扱かうために、
ケーブル115bから64のタイムスロツトを受信
する。
入出力バス117は両方のキヤリヤ104およ
び105上の128個のポート回路を取扱かうため
にPCIボード303に対して128の入出力信号を
与える。定常状態の高レベル信号もまた入出力バ
ス117のひとつの導体を経由してPCIボード3
03に与えられ、第10図のキヤリヤ105の
PCIボード307のように入出力バスケーブル拡
張301ではなく、直接入出力バス117に接続
されていることを表示する。PCIボード303が
入出力バスケーブル117に接続されており、
BPDIボード502からのモード信号線608が
低レベルであつて音声だけのサービスを表示して
いるときには、PCIボード303は32の入出力信
号をキヤリヤ104の左側の8個のポートボード
(0−7)上の32個のポート回路に与え、これは
またエレメント504への裏面PCI拡張バス60
5を通してキヤリヤ104の右半分のポートボー
ド0乃至7上の32個のポート回路に対して、32個
の入出力信号を与える。
PCIボード303はまたキヤリヤ105の16個の
ポートボード上の64個のポート回路に対して64個
の入出力信号を供給する。これらの64個の入出力
信号は入出力バス拡張606を経由して、キヤリ
ヤ104のエレメント504に供給される。ここ
より、これらは入出力バスケーブルのジヤンパ3
09を経由して、キヤリヤ105上のPCIボード
307に与えられる。エレメント504はまたバ
スケーブルジヤンパ309を経由してキヤリヤ1
05上のPCIボード307に対して低レベル(接
地)信号を与える。この接地信号はボード307
に対して、これは第4図のように直接入出力バス
118には接続されておらず、その代り、このと
き、入出力バスジヤンパ309を経由して入出力
信号を受信することを示す。キヤリヤ105は
PCMケーブル115bから受信された64個の
PCMタイムスロツトの関連してこれらの入出力
信号を使用して音声だけのサービスを提供するた
めにその64個のポートを取扱かう。
詳細な説明 第12図 第12図は第9図のPCIボード303のような
ポート制御インタフエース(PCI)ボードの詳細
を図示している。すべてのPCIボードの動作は同
様である。これはそれが接続されている入出力バ
スに関してだけ異つている。すべての16個のポー
トボードとキヤリヤ上の64個のポート回路を取扱
かうためにひとつのPCIボードが各キヤリヤで使
用される。
制御信号、ポートボード選択アドレス信号、ポ
ートアドレス信号およびデータを含む入出力信号
は入出力バス117あるいは118あるいは入出
力ジヤンパ309から入出力バスコネクタ120
1に与えられる。キヤリヤ104上のボード30
3のようなPCIボードが、音声だけのサービス用
に装備されているときには、これらのデータはま
た裏面の入出力バス拡張リード606を経由して
エレメント504とジヤンパ309に与えられ
る。こゝから、この情報はジヤンパ309を経由
して音声だけのサービスのために構成されたキヤ
リヤ105上のPCIボードに与えられる。
入出力信号の制御情報部は経路1217を経由
してコネクタ1201から受信機1206に与え
られる。受信された入出力信号中のポートアドレ
ス、ポートボード選択信号および状態データはコ
ネクタ1201から経路1211を通してトラン
シーバ(XCUR)1202に与えられる。
XCUR1202は経路1218を経由して
XCUR1202、併合XCUR1203およびド
ライド1207,1208に制御信号を与える。
これらの制御信号はXCUR1202と併合
XCUR1203に与えられて、これらを送信デ
ータモードあるいは受信データモードのいずれか
にセツトする。送信モードにおいては、データは
入出力バスケーブルからPCIボードを経由して選
択されたポートに与えられる。受信モードにおい
ては、データは選択されたポートからPCIボード
を経由して入出力バスケーブルに与えられる。ド
ライバ1207は経路1225を通してキヤリヤ
の左半分の選択されたポートに対して信号を与え
る。ドライバ1208は経路1226とPCM拡
張605を経由して、キヤリヤの右半分のポート
ボードに制御信号を与える。これらの信号は選択
されたポートに対して、アドレスあるいはポート
がそのとき与えられているかどうかを表示する。
これらの信号はまたポートのXCURを送信モー
ドあるいは受信モードのいずれかに設定する。
音声だけのモードでは502のような、バツフ
アポートデータインタフエース(BPDI)ボード
が、第9図および第10図のような各キヤリヤ上
のXPDIソケツトに挿入される。BPDIボードが
XPDIソケツト602に挿入されたときに、キヤ
リヤを音声専用のサービスに構成するために、
BPDIボード502のジヤンパ線がモード信号線
608を接地に接続する。音声−データモードで
は、ポートデータインタフエース(PDI)ボード
302はXPDIソケツト602に挿入される。モ
ード信号線608はPDIボードによつては接地さ
れず、モード信号線は+Vに接続されたプルアツ
プ抵抗1228によつて高レベル状態に保持され
る。モード信号線608上の電位はアドレスデコ
ーダ1205に与えられる。この信号はデコーダ
に対してこれが第3図に示すような音声−データ
サービスのためのボード選択信号を発生するか、
第5図に示すような音声データサービスのための
ボード選択信号を発生するかを知らせる。
ETM2信号と呼ばれる信号は、入出力バスケー
ブルコネクタ1201から、経路1217を通し
て受信機1206に与えられ、受信機1206か
ら経路1219を経由してアドレスデコーダ12
05に与えられる。ETM2信号が高レベルである
ときには、これはアドレスデコーダ1205に対
して、PCIボードが117のような入出力バスケ
ーブルを経由して直接接続されていることを知ら
せる。ETM2信号が低レベルであるときには、こ
れはアドレスデコーダ1205に対して、PCIボ
ードは入出力バスジヤンパ309を経由して、1
05のような他のキヤリヤに接続されていること
を示す。この情報はデコーダがボード選択信号を
発生する方法を制御する。
音声だけのモード キヤリヤが音声だけのモードで動作しており、
PCIボード上のETM2信号が高レベルでPCIボー
ドがキヤリヤ104に搭載されていて入出力バス
117に接続されていることを示すときには、ア
ドレスデコーダ1205はその出力1223と1
224の両方にポートボード選択アドレス0乃至
7だけを供給する。ポートボード選択信号0乃至
7は経路1223を通してキヤリヤの左半分のポ
ートボードに与えられ、経路1224とPCI拡張
エレメント605を経由して、キヤリヤの右半分
のポートボードに与えられる。
ETM2信号が低レベルであるときには、これは
PCIボードがジヤンパ309に接続されており、
キヤリヤ105上にあることを示す。このときア
ドレスデコーダ1205はその出力の両方のポー
トボード選択アドレス8乃至15だけを供給す
る。ポートボード選択信号8乃至15は経路12
23を経由してキヤリヤのポートボードの左半分
に与えられ、経路1224とPCI拡張エレメント
605を経由して、キヤリヤ右半分のポートボー
ドに与えられる。
アドレスデコーダ1205はまた経路1215
を通してアドレスマツプ1209と併合XCUR
1203に対して機能付勢信号を与える。この信
号は音声データモードあるいは音声だけのモード
のいずれでポートアドレスが発生されるかを制御
する。音声だけのモードでは受信された入出力信
号中の偶数番目のポートアドレス(0、2、4お
よび6)だけが併合XCUR1203によつて、
経路1221を通してキヤリヤの左側の半分に与
えられる。次にデータは経路1221、併合
XCUR1203、経路1212、XCUR120
2、経路1211およびコネクタ1201を通し
て入出力バスケーブル117と選択されたポート
の間で授受される。受信入出力信号の奇のポート
アドレス(音声−データモードでは使用されない
1、3、5および7)はアドレスマツプ1209
によつて偶のポートアドレスに翻訳されて、経路
1214を経由して受信器/ドライパ1210に
与えられる。これらの翻訳されたポートアドレス
は経路1222とPCI拡張エレメント605を経
由してキヤリヤの右半分のポートに与えられる。
次にデータは専面布線を通して、PCI拡張エレメ
ント605、経路1222、受信器/ドライパ1
210、経路1212、XCUR1202、経路
1211および入出力バスケーブルコネクタ12
01を経由して入出力バスケーブル117と選択
されたポートの間で授受される。
音声−データモード 音声−データモードにおいては、302のよう
なPDIボード上の抵抗1228によつてモード信
号線608は高レベルに保たれる。これによつて
アドレスデコーダ1205は受信された入出力情
報のすべての16の(0乃至15)利用可能なポート
ボード選択アドレスを復号するように動作する。
これはまた併合XCUR1203の併合機能とア
ドレスマツプ1209のマツピング機能を経路1
215を通して消勢信号を送ることによつて消勢
する。ポートボード選択信号0乃至7は経路12
23を通してキヤリヤの左半分のポートボードに
与えられる。ポートボード選択信号8乃至15は
経路1224とPCI拡張エレメント605を通し
てキヤリヤのポートボードの右半分に与えられ
る。
併合XCUR1203は経路1221を経由し
てキヤリヤの左半分のボードにポートアドレスを
与える。キヤリヤの右半分のボードのポートアド
レスは経路1212を通してアドレスマツプ12
09に与えられる。アドレスマツプ回路1209
は経路1215によつて消勢されているから、受
信されたポートアドレスは変化されずに、経路1
214を通して受信機ドライバ1210に与えら
れ、経路1222とPCM拡張エレメント605
を経由してキヤリヤの右半分のボードに与えられ
る。次にポートアドレスはデコーダ1205によ
つて指定される選択されたポートボード上で復号
され、指定されたボードのアドレスされたポート
を取扱かう。データは経路1221、併合
XCUR1203、経路1212、XCUR120
2、経路1211および入出力バスコネクタ12
01を経由して入出力バスケーブル117とキヤ
リヤの左半分のポートボードの間で授受される。
データは入出力バスケーブル117とキヤリヤの
右半分のポートボードの間では、経路1222、
受信機ドライバ1210、経路1212、
XCUR1202、経路1211および入出力バ
スケーブルコネクタ1201を経由して授受され
る。
詳細な説明 第13図 第13図はポートデータタインタフエース
(PDI)ボードのさらに詳細に図示している。こ
の回路は音声だけのモードでも、音声−データモ
ードでも動作できる。
音声だけのモードで接続されたときには(リー
ド608が接地)、キヤリヤ当り単一のPDIボー
ドだけが使用される。この単一のPDIボードはキ
ヤリヤの左半分にある。これはそれが受信した
PCMタイムスロツトの半分をキヤリヤの左半分
のポートボードに割付け、他の半分をキヤリヤの
右半分のポートボードに割付してる。PDIボード
はリード1313,1310,1320,130
8,1323および1325を経由してキヤリヤ
の左半分に接続されている。これは導体132
1,1319,1322,1324,1326,
1327および拡張リード607を経由して、キ
ヤリヤの右半分に接続されている。音声−データ
モードでは、キヤリヤの各々の半分で別々のPDI
ボードが使用され、各ボードは、それが受信する
すべてのタイムスロツトをキヤリヤのその半分の
上のポートボードに与える。そのときには拡張リ
ード607は使用されない。
タイミング信号とPCMデータを含むPCMタイ
ムスロツトはケーブル115aあるいは115b
のようなPCMケーブルからPCIボード上のコネ
クタ1301に与えられる。受信されたPCMデ
ータはコネクタ1301から経路1306を通し
て出力ラツチ1302に与えられる。ポートから
PCIボードに受信されたPCMデータは経路13
07を通して入力ラツチ1303からPCMケー
ブルコネクタ1301に与えられる。
音声だけのモードでは、PDIボードではなくバ
ツフアポートデータインタフエース(BPDI)ボ
ード502あるいは506が第9図および第10
図に図示するようにXPDIソケツト602に挿入
される。BPDIボード502あるいは506は
XPDIソケツト602に挿入されたときにモード
信号線608を接地する。音声−データモードで
は、ポートデータインタフエース(PDI)ボード
302あるいは306がXPDIソケツト602に
挿入される。このときにはモード信号線608は
接地されず、+Vに接続されたプルアツプ抵抗1
328によつて高レベルになる。第13図のモー
ド信号線608および1318はプルアツプ抵抗
1328、ポートアドレスドライバ1314、拡
張ポートアドレスドライバ(EPAD)1333、
タイミングデマルチプレクサ(T−Dmux)13
30、入力マルチプレクサ(I−Mux)132
9、出力ドライバ1331、ヒツトクロツクドラ
イバ1332に接続される。この高レベル信号は
出力ドライバ1331、ビツトクロツクドライバ
1332およびEPAD1333の出力を消勢す
る。この高レベル信号はまたI−Mux1329
とT−Dmux1330を制御して、これがPCM
ケーブルとPDIボードと同一の側のキヤリヤ上の
ボードとだけデータを転送するようにする。この
ときにはPDIボードによつて拡張リード607に
は何も与えられない。
ビツトクロツクリード1308は経路1308
を通してタイミング発生器1304、インバータ
1305、出力ラツチ1302およびポートに与
えられる。フレームクロツクリード1309は経
路1309を通してタイミング発生器に与えられ
る。ビツトおよびフレームクロツクは現在の
PCMタイムスロツトを規定する。タイムスロツ
ト当りには例えば8個の複数個のビツトクロツク
信号が存在する。タイミング発生器1304は、
現在与えられているタイムスロツトのために選択
されたポートとポートボードを決定する。ポート
アドレス(0−7)は経路1315を通してポー
トアドレスドライバ1314に与えられる。音声
データモードのためにモード線608から経路1
318に与えられる高レベル信号はポートアドレ
スドライバ1314を動作して、経路1313を
通してキヤリヤのその側のポートに対して偶およ
び奇の両方のポートアドレスを動作する。これに
よつて、各ポートボードに割当てられた8個のタ
イムスロツトの内の任意のものが選択される。
タイミング発生器1304は経路1312を通
してT−Dmux1330に対してボード付勢信号
を与える。ボード選択あるいは付勢信号はT−
Dmux1330を通して、経路1323を経由し
てキヤリヤのその側のポートボードに与えられ
る。ボード付勢信号は選択されたポートボードの
出力ドライバだけを付勢することによつてアドレ
スされないポートボードがバスにデータを与える
のを防止する。他のすべてのポートボード上の出
力ドライバは消勢されたままである。タイミング
発生器1304はまたボード同期信号を経路13
17を通してT−Dmux1330に与える。ボー
ド同期信号はT−Dmux1330を通して、経路
1325からポートボードに与えられる。ボード
同期信号は正しいタイムスロツトの間に選択され
たポートをPCM信号が出入するクロツクとなる。
PCMデータは経路1308のビツトクロツク
信号が高レベルになつたとき選択されたポートに
入り、ビツトクロツクが低レベルになつたとき、
選択されたポートからPDIボードに移る。PCM
出力データは経路1308を通して与えられた第
1のビツトクロツクが高レベルになつたときに
PCMケーブルコネクタ1301から出力ラツチ
にクロツクに同期して与えられる。経路1308
を通して出力ラツチに対して与えられた次のビツ
トクロツクが高レベルになつたときに、PCM出
力データは出力ラツチ1302から経路1310
を通して出力ラツチ1302に与えられる。
PDIボードへの入力PCMデータは経路132
0上の選択されたポートからI−Mux1329
に与えられる。データはI−Mux1329を通
して与えられ、インバータ1305から与えられ
た第1の反転されたビツトクロツクが高レベルに
なつたときに、経路1311を通してI−Mux
1329からラツチ1303にクロツクに同期し
て与えられる。PCM入力データは次の反転され
たビツトクロツクが高レベルになつたときに、
PCMケーブルコネクタ1301を経由して入力
ラツチ1303からPCMバスにクロツクによつ
て与えられる。インバータ1305からの出力
は、経路1308を通してインバータに与えられ
た各々のビツトクロツクが低レベルになつたとき
に高レベルになる。
音声だけのモードでは、モード信号線608は
XPDIソケツト602に挿入されたBPDIボード
によつて接地される。経路1318上のこの低レ
ベル信号は、出力ドライバ1331、ビツトクロ
ツクドライバ1332およびEPAD1333を付
勢する。この接地はI−Mux1329とT−
Dmux1330を音声だけのモードに設定し、こ
のモードでは、これらはキヤリヤの両側のポート
ボードを取扱かう。
経路1308上のビツトクロツク信号はタイミ
ング発生器1304、インバータ1305、出力
ラツチ1302および経路1308上のポートに
与えられる。経路1309上のフレームクロツク
はタイミング発生器1304に与えられる。この
ビツトおよびフレームクロツク信号は現在のシス
テムタイムスロツトを規定する。タイミング発生
器1304は、現在のシステムタイムスロツトを
選択するためにポートおよびポートボードを規定
する。偶および奇のポートアドレスは共にタイミ
ング発生器により、経路1315を通してポート
アドレスドライバ1214とEPAD1333に与
えられる。音声だけのサービスの場合には、経路
608上の接地信号によつて、アドレスドライバ
1314はそれが受信した偶数番目のポートアド
レスだけを、経路1313を通してキヤリヤの左
半分に与える。EPAD1333は、経路608が
低レベルである場合、それが受信した偶数番のポ
ートアドレス(1、3、5、7)を偶数番のポー
トアドレスに変換し、これは次に経路1327と
PCM拡張リード607を経由してキヤリヤの右
半分に与えられる。関連する端末における電話機
は偶数のポートアドレスに関連したIフイールド
が使用されるように常に接続されているから、音
声だけのサービスでは偶数のポートアドレスだけ
が使用される。
タイミング発生器1304は経路1312を通
してT−Dmux1330に対してボード選択ある
いは付勢信号を与える。T−Dmux1330は偶
数番目のポート(0、2、4および6)のボード
付勢信号を、経路1323を通してキヤリヤの左
半分のポートボードに与える。T−Dmux133
0は奇数番目のポート(1、3、5および7)の
ボード付勢信号を経路1324とPCM拡張リー
ド607を通してBPDIボード502に与える。
ボード付勢信号は選択されたポートボードの出力
ドライバだけを付勢することによつて、アドレス
されないポートがバスにデータを与えるのを防止
する。他のすべてのポートボードの出力ドライバ
は消勢されたままである。タイミング発生器13
04はまた経路1317を通してボード同期信号
をT−Dmux1330に与える。T−Dmux13
30は経路1325を通してキヤリヤの左半分の
上のポートボードに対して偶数のポートのボード
同期信号を与える。T−Dmux1330は経路1
326とPCM拡張リード607を通してBPDIボ
ード602に対して奇数番目のポートのボード同
期信号を与える。ボード同期信号は正しいタイム
スロツトの間に選択されたポートを出入する
PCMデータをクロツク同期する。PCMデータは
PDIボードからポートへはビツトクロツクが高レ
ベルになつたときにクロツク同期され、ポートか
らPDIにはビツトクロツクが低レベルになつたと
きにクロツク同期される。PCMケーブルコネク
タ1301から出力ラツチ1302へは経路13
08を通して与えられる最初のビツトクロツクが
高レベルになつたときにPCMデータがクロツク
同期される。経路1308を通して出力ラツチに
与えられた次のビツトクロツクが高レベルになつ
たときに、PCM出力データは出力ラツチ130
2から経路1310を通して選択された左側のキ
ヤリヤポートと出力ドライバにクロツク同期して
与えられる。PCMデータは出力ドライバ133
1からキヤリヤの右半分には経路1321と
PCM拡張リード607を通して与えられる。
キヤリヤの左半分からのPCMデータは経路1
320を通してI−Mux1329に与えられる。
キヤリヤの右半分からの入力PCMデータはPCM
拡張リード607および経路1319からI−
Mux1329に与えられる。I−Mux1329
はキヤリヤの両半分からのデータを正しいタイム
スロツトに多重化する。インバータ1305に与
えられた第1のビツトクロツクが高レべルになつ
たときに、データはI−Mux1329から経路
1311を通して入力ラツチ1303にクロツク
同期して入れられる。次の反転されたビツトクロ
ツクが高レベルになつたときに、PCM入力デー
タは入力ラツチ1303からPCMケーブルコネ
クタ1301に対して与えられる。インバータ1
305からの出力は経路1308を通してインバ
ータに与えられる各ビツトクロツクが低レベルに
なつたときに、高レベルになる。
詳細な説明 第14図 第14図はバツフアポートデータインタフエー
スボード(BPDI)の詳細を図示している。
BPDIボードはキヤリヤが音声だけのモードに構
成されるときにXPDIスロツト602に挿入され
る。BPDIボードはキヤリヤの左半分に挿入され
る301あるいは305のようなPDIボードから
のタイミング信号とPCMデータのバツフアとな
る。これらの信号はキヤリヤの右半分のポートを
サービスするために、PCM拡張リード607を
通してBPDIボードに与えられる。接地信号は経
路1413を通してBPDIボード502からモー
ド信号線608に与えられる。この接地はPDIお
よPCIボードに対して音声だけのモードであるこ
とを示す。
PCMデータは経路1421を通してPCM拡張
リード607からバツフア1401に与えられ
る。バツフア1401は経路1414を通してポ
ートに対してデータを与える。PCMデータはポ
ートから経路1415を通してバツフア1402
に与えられる。バツフア1402は、経路141
9を通してPCM拡張リード607に対してデー
タを与える。ビツトクロツク信号はPCM拡張リ
ード607から、経路1422を通して、バツフ
ア1403に与えられる。バツフア1403は経
路1416を通して、ポートにビツトクロツク信
号を与える。ボード選択信号はPCM拡張リード
607から、経路1424を通してバツフア14
04に与えられる。バツフア1404は経路14
17を通してポートボードに対してボード選択信
号を与える。ボード同期信号はPCM拡張リード
607から経路1426を通してバツフア140
5に与えられる。バツフア1405は経路141
8を通してボード同期信号をポートボードに与え
る。ポートアドレス信号は経路1427を通して
PCM拡張リード607からバツフア1406に
与えられる。バツフア1406は経路1411を
通してポートアドレスをポートに与える。
詳細な説明 第15図 第15図はポートボードの入出力回路を示して
いる。この回路は経路1221,1223および
1225を通して第12図のPCIボードと通信す
る。経路1221はデータとポートアドレスを与
える。経路1223はPCI回路からのボード選択
信号をポートボードに与える。この経路は複数個
の導体を含み、その各々は異るポートボードに一
義的になつている。経路1225は読み/書き信
号のようなストローブ・制御信号を送信する。
各々のポートボードは受信機1501、制御論
理1508およびアドレスラツチ1502を含
み、これはポートボードにひとつずつ設けられて
いて、そのボード上のすべてのポート回路に共通
になつている。各々のポート回路はポート回路0
の書き込みレジスタ1503−0および読み出し
レジスタ1504−0のような書き込みレジスタ
1503と読み出しレジスタを持つている。経路
1223からのボード選択信号が制御論理150
8を適して与えられ、これと同時に経路1221
からのポートアドレスが受信機1501に与えら
れたときに、ポート回路への情報の伝送が開始さ
れる。情報のポートアドレス部は経路1507を
通してアドレスラツチ1502に与えられる。ス
トローブ信号が経路1225から制御論理150
8および経路1509を通してラツチ1502に
与えられたときに、アドレス情報はラツチされ
る。ラツチは基本的には8者択1デコーダで構成
され、経路1506を通して一義的なゲート信号
をボード上のアドレスされたポート回路の読み出
しレジスタと書き込みレジスタに与える。第15
図にはポート0の読み出しレジスタと書き込みレ
ジスタだけが図示されている。ポート回路0のラ
ツチ信号は経路1506−0を通してレジスタ1
503−0と1504−0に与えられる。このラ
ツチ信号よつて書き込みレジスタ1503−0は
経路1221、受信機1501を通してボードに
伝送され、経路1507−0を通してレジスタに
与えられたデータを受信して登録することができ
る。この同一のラツチ信号によつて、読み出しレ
ジスタ1504−0は経路1505−0、経路1
505を通し、トランシーバ1501を通して
PCIボードに延びた経路1221に情報を与える
ことができるようになる。
上述したように、第15図にはポート回路0に
ついてのレジスタだけが図示されている。同様の
方法で、トランシーバ1501とアドレスラツチ
1502はゲーテイング信号と情報をポートボー
ド上の他の回路に関連したレジスタに与えること
ができる。
詳細な説明 第16図 第16図は各ポートボードのPCM回路の詳細
を図示している。各ポートボードはボード上のす
べてのポート回路に共通に8者択1デコーダ16
03を含んでいる。各ポートボードはまたその
各々が異るポート回路に一義的に対応した複数個
の送信バツフア1602と受信バツフア1601
を含んでいる。受信バツフア1601−0と送信
バツフア1602−0はポート回路0に一義的で
ある。垂直の線が同一のボード上の他のポート回
路の対応するバツフアに延びている。
第16図の回路は経路1313,1310,1
320,1308,1323,1325を通して
第13図のPDIボードから指示された情報を受信
する。特定のボードの回路とボードの特定の回路
はデコーダ1603が経路1313からポートア
ドレスを受信したときにアクセスされる。経路1
323と1325はその各々が異るポートボード
に一議的に対応した複数個の導体を含んでいる。
ポートアドレスを受信すると、デコーダ160
3が動作し、これはボード上のポート回路のひと
つだけについて、バツフア1601と1602に
延びる出力信号を生ずる。例えば、デコーダが経
路1604−0上の信号を送信バツフア1602
−0と受信バツフア1601−0の両方に与えた
ときには、ポート回路0が選択される。このと
き、バツフア1601−0は経路1325上の同
期信号と共に、経路1608上にビツトクロツク
信号が同時に受信されたときに、バツフア160
1−0は経路1310からPCMデータを受信す
ることができる。またこのとき、ボード付勢信号
が同時に受信されたときに、経路1320を通し
てバツフア1602−0はPDIボードに対して
PCMデータを送信することができる。
同様にして、デコーダ1603はボード上の他
のポート回路の任意のものを選択し、そのコーダ
とデコーダがPDIボードとPCMデータを授受で
きるようにする。
注 記 音声だけおよび音声−データという用語は本発
明の理解を容易にするための説明の目的だけで使
用されている。音声だけという用語はデータだけ
と言い換えてもよく、音声−データと言う用語は
また音声−音声、データーと言い換えても良い。
【図面の簡単な説明】
第1図は音声−データサイビスのためのシステ
ムを示す図であり、第2図は第1図のポート回路
の端末の間の信号フオーマツトを示す図であり、
第3図は音声−データサービスのためのキヤリヤ
の詳細図であり;第4図は音声−データサービス
と音声だけのサービスの両方を提供するようにな
つたシステムの図であり、第5図は音声だけのサ
ービスのためのキヤリヤの詳細図であり、第6図
および第7図は音声−データサービスのためのキ
ヤリヤのさらに詳細を示す図であり、第8図は、
第6図及び第7図の配置関係を示す図であり、第
9図および第10図は音声だけのサービスのため
に構成されたキヤリヤの詳細図であり、第11図
は第9図及び第10図の配置関係を示す図であ
り、第12図はPCIボードの回路の詳細図であ
り、第13図はPDIボードの回路の詳細図であ
り、第14図はBPDIボードの回路の詳細図であ
り、第15図はポート入出力回路の詳細図であ
り、第16図はポートPCM回路の詳細図である。 〔主要部分の符号の説明〕、ポートボード……
PCI,PDI、ホルダ……104,105、回路ボ
ード……BPDI。

Claims (1)

  1. 【特許請求の範囲】 1 PCM交換方式において、選択されたポート
    回路の間で通信接続を制御して設定するための回
    路であつて、 一連の周期的にくりかえすタイムスロツトとし
    て複数個の一義的タイムスロツトを発生する発生
    器と; 各々がそれに搭載されたN個のポート回路を有
    するM個のポートボードの第1、第2、第3およ
    び第4のグループを含む制御可能に通信接続を設
    定する回路において、 該回路は 回路動作を実行する回路ボードと、 ポートボードと回路ボードを受け、ボードの各
    ポート回路はタイムスロツトの一義的な対を受け
    るように第1および第2のグループの各ボードに
    対してタイムスロツトのN個の対を与えることに
    よつて、第1のタイプの通信サービスを与えるよ
    うに構成されたホルダを含み; ホルダ、ポートボードおよび回路ボードはポー
    ト回路の第3および第4のグループの第1の半分
    を形成するポート回路の各々に対してタイムスロ
    ツトの一義的な対の内の第1のタイムスロツトを
    与え、これらの対の各々の第2のタイムスロツト
    をポート回路の第3および第4のグループの第2
    の半分を形成するポート回路の各々の対応するも
    のに与えることによつて第2のタイプの通信サー
    ビスを提供するようになつていることを特徴とす
    る制御可能に通信接続を設定する回路。 2 特許請求の範囲第1項に記載の回路におい
    て、 各々の対のタイムスロツトは奇および偶のタイ
    ムスロツト番号を与えられており、回路ボードは
    第2のタイプのサービスを提供するときには、第
    1の半分を形成するポート回路には偶数番のタイ
    ムスロツトを第2の半分を形成するポート回路に
    は奇数番のタイムスロツトを与える ことを特徴とする制御可能に通信接続を設定する
    回路。 3 特許請求の範囲第2項に記載の回路におい
    て、 回路ボードは第2の半分を形成するポート回路
    に対してタイムスロツトを与える前に、奇数番の
    タイムスロツトを偶数番のタイムスロツトに翻訳
    することを特徴とする制御可能に通信接続を設定
    する回路。 4 特許請求の範囲第1項に記載の回路におい
    て、 回路はポートボードの第1および第2のグルー
    プのポート回路を1対の端末デバイスに接続する
    ことを特徴とする制御可能に通信接続を設定する
    回路。 5 複数個のポート回路の内の選択されたものの
    間で通信接続を制御可能に設定するようにPCM
    交換システムを動作する方法であつて、該システ
    ムは一連の周期的にくりかえすタイムスロツトと
    して複数個の一義的タイムスロツトを発生する発
    生器を含み、システムはさらに第1と第2のグル
    ープのポート回路を含む方法において、該方法は (1) 第1のタイプの通信サービスを提供するため
    に第1のグループの各々のポート回路に対して
    一義的なタイムスロツトを与え、 (2) ポート回路の第2のグループの第1の半分を
    形成するポート回路に対して各々のタイムスロ
    ツトの異る一義的な対の第1のタイムスロツト
    を与え、これらの対の各々の第2のタイムスロ
    ツトをポート回路の第2の半分を形成するポー
    ト回路の対応するものに与える 段階を含むことを特徴とするPCM交換方式の動
    作方法。 6 特許請求の範囲第5項に記載の方法であつ
    て、各々の対のタイムスロツトには偶および奇の
    タイムスロツト番号が割当てられており、該方法
    はさらに (1) 第2のタイプのサービスを提供するときには
    第1の半分を形成するポート回路に対して偶数
    番のタイムスロツトを与え、 (2) 第2の半分を形成するポート回路に対しては
    奇数番のタイムスロツトを与える 段階を含むことを特徴とするPCM交換方式の動
    作方法。 7 特許請求の範囲第6項に記載の方法におい
    て、該方法はさらに第2の半分を形成するポート
    回路に与える前に奇数番のタイムスロツトを偶数
    番のタイムスロツトに変換する段階を含むことを
    特徴とするPCM交換方式の動作方法。 8 特許請求の範囲第5項に記載の方法におい
    て、第1のタイプのサービスを提供するときに
    は、第1のグループのポート回路の各々を端末デ
    バイスの対に接続する方法と組合わされたことを
    特徴とするPCM交換方式の動作方法。 9 特許請求の範囲第8項に記載の方法におい
    て、端末デバイスの一方はデータ端末であり、デ
    バイスの他方は電話機セツトであることを特徴と
    するPCM交換方式の動作方法。
JP58189418A 1982-10-12 1983-10-12 制御可能に通信接続を設定する回路および方法 Granted JPS5986991A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US06/433,821 US4510596A (en) 1982-10-12 1982-10-12 Time slot assignment facilities
US433821 1989-11-09

Publications (2)

Publication Number Publication Date
JPS5986991A JPS5986991A (ja) 1984-05-19
JPH0342759B2 true JPH0342759B2 (ja) 1991-06-28

Family

ID=23721655

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58189418A Granted JPS5986991A (ja) 1982-10-12 1983-10-12 制御可能に通信接続を設定する回路および方法

Country Status (9)

Country Link
US (1) US4510596A (ja)
JP (1) JPS5986991A (ja)
CA (1) CA1200330A (ja)
CH (1) CH663306A5 (ja)
DE (1) DE3336641C2 (ja)
FR (1) FR2534436B1 (ja)
GB (1) GB2128850B (ja)
NL (1) NL192173C (ja)
SE (1) SE458247B (ja)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4574374A (en) * 1983-10-25 1986-03-04 At&T Bell Laboratories Multilocation video conference terminal including rapid video switching
US4642805A (en) * 1984-06-25 1987-02-10 Rolm Corporation Digital link for telephone station sets
US4638313A (en) * 1984-11-08 1987-01-20 Spacelabs, Inc. Addressing for a multipoint communication system for patient monitoring
FR2626426B1 (fr) * 1988-01-22 1994-02-25 Telic Alcatel Systeme de commutation temporelle
GB2228834B (en) * 1989-02-22 1992-12-23 Stc Plc Transmission networks
US5297169A (en) * 1991-06-28 1994-03-22 Telefonaktiebolaget L M Ericsson Equalizer training in a radiotelephone system
US5757788A (en) * 1996-01-11 1998-05-26 Matsushita Electric Ind. Digital radio communication system with efficient audio and non-audio data transmission
US6674766B1 (en) * 2000-06-07 2004-01-06 Lucent Technologies Inc. Method and apparatus for plug-and-shift packing of time slots
CN1773892B (zh) * 2004-11-08 2011-05-11 中兴通讯股份有限公司 脉冲编码调制系统增量自动时隙配置方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3649763A (en) * 1970-05-27 1972-03-14 Bell Telephone Labor Inc Time division switching system
US3787631A (en) * 1972-12-11 1974-01-22 Bell Telephone Labor Inc Time slot number compensating arrangement
US3982076A (en) * 1974-12-23 1976-09-21 Bell Telephone Laboratories, Incorporated Network control circuit for a time division switching system
US4143241A (en) * 1977-06-10 1979-03-06 Bell Telephone Laboratories, Incorporated Small digital time division switching arrangement
JPS5810022B2 (ja) * 1978-05-24 1983-02-23 富士通株式会社 時分割多重回線割当て制御方式
US4228536A (en) * 1979-05-29 1980-10-14 Redcom Laboratories, Inc. Time division digital communication system
JPS5730490A (en) * 1980-07-31 1982-02-18 Anritsu Corp Broad-band terminal equipment system of time-division electronic private branch exchange
US4450556A (en) * 1980-10-17 1984-05-22 Northern Telecom Limited Digital signal subscriber loop and interface circuit
US4390982A (en) * 1981-01-14 1983-06-28 International Telephone And Telegraph Corporation Digital PBX system
US4432089A (en) * 1981-12-24 1984-02-14 Motorola, Inc. Digital loop transceiver for interfacing a digital PABX to a digital subscriber set via a subscriber line

Also Published As

Publication number Publication date
NL192173C (nl) 1997-02-04
GB2128850B (en) 1985-11-13
GB8327049D0 (en) 1983-11-09
GB2128850A (en) 1984-05-02
US4510596A (en) 1985-04-09
CH663306A5 (de) 1987-11-30
SE8305237D0 (sv) 1983-09-28
SE458247B (sv) 1989-03-06
SE8305237L (sv) 1984-04-13
DE3336641A1 (de) 1984-04-12
DE3336641C2 (de) 1996-05-09
NL8303490A (nl) 1984-05-01
CA1200330A (en) 1986-02-04
JPS5986991A (ja) 1984-05-19
FR2534436B1 (fr) 1987-10-16
NL192173B (nl) 1996-10-01
FR2534436A1 (fr) 1984-04-13

Similar Documents

Publication Publication Date Title
US5655149A (en) System for identifying a primary processor and non-primary processors after system reboot independent of processor positions and without using default primary processor identification
FI74574C (fi) Saett att kommunicera mellan ett flertal terminaler samt digitalkommunikationsanordning med foerdelad styrning foer tillaempning av saettet.
FI74573C (fi) Digitalomkopplingselement med flera portar.
FI74861B (fi) Digitalomkopplingsnaet.
JPH0552118B2 (ja)
US5828664A (en) Integrated network switch having mixed mode switching with selectable full frame/half frame switching
US7110353B1 (en) Distributed digital cross-connect system and method
US5724347A (en) Integrated network switch having universal shelf architecture with flexible shelf mapping
JPS61195041A (ja) 通信サブシステム
US5583856A (en) Integrated network switch with large capacity switch architecture using selectable interfaces between peripherals and switch memories
US4672604A (en) Time slot polling arrangement for multiple stage time division switch
JPH0342759B2 (ja)
US4534023A (en) Plural communication channel protocol support systems
US4530092A (en) Distributed switching system having multiple time slot interchanger nodes
US5748627A (en) Integrated network switch with flexible serial data packet transfer system
CA2151293C (en) Improvements in or relating to integrated network switch with variable functions
US5631955A (en) Option bus
JPH04287494A (ja) 時分割スイッチ及びかかるスイッチを構成する接続モジュール
US4633461A (en) Switching control for multiple stage time division switch
CA2151292C (en) Integrated network switch with variable functions
GB2168572A (en) Communication system
JP2002502167A (ja) 複数チャネル加入者線カード
JP2002524889A (ja) 遠隔通信スイッチノードのためのリソースインタフェイスユニット
US5408467A (en) Transmit-receive unit for digital loop carrier transmission systems
JPH0338197A (ja) マルチメディア交換方式

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees