JPH03289700A - グラフィック表示装置 - Google Patents
グラフィック表示装置Info
- Publication number
- JPH03289700A JPH03289700A JP2091460A JP9146090A JPH03289700A JP H03289700 A JPH03289700 A JP H03289700A JP 2091460 A JP2091460 A JP 2091460A JP 9146090 A JP9146090 A JP 9146090A JP H03289700 A JPH03289700 A JP H03289700A
- Authority
- JP
- Japan
- Prior art keywords
- graphic
- display
- video
- display device
- screen data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000015654 memory Effects 0.000 claims abstract description 12
- 238000006243 chemical reaction Methods 0.000 claims description 23
- 238000010586 diagram Methods 0.000 description 3
- 238000012544 monitoring process Methods 0.000 description 2
- 238000007796 conventional method Methods 0.000 description 1
- 230000004044 response Effects 0.000 description 1
Landscapes
- Digital Computer Display Output (AREA)
- Image Generation (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
この発明は通常のグラフィック画面にビデオ画像を表示
するグラフィック表示装置に関し、例えばプラント監視
用の表示装置等において、運転監視・制御用のグラフィ
ック画面に、監視用ビデオカメラの画像をウィンドウ表
示させて、CRT表示器1台を多目的な監視に用いるよ
うなグラフィック表示装置に関するものである。
するグラフィック表示装置に関し、例えばプラント監視
用の表示装置等において、運転監視・制御用のグラフィ
ック画面に、監視用ビデオカメラの画像をウィンドウ表
示させて、CRT表示器1台を多目的な監視に用いるよ
うなグラフィック表示装置に関するものである。
第3図は例えば特開昭63−174091号公報に示さ
れた従来のグラフィック表示装置を示し。
れた従来のグラフィック表示装置を示し。
図において、1はCRT表示器、2はマイクロプロセッ
サ(以下、MPUという)、31..32はグラフィッ
クプロセッサ(以下、GPUという)で、これらはMP
U2によって制御される。41゜42は画像表示メモリ
(以下、FMという)であり、41はビデオ信号用、4
2は通常のグラフィック画面用である。51.52はデ
ィジタル/アナログ変換回路(以下、D/A変換回路と
いう)で、それぞれFM41.42からのディジタル描
画データをRGB等のCRT表示信号に変換する。
サ(以下、MPUという)、31..32はグラフィッ
クプロセッサ(以下、GPUという)で、これらはMP
U2によって制御される。41゜42は画像表示メモリ
(以下、FMという)であり、41はビデオ信号用、4
2は通常のグラフィック画面用である。51.52はデ
ィジタル/アナログ変換回路(以下、D/A変換回路と
いう)で、それぞれFM41.42からのディジタル描
画データをRGB等のCRT表示信号に変換する。
6はスイッチで、2つのD/A変換回路51,52のC
RT表示信号の同期をとりながら、これらを切り換える
。7は切り換え指定回路で、スイッチロに切り換え制御
信号を送出する。8はアナログ/ディジタル変換回路(
以下、A/D変換回路という)で、NTSC信号等のビ
デオ信号をディジタイズする。
RT表示信号の同期をとりながら、これらを切り換える
。7は切り換え指定回路で、スイッチロに切り換え制御
信号を送出する。8はアナログ/ディジタル変換回路(
以下、A/D変換回路という)で、NTSC信号等のビ
デオ信号をディジタイズする。
次に動作について説明する。まず、入力されたビデオ信
号を、通常のグラフィック画面上にウィンドウ表示する
ときの動作を述べる。MPU2は通常のグラフィック表
示のための画面データの描画命令をGPU32に対して
与える。GPU32は要求された画面データを、表示イ
メージの形でFM42に対して描画する。FM42は描
画されたデータをCRT表示器1の表示走査線に対応さ
せて、1ラインずつD/A変換回路52に送出する。D
/A変換回路52は入力されたlライン毎のデータをR
GB信号に変換して、スイッチ6に入力する。
号を、通常のグラフィック画面上にウィンドウ表示する
ときの動作を述べる。MPU2は通常のグラフィック表
示のための画面データの描画命令をGPU32に対して
与える。GPU32は要求された画面データを、表示イ
メージの形でFM42に対して描画する。FM42は描
画されたデータをCRT表示器1の表示走査線に対応さ
せて、1ラインずつD/A変換回路52に送出する。D
/A変換回路52は入力されたlライン毎のデータをR
GB信号に変換して、スイッチ6に入力する。
一方、ビデオ信号はA/D変換回路8でディジタイズさ
れ、画像イメージの形でFM41に描画される。FM4
1の描画データは、上記FM42の描画データの場合と
まったく同様にして、GPU31とD/A変換回路51
によってRGB信号に変換され、スイッチ6に入力され
る。このとき、MPU2はGPU31,32に対する制
御および切り換え指定回路7に対する切り換え設定を行
う。
れ、画像イメージの形でFM41に描画される。FM4
1の描画データは、上記FM42の描画データの場合と
まったく同様にして、GPU31とD/A変換回路51
によってRGB信号に変換され、スイッチ6に入力され
る。このとき、MPU2はGPU31,32に対する制
御および切り換え指定回路7に対する切り換え設定を行
う。
このため、スイッチ6では、2つのRGB信号の同期を
とりつつ、切り換え指定回路7からの切り換え信号によ
って、これら2つのRGB信号を選択して、CRT表示
器1に送出し、表示を行う。
とりつつ、切り換え指定回路7からの切り換え信号によ
って、これら2つのRGB信号を選択して、CRT表示
器1に送出し、表示を行う。
従来のグラフィック表示装置は以上のように構成されて
いるので、グラフィック表示のための画面データおよび
ビデオ信号の処理のために、各lずつのGPU31,3
2.画像表示メモリ41゜42、D/A変換回路51.
52が必要となり、回路が複雑かつ高価になるとともに
、2つのRGB信号の同期をとる必要があり、このため
の回路も複雑化するなどの課題があった。
いるので、グラフィック表示のための画面データおよび
ビデオ信号の処理のために、各lずつのGPU31,3
2.画像表示メモリ41゜42、D/A変換回路51.
52が必要となり、回路が複雑かつ高価になるとともに
、2つのRGB信号の同期をとる必要があり、このため
の回路も複雑化するなどの課題があった。
この発明は上記のような課題を解消するためになされた
ものであり、回路を簡単かつ安価に得ながら、従来同様
に画面データ上にビデオ画像をオーバライトしてCRT
表示できるグラフィック表示装置を得ることを目的とす
る。
ものであり、回路を簡単かつ安価に得ながら、従来同様
に画面データ上にビデオ画像をオーバライトしてCRT
表示できるグラフィック表示装置を得ることを目的とす
る。
この発明はグラフィック表示のための画面データが描画
される画像表示メモリと、ディジタイズしたビデオ信号
を格納するビデオバッファとを設け、上記ビデオ信号を
グラフィックプロセッサによって上記画像データ上にオ
ーバライトし、このオーバライトした画面データを1ラ
イン毎にディジタル/アナログ変換回路によりアナログ
変換して、CRT表示器に表示させるようにしたもので
ある。
される画像表示メモリと、ディジタイズしたビデオ信号
を格納するビデオバッファとを設け、上記ビデオ信号を
グラフィックプロセッサによって上記画像データ上にオ
ーバライトし、このオーバライトした画面データを1ラ
イン毎にディジタル/アナログ変換回路によりアナログ
変換して、CRT表示器に表示させるようにしたもので
ある。
この発明における画像表示メモリには先に通常のグラフ
ィック画面データを描画しておき、次にグラフィックプ
ロセッサがビデオバッファの内容を読み込むと同時に画
像表示メモリに書き込む。
ィック画面データを描画しておき、次にグラフィックプ
ロセッサがビデオバッファの内容を読み込むと同時に画
像表示メモリに書き込む。
この時点で、ビデオ画像グラフィック画面にウィンドウ
の状態で重なったイメージとなり、従来のような画像表
示メモリの内容を表示するためのD/A変換回路、切り
換え指定回路、スイッチを不要とし、構成を簡素化する
。
の状態で重なったイメージとなり、従来のような画像表
示メモリの内容を表示するためのD/A変換回路、切り
換え指定回路、スイッチを不要とし、構成を簡素化する
。
以下、この発明の一実施例を図について説明する。第1
図において、8はビデオ信号をディジタイズするA/D
変換回路、9はビデオバッファであり、GPU3から読
み込みができるように、このGPU3に接続されている
。また、上記同様に、1はCRT表示器、2はMPU、
3はGPU、4はFM、5はD/A変換回路で、これら
が工っずつ用意されている。
図において、8はビデオ信号をディジタイズするA/D
変換回路、9はビデオバッファであり、GPU3から読
み込みができるように、このGPU3に接続されている
。また、上記同様に、1はCRT表示器、2はMPU、
3はGPU、4はFM、5はD/A変換回路で、これら
が工っずつ用意されている。
次に動作について説明する。通常のグラフィック表示の
ための画面データは、従来と同様の方法で、FM4に描
画される。第2図において、PLはその画面データを示
す。一方、ビデオ信号はA/D変換回路8によって従来
と同様にディジタイズされた後、表示イメージの形でビ
デオバッファ9に格納される。第2図において、P2は
そのビデオデータを示す。MPU2は必要に応じてビデ
オ画像をウィンドウ表示するために、GPU3に対して
ウィンドウ表示するためのビデオ画像データP3を読み
込ませ、さらにFM4にオーバライトする。このときの
FM4の内容の変化は第2図に示した通りである。FM
4のデータは従来と同様の方法でCRTの走査線に対応
してエライン毎にD/A変換回路5に送出され、RGE
信号に変換されて、CRT表示表示器衣示される。この
ように、この実施例では、2つのRGB信号を扱わない
ため、RGB信号の同期をとる必要がなく、ビデオ信号
を通常のグラフィック画面に重ねて表示することができ
、従って、従来のようにGPU。
ための画面データは、従来と同様の方法で、FM4に描
画される。第2図において、PLはその画面データを示
す。一方、ビデオ信号はA/D変換回路8によって従来
と同様にディジタイズされた後、表示イメージの形でビ
デオバッファ9に格納される。第2図において、P2は
そのビデオデータを示す。MPU2は必要に応じてビデ
オ画像をウィンドウ表示するために、GPU3に対して
ウィンドウ表示するためのビデオ画像データP3を読み
込ませ、さらにFM4にオーバライトする。このときの
FM4の内容の変化は第2図に示した通りである。FM
4のデータは従来と同様の方法でCRTの走査線に対応
してエライン毎にD/A変換回路5に送出され、RGE
信号に変換されて、CRT表示表示器衣示される。この
ように、この実施例では、2つのRGB信号を扱わない
ため、RGB信号の同期をとる必要がなく、ビデオ信号
を通常のグラフィック画面に重ねて表示することができ
、従って、従来のようにGPU。
FMおよびD/A変換回路を2系統分用意する必要がな
くなる。本発明によれば、ビデオバッファの内容をFM
に複写することにより簡単で安価にビデオ画像を表示す
ることができる。また、MPU2によってA/D変換回
路8におけるA/D変換のタイミングを制御することも
できる。
くなる。本発明によれば、ビデオバッファの内容をFM
に複写することにより簡単で安価にビデオ画像を表示す
ることができる。また、MPU2によってA/D変換回
路8におけるA/D変換のタイミングを制御することも
できる。
以上のように、この発明によればグラフィック表示のた
めの画面データが描画されるFMと、ディジタイズした
ビデオ信号を格納するビデオバッファを設け、上記ビデ
オ信号をGPUによって上記画像データ上にオーバライ
トし、このオーバライトした画面データを1ライン毎に
D/A変換回路によりアナログ変換して、CRT表示器
に表示させるように構成したので、Wi単かつ安価な回
路によって、ビデオ画像をグラフィック画面にウィンド
ウの状態で重ね合わせて、CRT表示器に表示できるも
のが得られる効果がある。
めの画面データが描画されるFMと、ディジタイズした
ビデオ信号を格納するビデオバッファを設け、上記ビデ
オ信号をGPUによって上記画像データ上にオーバライ
トし、このオーバライトした画面データを1ライン毎に
D/A変換回路によりアナログ変換して、CRT表示器
に表示させるように構成したので、Wi単かつ安価な回
路によって、ビデオ画像をグラフィック画面にウィンド
ウの状態で重ね合わせて、CRT表示器に表示できるも
のが得られる効果がある。
第1図はこの発明の一実施例によるグラフィック表示装
置を示すブロック図、第2図はこの発明によるビデオ画
像をグラフィック画面データにウィンドウ描画する原理
説明図、第3図は従来のグラフィック表示装置を示すブ
ロック図である。 1はCRT表示器、2はマイクロプロセッサ(MPU)
、3はグラフィックプロセッサ(GPU)、4は画像表
示メモリ(FM) 、5はディジタル/アナログ変換回
路(D/A変換回路)、9はビデオバッファである。 なお、図中、同一符号は同一、または相当部分を示す。 第 2 図
置を示すブロック図、第2図はこの発明によるビデオ画
像をグラフィック画面データにウィンドウ描画する原理
説明図、第3図は従来のグラフィック表示装置を示すブ
ロック図である。 1はCRT表示器、2はマイクロプロセッサ(MPU)
、3はグラフィックプロセッサ(GPU)、4は画像表
示メモリ(FM) 、5はディジタル/アナログ変換回
路(D/A変換回路)、9はビデオバッファである。 なお、図中、同一符号は同一、または相当部分を示す。 第 2 図
Claims (1)
- グラフィック表示のための画面データが表示イメージ
の形で描画される画像表示メモリと、この画像表示メモ
リとは独立して設けられ、デイジタイズしたビデオ信号
を表示イメージの形で格納するビデオバッファと、この
ビデオバッファからウィンドウ表示するビデオ信号を読
み出して、上記画像表示メモリ上の画面データ上にオー
バライトするグラフィックプロセッサと、上記画像表示
メモリ上の画面データを1ラインごとにアナログ変換し
てCRT表示器に表示させるディジタル/アナログ変換
回路とを備えたグラフィック表示装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2091460A JPH03289700A (ja) | 1990-04-06 | 1990-04-06 | グラフィック表示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2091460A JPH03289700A (ja) | 1990-04-06 | 1990-04-06 | グラフィック表示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH03289700A true JPH03289700A (ja) | 1991-12-19 |
Family
ID=14026983
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2091460A Pending JPH03289700A (ja) | 1990-04-06 | 1990-04-06 | グラフィック表示装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH03289700A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06110643A (ja) * | 1992-08-28 | 1994-04-22 | Internatl Business Mach Corp <Ibm> | 直視不能なデータへのアクセスのためのシステム及び方法 |
US7193728B2 (en) | 2002-08-07 | 2007-03-20 | Advantest Corporation | Processing apparatus, processing method and position detecting device |
US7253443B2 (en) | 2002-07-25 | 2007-08-07 | Advantest Corporation | Electronic device with integrally formed light emitting device and supporting member |
-
1990
- 1990-04-06 JP JP2091460A patent/JPH03289700A/ja active Pending
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06110643A (ja) * | 1992-08-28 | 1994-04-22 | Internatl Business Mach Corp <Ibm> | 直視不能なデータへのアクセスのためのシステム及び方法 |
US7253443B2 (en) | 2002-07-25 | 2007-08-07 | Advantest Corporation | Electronic device with integrally formed light emitting device and supporting member |
US7193728B2 (en) | 2002-08-07 | 2007-03-20 | Advantest Corporation | Processing apparatus, processing method and position detecting device |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5642498A (en) | System for simultaneous display of multiple video windows on a display device | |
EP0744731B1 (en) | Method and apparatus for synchronizing video and graphics data in a multimedia display system including a shared frame buffer | |
EP0366871B1 (en) | Apparatus for processing video signal | |
US5504536A (en) | Image display apparatus | |
JP2003177730A (ja) | 多重ディスプレイシステム及び該方法 | |
JPH03289700A (ja) | グラフィック表示装置 | |
JP2001222270A (ja) | ビデオ信号処理システム及びビデオ信号処理方法 | |
JP2001103392A (ja) | 画像枠生成回路及びそれを用いたデジタルテレビシステム | |
JPH0636020A (ja) | 撮像監視装置 | |
JPH08328528A (ja) | 画像処理装置 | |
JP3966121B2 (ja) | 画面合成型表示装置 | |
JPS63175888A (ja) | 表示装置 | |
JP3122996B2 (ja) | 動画・静止画表示装置 | |
JPH03274979A (ja) | 画像表示装置 | |
JP2580815B2 (ja) | 半導体メモリ | |
JP2000125284A (ja) | 監視カメラシステム | |
JPH05173530A (ja) | 多入力映像信号表示装置 | |
JP2506897B2 (ja) | マルチウィンドウ表示制御方式 | |
JPH10320165A (ja) | マルチ表示装置 | |
JP2882477B2 (ja) | 画像処理装置 | |
JPH05173525A (ja) | 2入力映像信号表示装置 | |
JPH099164A (ja) | 多画面信号処理装置 | |
JPS62281571A (ja) | 映像処理装置 | |
JPH0431892A (ja) | ビデオ信号表示装置 | |
JPH0781859A (ja) | エレベータシステムにおける情報表示システム |