JPH0327432A - 電子ディスク装置 - Google Patents

電子ディスク装置

Info

Publication number
JPH0327432A
JPH0327432A JP1162238A JP16223889A JPH0327432A JP H0327432 A JPH0327432 A JP H0327432A JP 1162238 A JP1162238 A JP 1162238A JP 16223889 A JP16223889 A JP 16223889A JP H0327432 A JPH0327432 A JP H0327432A
Authority
JP
Japan
Prior art keywords
ecc
electronic disk
error
disk device
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1162238A
Other languages
English (en)
Inventor
Hironori Mizoguchi
溝口 博教
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP1162238A priority Critical patent/JPH0327432A/ja
Publication of JPH0327432A publication Critical patent/JPH0327432A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、電子ディスク装置に関し、特に、二重書き構
成において第1または第2の電子ディスク装置の障害復
旧時等に第2または第1の電子ディスク装置から第1ま
たは第2の電子ディスク装置へのデータコピーを行う電
子ディスク装置に関する。
従来の技術 従来、この種の電子ディスク装置は、アンコレクタブル
エラーの発生するデータであることを識別する情報を、
第1または第2の電子ディスク装置から第2または第1
の電子ディスク装置ヘテータコピーする手段を有してい
なかった。
発明が解決しようとする課題 上述した従来の電子ディスク装置は、第1または第2の
電子ディスク装置から第2または第1の電子ディスク装
置へのデータコピー処理において、アンコレクタブルエ
ラーを検出してもデータコピー処理を継続すると、第2
または第1の電子ディスク装置において誤ったデータに
対してECC(エラーコレクションコード)が生成され
、そのデータを読出した場合には、誤ったデータかエラ
ーとならずに読出されるという欠点がある。
本発明は従来の上記実情に鑑みてなされたものであり、
従って本発明の目的は、従来の技術に内在する上記欠点
を解消し、いわゆるテータ化c−tの発生を除去するこ
とを可能とした新規な電子テイスク装置を提供すること
にある。
課題を解決するための手段 上記目的を達成する為に、本発明に係る電子ディスク装
置は、電子ディスク処理装置、第1の電子ディスク装置
及ひ第2の電子ディスク装置を含む電子ディスクサブシ
ステムにおいて、電子ディスク処理装置、第1の電子デ
ィスク装置及び第2の電子ディスク装置はそれぞれ接続
されており、前記第1の電子ディスク装置及び第2の電
子ディスク装置は共に電子ディスク処理装置とのインタ
フェースを制御する電子ディスクインタフェース制御回
路と、前記第2の電子ディスク装置または第1の電子デ
ィスク装置とのインタフェースを制御するコピーインタ
フェース制御回路と、データ及びECCの格納を行うメ
モリ回路と、該メモリ回路に格納するECCの生成とE
CCエラーの検出及び修正を行うECC生成修正回路と
、前記メモリ回路の読み書きを制御するメモリ制御回路
と、前記ECC生成修正回路にまり生成されたECCの
数ビットを反転してアンコレクタブルエラーの発生する
データを作るエラー発生回路とを有し、前記第1の電子
ディスク装置と前記第2の電子ディスク装置は二重書き
構成であり、通常前記電子ディスク処理装置とのデータ
の読み書き処理においては前記エラー発生回路を機能さ
ぜずに前記ECC生成修正回路においてECC生成及び
ECCエラー検出、修正を行い、前記第1または第2の
電子ディスク装置の障害復旧時等のデータコピー処理に
おいては前記第2または第1の電子ディスク装置のエラ
ー発生回路を機能さぜずに前記ECC生成修正回路によ
りECCエラーの検出及び訂正を行い、前記コピーイン
タフェース制御回路によりECC生或修正回路でアンコ
レクタブルエラーが検出されたか検出されなかったかを
示すエラー情報と共に前記ECC生成修正回路により訂
正を行ったデータを前記第1または第2の電子ディスク
装置の前記コピーインタフェース制御回路に転送し、転
送されたデータに対し前記ECC生成修正回路によりE
CCを生成し、前記コピーインタフェース制御回路に転
送されたエラー情報によりアンコレクタブルエラーが検
出されていれば、前記エラー発生回路によりECCの数
ビットを反転し、アンコレクタブルエラーの発生するデ
ータを作り前記メモリ回路に書込み、アンコレクタブル
5 6 エラーが検出されていなければ、エラー発生回路を機能
させずにメモリ回路に書込みを行うように構戒される。
実施例 次に本発明をその好ましい一実胤例について図面を参照
して具体的に説明する。
第1図は本発明の一実施例を示すブロックtllI戒図
である。
第1図において、本発明の一実施例における電子ディス
ク処理装置1は、第1の電子ディスク装置2及び第2の
電子ディスク装置3に接続されている。第1の電子ディ
スク装置2及び第2の電子ディスク装置3は共に電子デ
ィスク処理装置1とのインタフェースを制御する電子デ
ィスクインタフェース制御回路21(31)と、第2の
電子ディスク装置3または第1の電子ディスク装置2と
のインタフェースを制御するコピーインタフェース制御
回路22(32)と、データ及びECCの格納を行うメ
モリ回路26(36)と、メモリ回路26(36)に格
納するECCの生成とECCエラーの検出及び修正を行
うECC生或修正回路24(34)と、メモリ回路26
(36〉の読み書きを制御するメモリ制御回路23(3
3)と、ECC生成修正回路24(34)により生或さ
れたECCの数ビット(bit)を反転してアンコレク
タブルエラーの発生するデータを作るエラー発生回路2
5(35>とを有している。第1の電子ディスク装置2
と第2の電子ディスク装置3は一重書き構或である。
通常電子ディスク処理装置1とのデータの読み書き処理
においてはエラー発生回路25(35)を機能させずに
ECC生成修正回路24(34)においてECC生成及
びECCエラー検出、修正を行う。
第2の電子ディスク装置3の障害復旧時等のデータコピ
ー処理においては、第1の電子ディスク装置2のエラー
発生回i¥825を機能させずにECC生成修正回路2
4によりECCエラーの検出及び訂正を行い、コピーイ
ンタフェース制御回路22によりECC生成修正回路2
4でアンコレクタブルエラーを検出した場合にはえら情
報パス4に゛1″を出力し、アンコレクタブルエラーを
検出しなかった場合には゛O′゛を出力ずると共に、E
CC生成修正回路24で訂正を行ったデータを第2の電
子ディスク装置3のコピーインタフェース制御回路32
に転送する。転送されたデータに対し、ECC生或修正
回路34によりECCを生成し、コピーインタフェース
制御回路32に入力されているエラー情報パス4が“1
゜′であればエラー発生回路35によりECCの数ビッ
トを反転し、アンコレクタブルエラーの発生するデータ
を作りメモリ回路36に書込み、エラー情報パス4が゛
0″′であればエラー発生回路35を機能させずにメモ
リ回路36に書込みを行う。
第1の電子ディスク装置2の障害復旧時等のデータコピ
ー処理においても上記と同様に、第2の電子ディスク装
置3のエラー発生回路35を機能させずにECC生成修
正回路35によりECCエラーの検出及び訂正を行い、
コピーインタフェース制御回路32によりECC生成修
正回路34でアンコレクタブルエラーを検出した場合に
はエラー情報パス4“1″を出力し、アンコレクタブル
エラーを検出しなかった場合には“o″を出力すると共
に、ECC生成修正回路34で訂正を行ったデータを第
1の電子ディスク装W2のコピーインタフェース制御回
路22に転送する。転送されたデータに対し、ECC生
成修正回路24により、ECCを生成し、コピーインタ
フェース制御回路22に入力されているエラー情報パス
4が“1”゜であればエラー発生回路25によりECC
の数ビットを反転し、アンコレクタブルエラーの発生ず
るデータを作りメモリ回路26に書込み、エラー情報パ
ス4が“O゛であればエラー発生回路25を機能させず
にメモリ回路26に書込みを行う。
発明の効果 以上説明したように、本発明によれば、第1または第2
の電子ディスク装置から第2または第1の電子ディスク
装置へのデータコピー処理においてアンコレクタブルエ
ラーの発生するようなデータを読出した場合にデータコ
ピー処理を継続しても、第2または第1の電子ディスク
装置においてアンコレクタブルエラーを検出することに
より、データ化けが発生しないという効果が得られる。
9 10
【図面の簡単な説明】
第1図は、本発明に係る電子ディスクサブシステムの一
実施例を示すブロック構成図である。 1・・・電子ディスク処理装置、2・・・第1の電子デ
ィスク装置、3・・・第2の電子ディスク装置、2l・
・・電子ディスクインタフェース制御回路、22・・・
コピーインタフェース制御回路、23・・・メモリ制御
回路、24・・・ECC生成修正回路、25・・・エラ
ー発生回路、26・・・メモリ回路、3l・・・電子デ
ィスクインタフェース制御回路、32・・・コピーイン
タフェース制御回路、33・・・メモリ制御回路、34
・・・ECC生成修正回路、35・・・エラー発生回路
、36・・・メモリ回路、4・・・エラー情報パス

Claims (1)

    【特許請求の範囲】
  1. 電子ディスク処理装置、第1の電子ディスク装置及び第
    2の電子ディスク装置を含む電子ディスクサブシステム
    において、前記電子ディスク処理装置は前記第1の電子
    ディスク装置及び前記第2の電子ディスク装置と接続さ
    れており、前記第1の電子ディスク装置及び前記第2の
    電子ディスク装置は共に前記電子ディスク処理装置との
    インタフェースを制御する電子ディスクインタフェース
    制御回路と、前記第2の電子ディスク装置または前記第
    1の電子ディスク装置とのインタフェースを制御するコ
    ピーインタフェース制御回路と、データ及びECCの格
    納を行うメモリ回路と、前記メモリ回路に格納するEC
    Cの生成とECCエラーの検出及び修正を行うECC生
    成修正回路と、前記メモリ回路の読み書きを制御するメ
    モリ制御回路と、前記ECC生成修正回路により生成さ
    れたECCの数ビットを反転してアンコレクタブルエラ
    ーの発生するデータを作るエラー発生回路とを有し、前
    記第1の電子ディスク装置と前記第2の電子ディスク装
    置は二重書き構成であり、前記電子ディスク処理装置と
    のデータの読み書き処理においては前記エラー発生回路
    を機能させずに前記ECC生成修正回路においてECC
    の生成及びECCエラー検出、修正を行い、前記第1ま
    たは第2の電子ディスク装置の障害復旧時等のデータコ
    ピー処理においては、前記第2または第1の電子ディス
    ク装置の前記エラー発生回路を機能させずに前記ECC
    生成修正回路によりECCエラーの検出及び訂正を行い
    、前記コピーインタフェース制御回路により前記ECC
    生成修正回路でアンコレクタブルエラーが検出されたか
    検出されなかつたかを示すエラー情報と共に前記ECC
    生成修正回路で訂正を行ったデータを前記第1または第
    2の電子ディスク装置の前記コピーインタフェース制御
    回路に転送し、転送されたデータに対し前記ECC生成
    修正回路によりECCを生成し、前記コピーインタフェ
    ース制御回路に転送されたエラー情報によりアンコレク
    タブルエラーが検出されていれば前記エラー発生回路に
    よりECCの数ビットを反転してアンコレクタブルエラ
    ーの発生するデータを作り前記メモリ回路に書込み、ア
    ンコレクタブルエラーが検出されていなければ前記エラ
    ー発生回路を機能させずに前記メモリ回路に書き込むこ
    とを特徴とする電子ディスク装置。
JP1162238A 1989-06-23 1989-06-23 電子ディスク装置 Pending JPH0327432A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1162238A JPH0327432A (ja) 1989-06-23 1989-06-23 電子ディスク装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1162238A JPH0327432A (ja) 1989-06-23 1989-06-23 電子ディスク装置

Publications (1)

Publication Number Publication Date
JPH0327432A true JPH0327432A (ja) 1991-02-05

Family

ID=15750608

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1162238A Pending JPH0327432A (ja) 1989-06-23 1989-06-23 電子ディスク装置

Country Status (1)

Country Link
JP (1) JPH0327432A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8095013B2 (en) 2008-02-05 2012-01-10 Fuji Xerox Co., Ltd. Storage device, storage device array, and data processing system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8095013B2 (en) 2008-02-05 2012-01-10 Fuji Xerox Co., Ltd. Storage device, storage device array, and data processing system

Similar Documents

Publication Publication Date Title
JPS592057B2 (ja) エラ−訂正・検出方式
JPH0327432A (ja) 電子ディスク装置
JPH04115340A (ja) 二重化記憶回路
JPH06149685A (ja) メモリエラー回復装置
JPH0327433A (ja) 電子ディスク装置
JPH0312756A (ja) 電子ディスク装置
JP2601038B2 (ja) マイクロプログラムのエラー検出・訂正装置
JPH0667989A (ja) 記憶装置のパトロール回路
JP2518333B2 (ja) 記憶装置
JPH0520215A (ja) 情報処理装置
JPH0756816A (ja) メモリの制御装置
JPH04367046A (ja) 情報処理装置
JPH03152643A (ja) ダブルビットエラー制御回路
JPH0588992A (ja) メモリ制御方式
JPS6223337B2 (ja)
JPS6327940A (ja) 記憶制御装置
JPS6232826B2 (ja)
JPH02178722A (ja) 電子ディスク装置
JPH02205955A (ja) メモリ装置のエラー処理方式
JPS6155131B2 (ja)
JPS5823679B2 (ja) 記憶装置
JPH054266U (ja) メモリ装置
JPH04332046A (ja) 情報処理装置
JPH05241869A (ja) 情報処理装置のエラー検出回路
JPS6232825B2 (ja)