JPH03251074A - ボルテージレギュレータ - Google Patents
ボルテージレギュレータInfo
- Publication number
- JPH03251074A JPH03251074A JP4665790A JP4665790A JPH03251074A JP H03251074 A JPH03251074 A JP H03251074A JP 4665790 A JP4665790 A JP 4665790A JP 4665790 A JP4665790 A JP 4665790A JP H03251074 A JPH03251074 A JP H03251074A
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- output
- regulator
- oscillation
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000010355 oscillation Effects 0.000 claims abstract description 21
- 238000010586 diagram Methods 0.000 description 4
- 230000000694 effects Effects 0.000 description 2
Landscapes
- Continuous-Control Power Sources That Use Transistors (AREA)
- Dc-Dc Converters (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明はボルテージレギュレータに関するものであり、
とりわけスイッチングレギュレータとシリーズレギュレ
ータを組み合わせた昇降圧型のボルテージレギュレータ
に関するものである。
とりわけスイッチングレギュレータとシリーズレギュレ
ータを組み合わせた昇降圧型のボルテージレギュレータ
に関するものである。
本発明はスイッチングレギュレータとシリーズレギュレ
ータとから構成され、それらをカスケード接続した昇降
圧型のボルテージレギュレータにおいて、該ボルテージ
レギュレータに入力される電圧が、スイッチングレギュ
レータが発生する電圧より高い場合には、スイッチング
レギュレータの一部を構成している発振回路の発振を停
止させることによって、該ボルテージレギュレータの消
費電流を低減させるものである。
ータとから構成され、それらをカスケード接続した昇降
圧型のボルテージレギュレータにおいて、該ボルテージ
レギュレータに入力される電圧が、スイッチングレギュ
レータが発生する電圧より高い場合には、スイッチング
レギュレータの一部を構成している発振回路の発振を停
止させることによって、該ボルテージレギュレータの消
費電流を低減させるものである。
従来のボルテージレギュレータの回路図を第2図に示す
。入力端子lから入力電圧■、が入力され、コイルとダ
イオードを通してスイッチングレギュレータ11の出力
端子2に出力される。出力端子2は抵抗を介して、誤差
増幅器3に入力され、出力端子2の出力電圧V5@を一
定にするように制御する。誤差増幅器3と発振回路4と
の出力はゲート回路5を介して制御トランジスタ6のゲ
ートに入力される。ここまでの部分がスイッチングレギ
ュレータ11である0本回路は昇圧チョッパ型のスイッ
チングレギュレータの基本回路であり、その動作原理は
広く知られているためここでは説明を省略する。さらに
スイッチングレギュレータ11の出力端子2は、制御ト
ランジスタ7を通してシリーズレギュレータ10の出力
端子8に出力される。
。入力端子lから入力電圧■、が入力され、コイルとダ
イオードを通してスイッチングレギュレータ11の出力
端子2に出力される。出力端子2は抵抗を介して、誤差
増幅器3に入力され、出力端子2の出力電圧V5@を一
定にするように制御する。誤差増幅器3と発振回路4と
の出力はゲート回路5を介して制御トランジスタ6のゲ
ートに入力される。ここまでの部分がスイッチングレギ
ュレータ11である0本回路は昇圧チョッパ型のスイッ
チングレギュレータの基本回路であり、その動作原理は
広く知られているためここでは説明を省略する。さらに
スイッチングレギュレータ11の出力端子2は、制御ト
ランジスタ7を通してシリーズレギュレータ10の出力
端子8に出力される。
出力端子8からは抵抗を介して、誤差増幅器9を入力さ
れ、該誤差増幅器9の出力は制御トランジスタ7のゲー
トに入力される。ここまでの部分がシリーズレギュレー
タ10である。
れ、該誤差増幅器9の出力は制御トランジスタ7のゲー
トに入力される。ここまでの部分がシリーズレギュレー
タ10である。
しかし、従来例では次のような課題がある。入力電圧■
7..がスイッチングレギュレータ11の出力端子2の
出力電圧VSWより大きい場合には、スイッチングレギ
ュレータ11はその本来の機能である昇圧動作を停止す
る。すなわち誤差増幅器3の出力は1,0−レベルにな
り、この結果、制?11 t□シランスタロは0FFL
[ける。しかし、この場合でも発振回路4は発振を継続
しており、多大な消費電流を浪費しているという!!l
!nがある。
7..がスイッチングレギュレータ11の出力端子2の
出力電圧VSWより大きい場合には、スイッチングレギ
ュレータ11はその本来の機能である昇圧動作を停止す
る。すなわち誤差増幅器3の出力は1,0−レベルにな
り、この結果、制?11 t□シランスタロは0FFL
[ける。しかし、この場合でも発振回路4は発振を継続
しており、多大な消費電流を浪費しているという!!l
!nがある。
(!!f!題を解決するための手段)
本発明は、従来の技術の課題を解決することを目的とし
、消費電流を低減させたボルテージし・ギュレータを実
現できた。
、消費電流を低減させたボルテージし・ギュレータを実
現できた。
具体的には、スイッチングレギュレータ11の出力端子
の電圧をコンパレータによって検出し、定収上の電圧に
なったら、スイッチングレギュレータ11の発振回路4
の発振を停止させるものである。
の電圧をコンパレータによって検出し、定収上の電圧に
なったら、スイッチングレギュレータ11の発振回路4
の発振を停止させるものである。
以下、図面に従って本発明の実施例を詳細に説明する。
第1図は本発明によるボルテージ1ノギユレータの回路
図である。出力端子2に接続されている抵抗12をコン
パレータ13の正端子に入力し、負端子には基準電圧1
4を入力する。コンパレータ13の出力は発振回路4に
入力される。その他の部分は第2同と同様である。
図である。出力端子2に接続されている抵抗12をコン
パレータ13の正端子に入力し、負端子には基準電圧1
4を入力する。コンパレータ13の出力は発振回路4に
入力される。その他の部分は第2同と同様である。
以下、動作を説明する。入力端子1の入力電圧VINが
出力端子2の出力電圧VSWの設定値より小さい場合に
は、誤差増幅器3の出力はllighレヘルになり、制
御トランジスタ6は発振回路4の発振周波数でON、O
FFを繰り返し昇圧動作を行う。一方、入力電圧VIN
が出力端子2の出力電圧VSWの設定値より大きい場合
には、誤差増幅器3の出力はLOkレベルになり、制御
1ランジスクロはOFF シ続けるため昇圧動作を停止
する。さらに出力端子2に出力された電圧は、ンリーズ
レギュレータ)Oによって降圧され、出力端子8には一
定の電圧が出力される。ここで、出力端子2の電圧が設
定した出力電圧VSWより大きくなった場合、この事を
コンパレータ13で検出する。検出された出力信号、こ
の場合には旧ghレヘルであるが、この信号は発振回路
4に入力され、該発振回路4の発振を停止1−する信号
として使用される。
出力端子2の出力電圧VSWの設定値より小さい場合に
は、誤差増幅器3の出力はllighレヘルになり、制
御トランジスタ6は発振回路4の発振周波数でON、O
FFを繰り返し昇圧動作を行う。一方、入力電圧VIN
が出力端子2の出力電圧VSWの設定値より大きい場合
には、誤差増幅器3の出力はLOkレベルになり、制御
1ランジスクロはOFF シ続けるため昇圧動作を停止
する。さらに出力端子2に出力された電圧は、ンリーズ
レギュレータ)Oによって降圧され、出力端子8には一
定の電圧が出力される。ここで、出力端子2の電圧が設
定した出力電圧VSWより大きくなった場合、この事を
コンパレータ13で検出する。検出された出力信号、こ
の場合には旧ghレヘルであるが、この信号は発振回路
4に入力され、該発振回路4の発振を停止1−する信号
として使用される。
以上述べたように本発明によれば、スイッチング[・ギ
ルレータの出力にコンパレータを設け、該スイッチング
レギュレータの出)〕電圧を検出し、該桓出した信号を
発振回路の発振を停止さゼる信号とし2て使用すること
により、スイッチングレギュレータが4圧動作を行って
いない場合に消費電流を低減できるという効果がある。
ルレータの出力にコンパレータを設け、該スイッチング
レギュレータの出)〕電圧を検出し、該桓出した信号を
発振回路の発振を停止さゼる信号とし2て使用すること
により、スイッチングレギュレータが4圧動作を行って
いない場合に消費電流を低減できるという効果がある。
第1図は本発明のボルテージレギュレータの回路図、第
2図は従来のボルテージ1ノギユレータの回路[Aであ
る。 入力端子 ・出力端子 誤差増幅器 ・発振回路 ・シリーズレギュレータ スイッチングレギュレータ ・コンパレータ 以 上
2図は従来のボルテージ1ノギユレータの回路[Aであ
る。 入力端子 ・出力端子 誤差増幅器 ・発振回路 ・シリーズレギュレータ スイッチングレギュレータ ・コンパレータ 以 上
Claims (1)
- スイッチングレギュレータとシリーズレギュレータから
なるボルテージレギュレータにおいて、該スイッチング
レギュレータが昇圧動作を停止している時に、該スイッ
チングレギュレータの一部を構成する発振回路の発振を
停止させる手段を具備することを特徴としたボルテージ
レギュレータ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4665790A JPH03251074A (ja) | 1990-02-27 | 1990-02-27 | ボルテージレギュレータ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4665790A JPH03251074A (ja) | 1990-02-27 | 1990-02-27 | ボルテージレギュレータ |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH03251074A true JPH03251074A (ja) | 1991-11-08 |
Family
ID=12753402
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP4665790A Pending JPH03251074A (ja) | 1990-02-27 | 1990-02-27 | ボルテージレギュレータ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH03251074A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1993002407A1 (en) * | 1991-07-17 | 1993-02-04 | Halcro Nominees Pty Ltd | Improved power supply regulator |
-
1990
- 1990-02-27 JP JP4665790A patent/JPH03251074A/ja active Pending
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1993002407A1 (en) * | 1991-07-17 | 1993-02-04 | Halcro Nominees Pty Ltd | Improved power supply regulator |
GB2275549A (en) * | 1991-07-17 | 1994-08-31 | Halcro Nominees Pty Ltd | Improved power supply regulator |
GB2275549B (en) * | 1991-07-17 | 1995-07-26 | Halcro Nominees Pty Ltd | Power supply regulator |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7026851B2 (en) | PWM controller having frequency jitter for power supplies | |
US7420356B2 (en) | Current direction detection circuit and switching regulator having the same | |
US6885177B2 (en) | Switching regulator and slope correcting circuit | |
US6737843B2 (en) | PWM switching regulator and electronic apparatus | |
CN108258895B (zh) | 软启动电路以及电源系统 | |
JPH11220874A (ja) | Dc−dcコンバータ制御回路 | |
US7184283B2 (en) | Switching frequency jitter having output ripple cancel for power supplies | |
JP2001147726A (ja) | ボルテージ・レギュレータ | |
US20070253229A1 (en) | Startup for DC/DC converters | |
JP3892333B2 (ja) | Pfm制御スイッチングレギュレータ制御回路 | |
US5554925A (en) | Pulse duration modulator and pulse duration modulation type switching power source | |
JPH03251074A (ja) | ボルテージレギュレータ | |
JP5864193B2 (ja) | スイッチング電源回路 | |
JP2003088105A (ja) | スイッチングレギュレータ | |
JPH05292735A (ja) | 降圧型スイッチングレギュレータ | |
JP2600103Y2 (ja) | 電源回路 | |
JPH07222437A (ja) | スイッチング電源装置 | |
JPS58133163A (ja) | 広入力電圧範囲スイツチングレギユレ−タ | |
JP2000236660A (ja) | 信号発生回路 | |
JPH04255459A (ja) | スイッチングレギュレータ | |
JPH04125470A (ja) | バッテリー電圧監視回路 | |
JP2000207037A (ja) | 安定化電源回路 | |
JP2788815B2 (ja) | 電源制御装置 | |
JPH0637641A (ja) | パルス幅/電圧変換回路 | |
JPH10248242A (ja) | 降圧型のdc−dcコンバータ |