JPH03178238A - 時分割多重バスのパケット通信回路 - Google Patents

時分割多重バスのパケット通信回路

Info

Publication number
JPH03178238A
JPH03178238A JP1318357A JP31835789A JPH03178238A JP H03178238 A JPH03178238 A JP H03178238A JP 1318357 A JP1318357 A JP 1318357A JP 31835789 A JP31835789 A JP 31835789A JP H03178238 A JPH03178238 A JP H03178238A
Authority
JP
Japan
Prior art keywords
data
packet
time division
buffer memory
bus
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1318357A
Other languages
English (en)
Inventor
Takaharu Kajiwara
隆治 梶原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP1318357A priority Critical patent/JPH03178238A/ja
Publication of JPH03178238A publication Critical patent/JPH03178238A/ja
Pending legal-status Critical Current

Links

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/50Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate

Landscapes

  • Small-Scale Networks (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔概 要〕 時分割多重バス上のデータをパケット化して伝送し、対
向装置で時分割多重バス上に復元して通信を行う装置に
関し、 パケット化用のパンツアメモリの容量を削減し、パケッ
ト変換時間を短縮することを目的とし、時分割多重バス
上のデータをパケット化して伝送し、対向装置にて時分
割多重バス上に復元する通信を行うものにおいて、送信
側には、時分割多重バス上のデータをバッファリングし
てパケット化する送信パンツアメモリと、外部に設けら
れたマイクロプロセッサからの設定情報を格納するパケ
ットヘッダテーブルと、前記パケットの順序番号を発生
するシーケンス発生部と、前記のパケット化データとパ
ケットヘッダと順序番号を多重化し送信パケットとして
送出する多重化部を設け、また受信側には、受信パケッ
トをパケットデータとパケットヘッダと順序番号に復元
する分離部11と、前記パケットデータをバッファリン
グする受信バッファメモリと、前記順序番号を監視する
シーケンスチェック部とを設け、時分割多重バス上のデ
ータを直接にパケット化して送信し、かつ時分割多重バ
ス上に直接に復元して受信するように構成する。
〔産業上の利用分野〕
本発明は、時分割多重バス上のデータをパケット化して
伝送し、対向装置で時分割多重バス上に復元して通信を
行う装置に関する。
近年、基幹L A Nや非同期伝送網などのような基幹
伝送路で、固定長のくlパケットを採用し、高速度で高
効率な伝送を実現する装置が増加してきた。
しかし、従来から普及している端末収容装置では、時分
割多重バス上でデータを多重し収容しているものが多い
。このため時分割多重バスのデータを効率よくパケット
し、対向装置で時分割多重バス上に復元する回路が必要
とされる。
5従来の技術〕 第4図は従来の一実施例の回路構成を示す図であり、時
分割多重バス上のデータをパケット化して伝送し、時分
割多重バス上で多重化されている回線に対応させてパケ
ット化し、対向装置で回線に対応した時分割多重バス上
に復元する構成にしている。
第4図において、101は固定周期中に通信を割り付け
られたタイムスロットを使用して複数チャネル通信を行
う時分割多重バス(TDMパス)である。なお伝送され
るデータはフレーム毎に区分されており、かつそれぞれ
の各フレームには、各フレームの先頭位置を示すフレー
ムヘッダ(以下FHと称す)と伝送チャネル及び伝送さ
れる情報が割りつけられたデータ領域とを具備してデー
タの送受信を互いに行っている。
いまTDMバス101からデータをパケット化し送信す
る場合は、データはTDM/PKT変換部110に入力
したデータは送信TDMスイッチ111に、またFHは
T D Mカウンタ102に人力する。
このときTDMカウンタ102は、3亥FHにより動作
してデータ領域を示すタイムスロットアドレスを発生し
、またTDMコントロール部103はタイムスロットア
ドレスに対応したチャネルを認識し、チャネル番号とF
H及び蓄積量指定信号を出力する。そして送信バッファ
ライトコントロール部115は該チャネル番号をもとに
書き込みスイッチ信号と書き込みアドレスを生威し、該
書き込みスイッチ信号により書き込み可能なチャネルを
認識して送信TDMスイッチ111のスイッチングを行
い、チャネル選択したデータを送信バッファメモリ11
2に出力して該書き込みアドレスが指定した送信パンツ
アメモリ112の格納領域に入力データとして書き込む
。また一方、送信ハソファリードコントロール部117
は、送信パケット決定部116からのアクセスにより調
停された読みだしアドレスと読みだしスイッチ信号とを
出力し、該読みだしアドレスにて送信バッファメモリ1
12の格納アドレスを指定し、また読みだしスイッチ信
号にて送信PKTスイッチ113のチャネル選択を行い
、送信パンツアメモリ112の格納領域にあるデータの
読みだしを行う。このように書き込みと読みだしが繰り
返し行われているとき、常に送信パケット決定部116
は前記FHを基準にして書き込みアドレスと読みだしア
ドレスをチャネル毎に監視を行い、送信バッファメモリ
112のデータの蓄積量が固定長のパケット化データ量
(例えば64ハイl−)に達したことを認めた時は、調
停したチャネル番号を送信バンファリードコントロール
部117とパケットへ・ノダ作威部118に送り、送信
バッファメモリ112からは64バイトをlパケット分
のデータ蓄積したチャネルから順にデータを送出するよ
うチャネル番号の協定を行っている。なお送信PKTス
イッチ113は、64ハイドをlパケットとするデータ
を各チャネルに対応した読みだしスイッチ信号にて読み
だし、パケットヘッダ作成部118からの各チャネルに
対応したパケットヘッダと共に多重化部114に加えて
多重化し、パケットデータに編集してTDM/PKT変
換部110から送出する。
一方、PKT/TDM変換部120に入力したパケット
データは分離部121にてデータとパケットヘッダに分
離し、受信パケットヘッダ処理部125にて各パケット
ヘッダにてチャネル番号を認識し、受信バッファライト
コントロール部126にて書き込みスイッチ信号と書き
込みアドレスとを生成する。該書き込みスイッチ信号は
、受信PKTスイッチ122に加えられてチャネル毎に
選択されたデータを受信バッファメモリ123に送り、
前記書き込みアドレスが指定する受信バッファメモリ1
23の格納領域に書き込む。また受信バッファディープ
コントロール部127は、読みだしアドレスを受信バッ
ファメモリ123に加えて格納データの読みだしが行わ
れる。なおこの読みだしデータは、TDMコントロール
部103よりのチャネル番号に基すき受信バッファリー
ドコントロール部128で生成した読みだしスイッチ信
号を受信TDMスイッチ124に加え、チャネル毎にス
イッチングしたデータをPKT/TDM変換部120よ
りTDMバス101上に送出する。以上の動作を行って
いるときの受信バッファディープコントロール部127
は、TDMコントロール部103から出力された受信バ
ッファメモリ123に蓄積されるデータ量を知らせるデ
ータ蓄積量指定信号および書き込みアドレスと読みだし
アドレスをもとに、読みだし許可信号を生成して受信バ
ッファリードコントロール部128に対して送出し、受
信バッファメモリ123に1パケット分のデータが蓄積
されたチャネル順にデータを読みだしするように言周イ
亭する。
即ち、従来はチャネル毎にデータをパケット化して送出
し、かつ各チャネル毎のパケットデータから各チャネル
毎のデータに復元している。このためパケット化するデ
ータは、チャネル毎にバッファメモリに蓄積する必要が
あった。
〔発明が解決しようとする課題〕
従って、チャネル速度が早くなり、また多重化するチャ
ネル数が増加する程、パケット化のための時間とバッフ
ァメモリ容量が増大するという問題がある。逆にチャネ
ル速度が遅くなると、パケット化のための時間が長くな
るという問題がある。
本発明は、パケット化用のバッファメモリの容量を削減
し、パケット変換時間を短縮することを目的とする。
〔課題を解決するための手段〕
本発明では、時分割多重バス上のデータをパケット化し
て伝送し、対向装置にて時分割多重バス上に復元する通
信を行うものにおいて、送信側には、時分割多重バス上
のデータをバッファリングしてパケット化する送信バッ
ファメモリ1と、外部に設けられたマイクロプロセッサ
からの設定情報を格納するパケットヘッダテーブル2と
、前記パケットの順序番号を発生するシーケンス発生部
3と、前記のパケット化データとパケットへラダと順序
番号を多重化し送信パケットとして送出する多重化部4
を設け、また受信側には、受信パケットをパケットデー
タとパケットヘッダと順序番号に復元する分離部11と
、前記パケットデータをバッファリングする受信バッフ
ァメモリ12と、前記順序番号を監視するシーケンスチ
ェック部13とを設け、時分割多重バス上のデータを直
接にパケット化して送信し、かつ時分割多重バス上に直
接に復元して受信するように構成するものである。
〔作 用〕
本発明では第1図に示す如く、時分割多重タイミング信
号にてバス上の全てのデータを送信バッファメモリ1に
書き込み、該送信バッファメモリ1にtパケット以上の
データ蓄積がされた際に送信要求を上げ、送信許可を待
ってパケットデータを送信バッファメモリ1より読みだ
し、かつ各ブロック回路に対しての送信タイミングを送
出する。
またパケットヘッダテーブル2からは、マイクロプロセ
ッサにて設定されたパケットヘッダを送出し、またシー
ケンス発生部3からは送信パケットの順序を更新した順
序番号を送出し、それぞれを送信タイミングにより多重
化部4へ送る。なお多重化部4では、送信タイミングに
合わせてパケットデータとパケットヘッダと順序番号と
を多重化しパケットとして送出する。
なお受信されたパケットは、分離部11で受信タイミン
グにてパケットデータとパケットヘッダと順序番号とに
分離し、シーケンスチェック部13において前回受信の
順序番号と今回受信した順序番号の比較を行ってパケッ
ト抜けを検出させるようにし、更に受信バッファメモリ
12では分離部11で分離されたパケットデータを受信
タイミングにより受信バッファメモリ12に書き込みさ
せ、かつシーケンスチェック部13よりパケット抜けの
情報があれば、該当アドレスに書き込むようにする。
従って、人力データをマイクロプロセッサの設定に対応
させて送受信し、かつシーケンス抜けの無いパケット通
信が可能となる。
〔実 施 例〕
第2図は本発明の一実施例の回路構成を示す図であり、
第2図(その1)はTDMバスのパケット変換回路であ
り、なお第2図(その2)はその逆変換回路である。図
中、lは送信バッファメモリであり、バッファメモリl
laおよびカウンタ12a、13aとゲート回路14.
15を有す。また2はパケットヘッダテーブル部であり
、フリップフロップ回路であるFF21とFF22及び
とゲート回路23を有し、また3はシーケンス発生部、
4は選択部41とカウンタ42を有する多重化部である
。さらに11は分離部であり、カウンタ111とFF1
12及びFF 113を有し、12は受信バックアメモ
リであり、第一ランダムアクセスメモリ (第−RAM
) 121aと第二RAM121bを有する。また13
はシーケンスチェック部であり、カウンタ131と比較
器132を有する。
送信バッファメモリ1では、TDMバスにて伝送される
フレームの先頭を示すタイミング信号のフレームヘッダ
(FH)と時分割多重バスクロ・ツク(TDMCLK)
を受は取り、書き込み動作のカウンタ13aにて書き込
みリセット信号(WRS′「)と人力データ書き込み制
御信号を生成し、該人力データ書き込み用クロック制御
信号と前記TDMCLKとをゲート回路15に加えて書
き込みクロック(WCK)を生威し、このWCKとWR
3Tの両信号をバッファメモリIlaに加えてTDMパ
スからバッファメモリllaの端子り、に入カスるデー
タをバッファメモリIlaに書き込む。従って、TDM
バス上のデータ領域であれば、データの有効/無効に関
係なくバッファメモ1川1aに書き込まれる。
なおにバッファメモリllaに1パケット分以上のデー
タが書き込まれると、データ量認識部16より送信要求
が伝送路へ送出される。伝送路より該送信許可としての
送信パケットの先頭タイミングを示す送信パケットヘッ
ダ(送信PKTHD)とパケット3売みだし用のパケフ
トクロソク(PKTCLK)とを受信し、読みだし用の
カウンタ12aに加えて読みだしりセント信号(RRS
 T)と読みだし用クロック制御信号を生成し、該読み
だし用クロック制御信号とPKTCLKをゲート回路1
4で制御して読みだしクロック(RCK)を出力し、こ
のRR5TとRCKをバッファメモリ11に加えて該バ
ッファメモリllaに格納されているデータを読みだし
する。同時にカウンタ12aから出力される読みだしタ
イミング信号と前記PKTCLKは、パケットヘッダテ
ーブル部2とシーケンス発生部3に送られる。パケット
ヘッダテーブル部2では、マイクロプロセッサ(MPU
)からのMPUクロックをもとにMPUからの設定情報
をFF21にラッチし、前記カウンタ12aが出力する
読みだしタイミング信号とPKTCLKをもとにゲート
回路23が出力するタイミング信号にてFF22を叩き
、パケットヘッダを多重化部4へ出力する。またシーケ
ンス発生部3では、読みだし用のカウンタ12aが出力
する読みだしタイミング信号で順序番号を更新して多重
化部4へ出力する。多重化部4では、読みだし用のカウ
ンタ12aからのタイミング信号にてカウンタ42をロ
ードし、かつ前記PKTCLKにて計数し動作させて多
重化するための選択信号を出力し、バッファメモリll
aの端子D0からのデータとFF22が出力するパケッ
トヘッダとシーケンス発生部3が出力する順序番号とを
選択部41に加えて多重化した送信パケットを送出する
一方受信パケットは分離部11に人力し、パケットデー
タとパケットヘッダと順序番号に分離される。分離する
タイミングは、受信PKTHDと前記PKTCLKによ
り動作するカウンタ111で生成する。シーケンスチェ
ック部13は、今回受信した順序番号と前回受信した順
序番号との比較チエツクを比較器132で行ってエラー
を検出した場合は、シーケンス用のカウンタ131を初
期化し比較器132を介して初期化出力を受信バッファ
メモリ12に送る。受信バッファメモリ12は、前記の
受信PKTHDとPKTCLKにより動作し、比較器1
32より出力されるシーケンスエラー情報で初期される
書き込み用のカウンタ123から書き込み信号を出力し
、人力する受信パケットのデータを2面メモリである第
−RAM121aと第二RA M121bに書き込む。
この第−RA)M121aと第二RAM121bは、1
フレームのデータを受信するごとに面切り換えが行われ
、T D Mバスからのタイ案ング信号であるFHとT
DMCLKにて動作する読みだし用のカウンタ122に
より読みだされ、TDMバス上に送出される。なお第3
図において本発明の受信バッファメモリの動作説明図に
記載のごとく、例えばTDMフレーム長をデータ領域A
、B、CDに4等分し、受信パケットを順序番号に合わ
せて順次に受信バッファメモリ12に書き込み、順序番
号の抜けがあった場合はそのアドレスを飛ばすことでパ
ケット抜けに対しての自動復旧を可能にしている。
なお本発明では、TDMの1フレームのデータを複数の
パケットに分離して送信しているが、TDMフレーム長
がパケット長より短かければ分離する必要がなく、シー
ケンスエラーによる受信バッファメモリ12の制御の必
要もない。
〔発明の効果〕
以上の説明から明らかなように本発明によれば、時分割
多重バスに対応したlフレーム(または1パケット分)
の送信バッファメモリと、時分割多重バスに対応した2
フレーム(または2バケット分)の受信バッファメモリ
の容量があれば、パケットの送受信ができる。また送信
では1パケット分の蓄積時間、受信では1フレ一ム分の
蓄積時間があればパケット化が実現できる。
従って、小容量のバッファでの実現ができる上、短時間
でパケットへの変換と逆変化とができる。
【図面の簡単な説明】
第1図は本発明の原理構成を示す図、 第2図は本発明による一実施例の回路構成を示す図、 第3図は本発明の受信バッファメモリの動作説明図、 第4図は従来の一実施例のの回路構成を示す図、ある。 図において、 1は送信バッファメモリ・ 2はパケットヘッダテーブル部、 3はシーケンス発生部、 4は多重化部、 11は分離部、 12は受信バッファメモリ、 13はシーケンスチェック部、 を示す。

Claims (1)

  1. 【特許請求の範囲】 時分割多重バス上のデータをパケット化して伝送し、対
    向装置にて時分割多重バス上に復元する通信を行うもの
    において、 送信側には、時分割多重バス上のデータをバッファリン
    グしてパケット化する送信バッファメモリ(1)と、外
    部に設けられたマイクロプロセッサからの設定情報を格
    納するパケットヘッダテーブル(2)と、前記パケット
    の順序番号を発生するシーケンス発生部(3)と、前記
    のパケット化データとパケットヘッダと順序番号を多重
    化し送信パケットとして送出する多重化部(4)を設け
    、また受信側には、受信パケットをパケットデータとパ
    ケットヘッダと順序番号に復元する分離部(11)と、
    前記パケットデータをバッファリングする受信バッファ
    メモリ(12)と、前記順序番号を監視するシーケンス
    チェック(13)とを設け、時分割多重バス上のデータ
    を直接にパケット化して送信し、かつ時分割多重バス上
    に直接に復元して受信することを特徴とする時分割多重
    バスのパケット通信回路。
JP1318357A 1989-12-06 1989-12-06 時分割多重バスのパケット通信回路 Pending JPH03178238A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1318357A JPH03178238A (ja) 1989-12-06 1989-12-06 時分割多重バスのパケット通信回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1318357A JPH03178238A (ja) 1989-12-06 1989-12-06 時分割多重バスのパケット通信回路

Publications (1)

Publication Number Publication Date
JPH03178238A true JPH03178238A (ja) 1991-08-02

Family

ID=18098251

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1318357A Pending JPH03178238A (ja) 1989-12-06 1989-12-06 時分割多重バスのパケット通信回路

Country Status (1)

Country Link
JP (1) JPH03178238A (ja)

Similar Documents

Publication Publication Date Title
KR920010853B1 (ko) 네트워크에서의 수신패키트를 메시지로 재조립하기 위한 통신장치
JP2686872B2 (ja) ディジタル情報信号ルーチングのための共通メモリスイッチ及びスイッチング方法
US4603416A (en) (Time division multiplex) switching system for routing trains of constant length data packets
US7386008B2 (en) Method and apparatus for converting data packets between a higher bandwidth network and a lower bandwidth network having multiple channels
JP2600596B2 (ja) クロスコネクト装置
EP0369802A2 (en) Network system
US6775294B2 (en) Time slot assigner for communication system
JP3131863B2 (ja) データ速度変換装置
JP3184964B2 (ja) 交換システムのatmセル変換方法
US6466546B1 (en) Communication apparatus for multiplexing and communicating a plurality of types of data, communication system, and control method therefor
JPH03178238A (ja) 時分割多重バスのパケット通信回路
US4477899A (en) Digital data transmission system with time division/packet transformation function
JP3244665B2 (ja) Tone及びDTMF発生機能を備えたATMセル変換装置及びその方法
US5910953A (en) ATM interface apparatus for time-division multiplex highways
US6160816A (en) Subscriber-line transmission apparatus
JP2563770B2 (ja) 回線設定回路
JP3481841B2 (ja) 時分割多重データ/セル変換回路及びセル/時分割多重データ変換回路
JP3137566B2 (ja) 多重信号伝送方法
JP4074069B2 (ja) 伝送装置
JP3608528B2 (ja) Atmセルとstmデータの変換装置
EP1407565B1 (en) Method and apparatus for converting data packets between a higher bandwidth network and lower bandwidth network
KR100246534B1 (ko) 교환시스템의 에이티엠셀 변환장치
JPH1132016A (ja) パケット通信装置
KR0169906B1 (ko) Atm망에서 셀 분해기의 다중 프레임 판독방법
JPH0834461B2 (ja) フレ−ムアライナ回路