JPH03131898A - 表示システム - Google Patents

表示システム

Info

Publication number
JPH03131898A
JPH03131898A JP1269662A JP26966289A JPH03131898A JP H03131898 A JPH03131898 A JP H03131898A JP 1269662 A JP1269662 A JP 1269662A JP 26966289 A JP26966289 A JP 26966289A JP H03131898 A JPH03131898 A JP H03131898A
Authority
JP
Japan
Prior art keywords
display
display memory
memory
memories
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP1269662A
Other languages
English (en)
Other versions
JP2731263B2 (ja
Inventor
Takao Tomota
友田 孝夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP1269662A priority Critical patent/JP2731263B2/ja
Publication of JPH03131898A publication Critical patent/JPH03131898A/ja
Application granted granted Critical
Publication of JP2731263B2 publication Critical patent/JP2731263B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 C発明の目的コ (産業上の利用分野) この発明は、パーソナルコンピュータ、オンライン専用
端末装置に用いられる表示システムに関する。
(従来の技術) デイスプレィデバイスをマンマシンインタフェースの中
核として備える計算機システムでは、キーボード又は通
信系のインタフェースを入力手段としてCPUにデータ
を与える。CPUは、アプリケーションソフトウェアを
主とするソフトウェアの内容に応じてデイスプレィデバ
イス、プリンタ等の出力手段にデータを出力する。デイ
スプレィデバイスのみにデー・夕を出力する場合、デイ
スプレイブバスの種類により多少の違いはあるが、デイ
スプレィメモリとして専用のメモリにデータを書込み、
これをデイスプレィデバイスへ最適な形で送り直すのが
一般的である。
上記デイスプレィメモリは、ソフトウェアが管理してい
るため、オペレータが1ステツプ前の画面をもう一度見
たいと思っても、オペレーション的にかなり前から同じ
事を繰返さない限り見れないのが通常である。
(発明が解決しようとする課題) 上述した従来例によれば、特にオンライン端末等で、1
ステツプ前の画面を見たい時、かなり前の処理からのや
り直しを強要されるため、回線の処理速度が早ければ問
題ないが遅い場合は非常に時間がかかり問題であった。
この発明は上記事情に鑑みてなされたものであり、パー
ソナルコンピュータもしくはオンライン端末装置等で、
ソフトウェアにインパクトを与えることなしに、いつで
も現状より1ステツプ前の表示画面が見れる表示システ
ムを提供することを目的とする。
[発明の構成] (問題を解決するための手段) 本発明の表示システムは、アドレス構造を同じとする2
以上の表示メモリと、上記表示メモリの入出力にゲート
回路を付加し、−時にいずれか一方を有効として上記表
示メモリに対しデータをリード/ライトする制御回路と
、いずれの表示メモリを有効とするかを外部から指示す
るノ1−ドウエアスイッチと、あるキー人力を受信する
ことにより上記ゲート回路出力を適当時間遅延させる遅
延回路で構成される。
(作用) 上述した構成にて通常設置されている表示メモリ(第1
の表示メモリ)と、この第1の表示メモリと同じアドレ
ス構造をもつ第2の表示メモリを設ける。この第2の表
示メモリの入力及び出力をコントロールすることにより
、通常表示されている1ステツプ前のデータをそのまま
残す動作、及び切換えてそれを表示する動作を実現する
。切換え等の動作は、ソフトウェアにインノくクトを与
えることがないように71−ドウエアコントロールスイ
ッチ等を設ける。
通常のパソコンでのアプリケーションプログラムの実施
中、又は、オンライン端末等でデータを受信中に、1ス
テツプ前の画面に単純に戻れない場合、その1ステツプ
前の画面をどうしても見たい場合はかなり無駄なオペレ
ーションのやり直しが必要であった。本発明によれば1
ステツプ前の表示画面を第2の表示メモリに貯え、選択
的に出力できるのでソフトウェアにインパクトを与叉る
ことなく容易に1ステツプ前の表示画面を見ることがで
きる。
(実施例) 以下、図面を参照して本発明の実施例について説明する
第1図は本発明の実施例を示すブロック図である。
図に於いて、1はCPUを含む制御装置であり、ここで
は表示メモリにデータの書込みを行なう。
2は第1の表示メモリであり、デイスプレィ画面に表示
すべき表示データが格納される。7も同じく表示すべき
表示データが格納される第2の表示メモリである。3は
表示装置であり、表示メモリ1.7のデータをもとに表
示画面を作る制御系を含む。8は第1の表示メモリ1に
貯えられる表示データを選択的に第2の表示メモリ7に
供給制御するセレクタ回路(ゲート回路)であり、表示
制御装置14により開閉制御される。9は第1表示メモ
リ1、又は第2の表示メモリ7のいずれか一方の出力を
選択するセレクタ回路であり、表示制御装置14により
切替え制御される。14は表示制御装置であり、制御装
置1の制御信号とオペレータコンソール15の入力情報
に従い、セレクタ回路(ゲート回路)8,9を制御して
、第2の表示メモリ7に任意の表示画面データを貯え、
選択的に表示装置3に出力制御する。15はオペレータ
コンソールであり、ここでは1ステツプ前の表示画面を
選択的に出力する機能を有効化するためのハードウェア
スイッチ、を設けてソフトウェアの制限を受けることな
く表示コントロールを可能にする。
以下、第1図を参照して本発明の実施例に於ける動作に
ついて説明する。
先ず、制御装置1は第1の表示メモリ2に表示データの
書込みを行い、表示装置3に所望のデータを表示する。
このときメモリ構造を同じとする第2の表示メモリ7に
もゲート回路8を介して書込みを行う。表示は通常、第
1の表示メモリ2の内容が有効であるが、セレクタ回路
9により第2の表示メモリ7の内容を有効にすることも
できる。
セレクタ回路(ゲート回路)8及び9は表示制御回路1
4によりコントロールされる。表示制御回路14は外部
オペレータコンソール15の指示により動作する。
通常ゲート回路8は開放されて表示データを次々にスト
アするが、保持した時、外部オペレータコンソール15
より指示があると、セレクタ回路(ゲート回路)8を閉
じる。これにより書込みが禁止され状態が保持される。
この内容を見たい時は、やはりオペレータコンソール1
5の指示により、セレクタ回路9を介して第2の表示メ
モリ7を有効にすることで画面上に保持したデータが表
示される。
更に高度な動作をさせるためには、表示制御回路14が
、制御装置1より通常入カキ−の最後に来るエンター信
号等をライン17を介して受けとり、この信号を使って
、セレクタ回路(ゲート回路)8による開閉動作を1ス
テップ遅らせるために使用することも可能である。
上記したように、第1の表示メモリ2に貯えられ表示さ
れた画面データのうち、任意の画面データを上記第2の
表示メモリ7に貯え、選択的に表示する手段を有してな
る構成としたことにより、1ステツプ前をソフトウェア
にインパクトを与えることなく即時に見ることができる
[発明の効果] 以上詳記したように本発明の表示システムによれば、第
1の表示メモリと、この表示メモリと同一アドレス構造
の第2の表示メモリと、上記第1の表示メモリの入力端
と上記第2の表示メモリの入力端との間に介在された第
1のゲート回路と、上記各表示メモリの出力を受け、い
ずれが一つの表示メモリの出力を選択する第2のゲート
回路と、上記各表示メモリのうち、いずれの表示メモリ
を有効とするかを外部から指示するノ1−ドウエアスイ
ッチと、このハードウェアスイッチの指示信号に従い、
上記各ゲート回路を制御して上記第2の表示メモリに対
し選択的にデータをリード/ライトする制御回路とを備
えて、第1の表示メモリに貯えられ表示された画面デー
タのうち、任意の画面データを上記第2の表示メモリに
貯え、選択的に表示する手段を有してなる構成としたこ
とにより、1ステツプ前をソフトウェアにインパクトを
与えることなく即時に見ることができる。
即ち、通常のパーソナルコンピュータでのアプリケーシ
ョンプログラム実施中、又は、オンライン端末等で、デ
ータ受信動作実施中に、1ステツプ前の画面に単純にも
どれない場合、どうしても見たいと思うと、かなり無駄
なオペレーションのやり直しが必要であったが、本発明
により、この表示画面の1ステツプ前をソフトウェアに
インパクトを与えることなく即時に見ることができる。
【図面の簡単な説明】
第1図は本発明の実施例を示すブロック図である。 1・・・制御装置、2・・・第1の表示メモリ、3・・
・表示装置、7・・・第2の表示メモリ、8.9・・・
セレクタ回路(ゲート回路)  14・・・表示制御装
置、15・・・オペレータコンソール。

Claims (1)

    【特許請求の範囲】
  1. 第1の表示メモリと、この表示メモリと同一アドレス構
    造の第2の表示メモリと、上記第1の表示メモリの入力
    端と上記第2の表示メモリの入力端との間に介在された
    第1のゲート回路と、上記各表示メモリの出力を受け、
    いずれか一つの表示メモリの出力を選択する第2のゲー
    ト回路と、上記各表示メモリのうち、いずれの表示メモ
    リを有効とするかを外部から指示するハードウェアスイ
    ッチと、このハードウェアスイッチの指示信号に従い、
    上記各ゲート回路を制御して上記第2の表示メモリに対
    し選択的にデータをリード/ライトする制御回路とを具
    備し、第1の表示メモリに貯えられ表示された画面デー
    タのうち、任意の画面データを上記第2の表示メモリに
    貯え、選択的に表示する手段を有してなることを特徴と
    する表示システム。
JP1269662A 1989-10-17 1989-10-17 表示システム Expired - Lifetime JP2731263B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1269662A JP2731263B2 (ja) 1989-10-17 1989-10-17 表示システム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1269662A JP2731263B2 (ja) 1989-10-17 1989-10-17 表示システム

Publications (2)

Publication Number Publication Date
JPH03131898A true JPH03131898A (ja) 1991-06-05
JP2731263B2 JP2731263B2 (ja) 1998-03-25

Family

ID=17475469

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1269662A Expired - Lifetime JP2731263B2 (ja) 1989-10-17 1989-10-17 表示システム

Country Status (1)

Country Link
JP (1) JP2731263B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5610630A (en) * 1991-11-28 1997-03-11 Fujitsu Limited Graphic display control system
AU2004200626B2 (en) * 2003-02-17 2007-09-06 Yamazaki Seipan Kabushiki Kaisha Method for making breads

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5610630A (en) * 1991-11-28 1997-03-11 Fujitsu Limited Graphic display control system
AU2004200626B2 (en) * 2003-02-17 2007-09-06 Yamazaki Seipan Kabushiki Kaisha Method for making breads

Also Published As

Publication number Publication date
JP2731263B2 (ja) 1998-03-25

Similar Documents

Publication Publication Date Title
JPH0612863A (ja) デュアルポートdram
JPH0324693B2 (ja)
KR900002949B1 (ko) 데이터 처리 장치의 표시 데이타 출력 제어장치
JPH03131898A (ja) 表示システム
JPS6057376A (ja) 電子計算機の表示制御方式
JP2665836B2 (ja) 液晶表示制御装置
JPH05333832A (ja) ビデオ信号の選択表示方式
JP3189417B2 (ja) 生産管理装置
JPH07244571A (ja) 動画ウインドウ表示装置
JP2000181599A5 (ja) 表示装置及びその表示制御方法並びにプログラム
JP2797413B2 (ja) データ処理装置
JP2735873B2 (ja) 電子機器
JPS59218545A (ja) ワ−クステ−シヨン装置の画面切換装置
JPH0387920A (ja) コンピュータ用表示装置
JPH01226065A (ja) マイクロプロセッサシステム
JPS61148542A (ja) デ−タ処理装置の保守方式
JPH04192175A (ja) 画面表示装置
JPH06309132A (ja) 端末制御装置
JPH01258105A (ja) Pcのプログラム表示方式
JPH064255A (ja) ウインドウ処理装置
JPH03282857A (ja) I/o機器の拡張制御方式
JPH0594272A (ja) Xウインドウを備えた情報処理装置
JPS59210487A (ja) Crtデイスプレイ制御装置
JPS60225934A (ja) 情報処理装置
JPH0540459A (ja) 表示制御装置