JPH03127143A - 画像処理装置 - Google Patents

画像処理装置

Info

Publication number
JPH03127143A
JPH03127143A JP26711089A JP26711089A JPH03127143A JP H03127143 A JPH03127143 A JP H03127143A JP 26711089 A JP26711089 A JP 26711089A JP 26711089 A JP26711089 A JP 26711089A JP H03127143 A JPH03127143 A JP H03127143A
Authority
JP
Japan
Prior art keywords
image data
buffer area
memory
area
address space
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP26711089A
Other languages
English (en)
Inventor
Nobuhiro Masaoka
伸博 正岡
Masaaki Nii
誠明 仁井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP26711089A priority Critical patent/JPH03127143A/ja
Publication of JPH03127143A publication Critical patent/JPH03127143A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Image Input (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野〕 本発明は画像処理装置に関し更に詳しくは、その画像メ
モリにバッファ領域が設定されている画像処理装置に関
する。
〔従来の技術〕
画像データを蓄積して種々の画像処理を行うような装置
においては、装置内に設けられたメモリ領域に画像デー
タ格納用のバッファ領域を割当てている。このバッファ
領域はCPUがメモリマツピングデバイスを有する場合
においても、高速処理を行うために用いられる専用の画
像処理デバイスがメモリマフピングデバイスを有してい
ないために、各画像処理デバイスの論理アドレス空間が
バッファ領域のアドレス空間として物理アドレスに従っ
て実際のメモリ上に連続的に割付けられている。
〔発明が解決しようとする課題〕
このような従来の画像処理装置では、複数の画像データ
を同時に処理する際には、実際のメモリには多くの空き
領域があるにも拘わらずバッファ領域として連続的に領
域を設定出来ないために使用されないメモリ領域が発生
し、メモリの使用効率が低いという問題がある。
本発明はこのような事情に鑑みてなされたものであり、
メモリの使用効率を向上させた画像処理装置の提供を目
的とする。
〔課題を解決するための手段〕
本発明の画像処理装置は、画像データ処理手段により処
理された画像データを格納するためのバッファ領域が画
像メモリに設定されており、更にバッファ領域が複数の
単位領域に分割されており、データ処理手段の論理アド
レス空間と前記バッファ領域のアドレス空間とを対応さ
せるマンピング手段と、前記バッファ領域への画像デー
タの格納に際して、格納されるべき画像データの大きさ
に応じて前記単位領域の必要数を割当てる手段と、該手
段により割当てられた単位領域を対象として前記マツピ
ング手段により前記データ処理手段の論理アドレス空間
と前記バッファ61域のアドレス空間とを対応させて画
像データを格納する手段とを備えたことを特徴とする。
〔作用〕
本発明の画像処理装置は、単位領域に分割されたバッフ
ァ領域から必要数の単位領域が割当てられ、これらの単
位領域を対象としてそれぞれの画像処理手段が有してい
るマツピング手段を介して画像データが格納される。
〔発明の実施例〕
以下、本発明をその実施例を示す図面に基づいて詳述す
る。
第1図は本発明に係る画像処理装置の一構成例を示すブ
ロック図である。
図中1は装置全体の制御を司るcpυであり、2はCP
UIのためのプログラムコードを格納し、あるいはワー
クエリア用に使用されるローカルメモリである。
4は画像データを加工するための画像加工回路である。
5は画像データ入力用のスキャナである。
6はCRTコントローラであり、CRTデイスプレィ7
への画像表示を制御する。またこのCRTデイスプレィ
7に表示される画像データはフレームメモリ8に格納さ
れている。
9は外部記憶装置であり、画像データを保存するための
たとえばフロッピーディスク装置、光デイスク装置等が
利用される。
lOはプリンタであり、画像データをプリントアウトし
てハードコピーを得るために使用される。
11は画像データ格納用メモリであり、この画像データ
格納用メモリ11のメモリ空間に処理途中の画像データ
を格納するための画像データ格納用のバッファ領域が設
定されている。
なお、3はメモリマツパであり、画像データ処理デバイ
スとしてのCPUI、画像加工回路4.スキャナ5. 
CRTコントローラ6、プリンタ10それぞれとバス1
2との間に介装されている。このメモリマツパ3はそれ
ぞれが接続されている画像データ処理デバイスの論理ア
ドレス空間をバッファ領域のアドレス空間と対応付ける
ために備えられている。
このように構成された本発明の画像処理装置は、たとえ
ばスキャナ5から入力された画像データを画像データ格
納用メモリ11のバッファ領域に一旦格納し、これを読
出して画像加工回路4により加工処理したり、あるいは
画像加工回路4により加工された後の画像データをプリ
ンタ10によりプリントアウトしてハードコピーを得た
り、フレームメモリ8に転送して一旦格納させた後にC
RTデイスプレィ7に表示したり、更には外部記憶装置
9に格納したり等の種々の処理が可能である。
第2図は画像データ格納用メモリ11に設定されている
バッファ領域の構成を示す模式図である。
バッファ領域はある容量を1単位として複数の領域に分
割されている。それぞれの単位領域をページと称し、本
実施例ではページ1〜ページ5に5分割されているもの
とする。
いまたとえば、第2図(alに示す如く、ページ1゜3
.4.5は空き(使用されていない)であり、ぺ一ジ2
のみが使用中であるとする。なお、ページ2の“#1”
は後述する管理テーブルの識別子!Dが“1”であるこ
とを示している。
このような状態からたとえば、画像データをスキャナ5
を介して入力する場合の処理について考える。スキャナ
5は画像をスキャンして画像データを取込むが、その画
像データを格納するためのバッファ領域の確保をCPt
1lに要求する。
これに応じてCPUIは第3図(alに示す如き使用状
況テーブルを参照する。
使用状況テーブルは、バッファ領域の各ページそれぞれ
について使用中であるか否かを示すフラグにて構成され
ている。即ち、各ページに対応するフラグが“01であ
ればそのページは空き(使用されていない)であること
を、“1”であれば使用中であることをそれぞれ表して
いる。従って、第2図+alに対応して第3図(alの
テーブルは、ページ1.3,4.5に対応するフラグは
“O”に、ページ2に対応するフラグは“1”にそれぞ
れなっている。
CPUIはこのような使用状況テーブルを参照しつつ、
スキャナ5から要求があったデータ量に見合うバッファ
領域のページ数を確保して対応するフラグを“1”にセ
ントする。
第4図は管理テーブルの内容を示す模式図である。
管理テーブルはそれぞれの識別子I口について、使用し
ているページに関する情報(ページ番号)。
要求されたサイズに関する情報(ページ数)が関連付け
て格納されている。
たとえば第4図に示した管理テーブルの状態は第2図(
blに示されているようなバッファ領域の状態に対応し
ている。即ち、識別子10が“1”の画像データはサイ
ズが“l”(データ量が1ペ一ジ分)で使用ページがペ
ージ2であることを、また識別子Inが°2”の画像デ
ータはサイズが“3”(データ量が3ペ一ジ分)で使用
ページがページ1,3.4であることをそれぞれ表して
いる。
第5図及び第6図はCPUIが上述のように管理テーブ
ルを管理するために空きページを検索する処理手順を示
すフローチャートである。
まずcrt+iは空きページ検索サブルーチン(第6図
)の処理を実行する(ステップS6)、このサブルーチ
ンにおいては、まず検索対象のページが第0ベージに、
また確保済みのページ数も0にセントされる (ステッ
プ5ll)、次にバッファ領域の第1ページから順に検
索が開始され、CPt1lが現在検索しているページが
最終ページであるか否かが判定される(ステップ512
)。最終ページである場合にはリターンする。
ステップ312で最終ページでなければ、次にこれまで
確保されている空きページ数が要求ページ数に等しいか
否かを判定する(ステップ513)。等しい場合はリタ
ーンする。
ステップS13で等しくなければ、現在検索しているペ
ージが空きであるか否かを判定する(ステップ514)
、空きであれば確保済みのページ数を+1インクリメン
トしくステップ515)、更に検索ページを+1インク
リメントする (ステップ516)。
ステップ314において空きページでなかった場合は上
述のステップ316へ処理が進められる。
ステップ316からはステップ312へ処理が戻される
従って、ステップS12において、現在検索中のページ
が最終ページであると判定されるか、またはステップ3
13において、要求されているページ数が確保されたと
判定されるまで処理が反復された後、リターンする。
サブルーチンからリターンした場合、要求されている空
きページ数が確保されたか否かが判定される(ステップ
S2)、これは、サブルーチンからリターンした場合に
、必ずしも要求ページ数が確保されているとは限らない
からである。要求ページ数が確保されていない場合は画
像データの格納は不可能であり処理が終了する。一方、
要求ページ数が確保されている場合は確保されたページ
に関する種々の情報を管理テーブルに書込み(ステップ
33)、処理が終了する。
たとえば、スキャナ5から要求された、ページ数が3ペ
ージであったとすると、第3図山)に示す如く、ページ
1.3.4が新たに使用中とされ、対応するフラグが“
1”にセントされる。
CPUIは、スキャナ5から入力された画像データを画
像データ格納用メモリ11のバッファ領域に格納するた
め、スキャナ5とバス12との間に介装されているメモ
リマツパ3に対して第4図の管理テーブルを参照するこ
とにより上述のようにして空きページを検索し、スキャ
ナ5から見た論理空間にバッファ領域をマンピングする
。スキャナ5はこのメモリマツパ3にマツピングされた
バッファ領域を介して画像データを画像データ格納用メ
モリ11のバッファ領域に格納する。
画像データ格納用メモリ11のバッファ領域に格納され
ている画像データに対して画像加工回路4が画像処理を
行う場合は、画像加工回路4のメモリマツパ3に対して
同様な操作を実行することにより、論理空間にバッファ
領域をマツピングし、これを介して画像加工回路4は画
像処理を実行する。
〔発明の効果〕
以上に詳述した如く、本発明の画像処理装置によれば、
メモリ領域内に設けられたバッファ領域を無駄なく有効
に使用することが出来る。
【図面の簡単な説明】
第1図は本発明に係る画像処理装置の一構成例を示すブ
ロック図、第2図はその画像データ格納用バッツァ領域
の内容を示す模式図、第3図は画像データ格納用バッフ
ァ領域の使用状況を示すテーブルの内容を示す模式図、
第4図は管理テーブルの内容を示す模式図、第5図及び
第6図は空きページを検索する手順を示すフローチャー
トである。 1・・・CPU  3・・・メモリマツパ  4・・・
画像加工回路  5・・・スキャナ  6・・・CRT
コントローラ10・・・プリンタ  11・・・画像デ
ータ格納用メモリ特 許 出願人  三洋電機株式会社

Claims (1)

  1. 【特許請求の範囲】 1、画像データ処理手段により処理された画像データを
    格納するためのバッファ領域が画像メモリに設定されて
    いる画像処理装置において、 前記バッファ領域が複数の単位領域に分割されており、 前記データ処理手段の論理アドレス空間と前記バッファ
    領域のアドレス空間とを対応させるマッピング手段と、 前記バッファ領域への画像データの格納に際して、格納
    されるべき画像データの大きさに応じて前記単位領域の
    必要数を割当てる手段と、 該手段により割当てられた単位領域を対象として前記マ
    ッピング手段により前記データ処理手段の論理アドレス
    空間と前記バッファ領域のアドレス空間とを対応させて
    画像データを格納する手段と を備えたことを特徴とする画像処理装置。
JP26711089A 1989-10-12 1989-10-12 画像処理装置 Pending JPH03127143A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP26711089A JPH03127143A (ja) 1989-10-12 1989-10-12 画像処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP26711089A JPH03127143A (ja) 1989-10-12 1989-10-12 画像処理装置

Publications (1)

Publication Number Publication Date
JPH03127143A true JPH03127143A (ja) 1991-05-30

Family

ID=17440202

Family Applications (1)

Application Number Title Priority Date Filing Date
JP26711089A Pending JPH03127143A (ja) 1989-10-12 1989-10-12 画像処理装置

Country Status (1)

Country Link
JP (1) JPH03127143A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007172250A (ja) * 2005-12-21 2007-07-05 Fujitsu Ltd 画像メモリ管理装置、画像メモリ管理方法、およびそのプログラム

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59139765A (ja) * 1983-01-28 1984-08-10 Ricoh Co Ltd 画像メモリの制御方式
JPS6336381A (ja) * 1986-07-30 1988-02-17 Japan Radio Co Ltd 画像メモリ装置におけるメモリ管理方式
JPH01233575A (ja) * 1988-03-14 1989-09-19 Canon Inc 画像処理方法及びその装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59139765A (ja) * 1983-01-28 1984-08-10 Ricoh Co Ltd 画像メモリの制御方式
JPS6336381A (ja) * 1986-07-30 1988-02-17 Japan Radio Co Ltd 画像メモリ装置におけるメモリ管理方式
JPH01233575A (ja) * 1988-03-14 1989-09-19 Canon Inc 画像処理方法及びその装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007172250A (ja) * 2005-12-21 2007-07-05 Fujitsu Ltd 画像メモリ管理装置、画像メモリ管理方法、およびそのプログラム

Similar Documents

Publication Publication Date Title
US6286092B1 (en) Paged based memory address translation table update method and apparatus
JP2774862B2 (ja) Dma制御装置および情報処理装置
JPH04213129A (ja) メモリ管理システム及びメモリ管理方法
JPH04314163A (ja) バッファ管理方式
JP2009037581A (ja) 画像を処理する装置、画像の更新を検出する方法およびプログラム
JP2549642B2 (ja) 画像処理装置
JPH03127143A (ja) 画像処理装置
JP3520527B2 (ja) データ管理方法
JP2001022640A (ja) メモリ管理方法
JPH086825A (ja) ファイル生成方法
JPH0869399A (ja) ファイル管理装置
JPS6360671A (ja) 画像処理装置およびその方法
JP3745909B2 (ja) ファイル管理方法
JPH0392939A (ja) 計算機システムの表示方法
JPH0715623B2 (ja) ディスプレイ装置
JP2735400B2 (ja) 非同期入出力制御方式
JPH02193232A (ja) ファイル内空き領域検索方式
JPS59173860A (ja) メモリ管理方式
JPH0540693A (ja) 仮想記憶管理方式
JPH02193231A (ja) ファイルスペース空き領域管理方式
JPH04195355A (ja) ダイレクトメモリアクセス装置
JPS61280167A (ja) 画像メモリ制御装置
JPH07296138A (ja) イメージデータ管理装置
JPS62212850A (ja) メモリ装置
JPS63163583A (ja) 図形表示システム