JPH0281087A - 表示制御装置 - Google Patents

表示制御装置

Info

Publication number
JPH0281087A
JPH0281087A JP63234010A JP23401088A JPH0281087A JP H0281087 A JPH0281087 A JP H0281087A JP 63234010 A JP63234010 A JP 63234010A JP 23401088 A JP23401088 A JP 23401088A JP H0281087 A JPH0281087 A JP H0281087A
Authority
JP
Japan
Prior art keywords
vram
displayed
display
data
contents
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63234010A
Other languages
English (en)
Inventor
Yasumasa Nakajima
靖雅 中島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP63234010A priority Critical patent/JPH0281087A/ja
Publication of JPH0281087A publication Critical patent/JPH0281087A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野コ 本発明は表示装置の表示制御装置に関する。
[発明の概要コ 本発明は表示装置の表示制御装置において、VRAMの
指定された一部分のみを表示し、VRAMの残りの部分
はその内容とは無関係に、別に指定された内容を表示す
ることにより、前記VRAMの残りの部分を汎用のRA
Mとして利用できるようにしたものである。
[従来の技術] 従来の表示装置の制御装置は、VRAMに書き込まれて
いる内容を表示装置に転送し、表示をするものであった
[発明が解決しようとする課題] しかし、前述の従来技術では、例えば、日本語ワードプ
ロセッサの印字時のようにVRAMの一部分のみ利用し
て現在印字中であることを示す最低限の表示をすればす
む場合でもVRAM全体の内容をソフトウェア等で書き
換える必要があり、前記の最低限の表示に必要なVRA
M以外の部分を汎用のRAMとして例えば印刷用のバッ
ファ等の池の目的に利用することができないという問題
点があった。
本発明はこのような問題点を解決するもので、その目的
とするところは、前記の最低限の表示に必要なVRAM
以外の部分を汎用のRAMとして他の目的に利用するこ
とである。
[課題を解決するための手段] 本発明は表示すべき内容が格納されているRAM (以
下VRAMと略す)と、前記VRAM上に格納されてい
るデータを表示する表示装置と、前記VRAMの内容を
前記表示装置に転送する表示制御装置から構成されるシ
ステムにおいて、前記VRAMの内容をすべて表示する
全表示機能と前記VRAMの内容の一部分のみを表示装
置の任意の場所に表示を行い残りの部分は別に指定され
た内容を表示する部分表示機能とを共に兼ね備えている
ことを特徴とする表示制御装置にある。
[作用] 本発明の表示制御装置は、VRAMの内容を表示装置;
こ転送する際、判定手段にて表示すべき部分か否かを判
定し、表示すべき部分の場合はVRAMの内容をそのま
ま表示装置に転送し、そうでない場合は別に指定された
データを表示装置に転送する。その結果、VRAMの表
示すべきでない部分に任意のデータを書き込んでも、表
示装置には別に指定されたデータが表示されているので
VRAMの表示すべきでない部分は汎用のRAMとして
他の目的に利用することができる。
[実施例] 以下実施例に従って本発明の詳細な説明する。
第1図は、本発明の表示制御装置を使用したシステムの
ブロック図であり、1はCPU、2はVRAM、3は本
発明の表示制御装置、4は表示装置である。CPU1が
VRAM2に書き込んだ内容は表示制御装置3により表
示装置4に転送され、表示される。通常はVRAM2の
内容をすべて表示装置4に転送し、表示する。これが全
表示機能である。従来の表示制御装置はこの全表示機能
しかなかった。ところが、全表示機能しかない場合には
、例えば、日本語ワードプロセッサの印字時のようにV
 RAMの一部分のみ利用して現在印字中であることを
示す最低限の表示をすればすむ場合でもVRAM全体の
内容をソフトウェア等で書き換える必要があり、前記の
最低限の表示に必要なVRAM以外の部分を汎用のRA
Mとして例えば印刷用のバッファ等の他の目的に利用す
ることができないという問題点がある。本発明はこの様
な問題点を部分表示機能を表示制御装置に追加すること
により解決するものである。
部分表示機能を第2図によって説明する。第2図は本発
明の表示制御装置の機能ブロック図である。本実施例で
は、VRAM2の先頭から2キロバイトの部分が、表示
装置4の中央部分に表示されるように設定されていると
する。CPU等により部分表示機能が起動されると判断
部22は表示装置4に転送すべきデータが、VRAMの
内容を表示すべき部分か別にCPUが指定した指定デー
タ23を表示すべき部分かを判断し、VRAMの内容を
表示すべき部分であればVRAMの内容を転送するよう
切り替え部21に指示を出し、指定データを表示すべき
部分であれば指定データ23を転送するよう切り替え部
21に指示を出す。その結果、例えば、斜線のデータを
指定データとし、第3図に示すようにVRAMの表示す
べき部分31に、印刷中と表示するためのデータが格納
されており、表示されないVRAMの部分32を印刷用
のバッファとして使用する場合でも、表示画面は第4図
のようになり前記32の場所のデータは表示画面には現
われない。従って、前記32の場所はソフトウェアで自
由に使用することができるので、RAM容量の限られた
システムにおいても有効にRAMを活用することができ
る。
本実施例では、VRAM上の部分表示領域は先頭から2
キロバイトとしたが、レジスタを用意することによって
、容量及び場所を任意に変更できるようにすることも簡
単に実現可能である。また、画面のとこの場所に表示す
るかもレジスタを用意して、任意に変更できるようにす
ることも簡単に実現可能である。その他、外部と通信手
段を用いてデータを取り込んでいる時はこのVRAMを
一時的なバッファーとして使うと便利である。
「発明の効果コ 本発明によれば、最低限の表示に必要なVRAM以外の
部分を汎用のRAI′vIとして、例えば印刷用のバッ
ファ等の他の目的に利用することができるので、RAM
容量の限られたシステムにおいても有効にRAMを活用
することができる。
【図面の簡単な説明】
第1図は本発明の表示制御装置を使用したシステムのブ
ロック図。 第2図は本発明の表示制御装置の機能ブロック図を示す
それぞれ略図。 第3図は本発明を使用してVRAMの内容を表示した例
を示す略図である。 第4図は本発明を使用した表示画面の例を示す略図であ
る。 1:CPU 2:VRAM 3:表示制御装置 4:表示装置 第1図 第2図

Claims (1)

    【特許請求の範囲】
  1. 表示すべき内容が格納されているRAM(以下VRAM
    と略す)と、前記VRAM上に格納されているデータを
    表示する表示装置と、前記VRAMの内容を前記表示装
    置に転送する表示制御装置から構成されるシステムにお
    いて、前記VRAMの内容をすべて表示する全表示機能
    と前記VRAMの内容の一部分のみを表示装置の任意の
    場所に表示を行い残りの部分は別に指定された内容を表
    示する部分表示機能とを共に兼ね備えていることを特徴
    とする表示制御装置。
JP63234010A 1988-09-19 1988-09-19 表示制御装置 Pending JPH0281087A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63234010A JPH0281087A (ja) 1988-09-19 1988-09-19 表示制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63234010A JPH0281087A (ja) 1988-09-19 1988-09-19 表示制御装置

Publications (1)

Publication Number Publication Date
JPH0281087A true JPH0281087A (ja) 1990-03-22

Family

ID=16964138

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63234010A Pending JPH0281087A (ja) 1988-09-19 1988-09-19 表示制御装置

Country Status (1)

Country Link
JP (1) JPH0281087A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5668979A (en) * 1993-09-20 1997-09-16 International Business Machines Corporation Storage of clipping plane data in successive bit planes of residual frame buffer memory

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5668979A (en) * 1993-09-20 1997-09-16 International Business Machines Corporation Storage of clipping plane data in successive bit planes of residual frame buffer memory

Similar Documents

Publication Publication Date Title
JP4028064B2 (ja) ディスプレイ装置
CA2249389C (en) Method and apparatus for performing direct memory access (dma) byte swapping
JPS5872240A (ja) テキスト処理システム
JP4054090B2 (ja) 記憶容量を増大可能なビデオ・バッファ及びその提供方法
US5079692A (en) Controller which allows direct access by processor to peripheral units
JPH0792962A (ja) ポートアドレス入出力優先アーキテクチャー
EP0361434B1 (en) Display emulating system
JPH0281087A (ja) 表示制御装置
JPS5821274B2 (ja) デ−タ端末装置
JPS6037594A (ja) Crt表示装置
JPH0728622A (ja) 表示装置切換方式
JP2514334B2 (ja) 制御装置
JPS62134686A (ja) 表示装置
JPH01188928A (ja) マルチウィンドウ表示方式
JPH0215355A (ja) コンピュータ表示システム
JPH05341940A (ja) 入出力動作表示方法
JP2003186666A (ja) マイクロコンピュータおよびdma制御回路
JPH0651931A (ja) I/o動作表示ウィンドウシステム
JPH03144692A (ja) 矩形領域画像データ転送方式
JP2601855B2 (ja) 入出力制御装置
JPS63226722A (ja) マルチウインドウ表示制御方式
JPH06103217A (ja) データ転送装置
JPS6310186A (ja) 表示装置
JPH02287748A (ja) チャネル装置
JPS63304291A (ja) ビットマップディスプレイ管理方式