JPH0247778B2 - - Google Patents
Info
- Publication number
- JPH0247778B2 JPH0247778B2 JP59043501A JP4350184A JPH0247778B2 JP H0247778 B2 JPH0247778 B2 JP H0247778B2 JP 59043501 A JP59043501 A JP 59043501A JP 4350184 A JP4350184 A JP 4350184A JP H0247778 B2 JPH0247778 B2 JP H0247778B2
- Authority
- JP
- Japan
- Prior art keywords
- cpu
- main
- main cpu
- slave
- bus
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Hardware Redundancy (AREA)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59043501A JPS60189058A (ja) | 1984-03-07 | 1984-03-07 | マルチプロセツサシステム |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59043501A JPS60189058A (ja) | 1984-03-07 | 1984-03-07 | マルチプロセツサシステム |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS60189058A JPS60189058A (ja) | 1985-09-26 |
JPH0247778B2 true JPH0247778B2 (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html) | 1990-10-22 |
Family
ID=12665463
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP59043501A Granted JPS60189058A (ja) | 1984-03-07 | 1984-03-07 | マルチプロセツサシステム |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS60189058A (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html) |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS58134359A (ja) * | 1982-02-05 | 1983-08-10 | Hitachi Ltd | バス切換装置 |
-
1984
- 1984-03-07 JP JP59043501A patent/JPS60189058A/ja active Granted
Also Published As
Publication number | Publication date |
---|---|
JPS60189058A (ja) | 1985-09-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4096564A (en) | Data processing system with interrupt functions | |
US6463492B1 (en) | Technique to automatically notify an operating system level application of a system management event | |
US6321289B1 (en) | Apparatus for automatically notifying operating system level applications of the occurrence of system management events | |
EP0125797A1 (en) | Interrupt signal handling apparatus | |
JPH0247778B2 (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html) | ||
JPH1153225A (ja) | 障害処理装置 | |
JPH06324721A (ja) | 接続ユニット脱落検知方法 | |
JPH0273451A (ja) | 制御装置 | |
JPH05233374A (ja) | ウオッチドッグタイマ装置 | |
JPH0430245A (ja) | マルチプロセッサ制御方式 | |
JPH06131218A (ja) | Cpu制御方式 | |
JPH0212531A (ja) | 仮想計算機の割込み制御方式 | |
JP2570108B2 (ja) | ソフトウェアデバッグ方法 | |
JP2568535B2 (ja) | マイクロプロセツサ制御回路 | |
JPS6389941A (ja) | マイクロプロセツサ応用機器の監視制御装置 | |
JPS62147538A (ja) | マイクロコンピユ−タ使用装置におけるウオツチドツグタイマリセツト方式 | |
JP2985188B2 (ja) | 二重化計算機システム | |
JPH03222020A (ja) | マルチマイクロプロセッサシステムのリセット方式 | |
JPH0251748A (ja) | マイクロコンピュータ | |
JPS61267810A (ja) | 停電検出判定回路 | |
JPH01310422A (ja) | マイクロコンピュータのリセット回路 | |
JPS60173601A (ja) | デイジタル制御装置 | |
JPH0612294A (ja) | 監視装置 | |
JP2725107B2 (ja) | 割り込み装置 | |
JPS59221702A (ja) | デジタル式制御装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
EXPY | Cancellation because of completion of term |