JPH0227829A - フレーム同期方式の中継装置 - Google Patents

フレーム同期方式の中継装置

Info

Publication number
JPH0227829A
JPH0227829A JP63177075A JP17707588A JPH0227829A JP H0227829 A JPH0227829 A JP H0227829A JP 63177075 A JP63177075 A JP 63177075A JP 17707588 A JP17707588 A JP 17707588A JP H0227829 A JPH0227829 A JP H0227829A
Authority
JP
Japan
Prior art keywords
line
frame
buffer memory
synchronization
terminal data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63177075A
Other languages
English (en)
Inventor
Kenichi Narita
健一 成田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP63177075A priority Critical patent/JPH0227829A/ja
Publication of JPH0227829A publication Critical patent/JPH0227829A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、ディジタル交換方式等における時分割回線
交換に関し、特に複数の端末から送出された端末データ
を時分割多重化し共通(入)回線を介して他の共通(出
)回線へ中継するフレーム同期方式の中継装置に関する
ものである。
〔従来の技術〕
従来のこの種フレーム同期方式の中継装置として第3図
に示すものがあった。図において、l及び2は複数の端
末機器から送られた端末データを時分割多重化して伝送
するための第1及び第2の(人、出)回線(共通回線)
、3は中継回路であり、大略以下の機能部分をもって構
成される。すなわち、4は中継回路3に伝送されてくる
端末データを一時格納するバッファメモリ、5は第1の
回線1に端末データを時分割多重化して送出するための
第1のタイムスロット指定用メモリ (以下ACMと呼
ぶ)、6は中継回路3の中にあって、端末データを中継
するための第2の回線2のタイムスロットを指定する第
2のACMである。(ここで、タイムスロットとは共通
回線上の多重化された端末データの占める時間帯のこと
で、一般にタイムスロット変換装置によって行われる。
このタイムスロット変換装置は、人共通回線から入った
多重化された端末データを一旦、タイムスロット指定用
メモリ (=ACM)に格納してから、時間帯を変換し
て読み出し、出共通回線上に送出するもので、交換機の
能率を向上させるために設けられる。) 次に動作について説明する。まず、第1の回線Iを経て
伝送されてきた時分割多重化された複数の端末データは
該端末データのうち、中継すべき端末データのみを第1
のACM5のタイムスロット変換機能に従って、夫々端
末ごとに中継回路3内の各バッファメモリ4に格納する
。他方、中継回路3内の第2のACM6では、前記格納
したバッファメモリ4の端末データの中から順にデータ
を読み出して第2の回i2へ送出する。
また、第2の回線2から第1の回線lへ端末データを中
継する場合にも、上記と逆の手順で同様に中継される。
尚、近位技術として、特公昭63−27731号公報が
ある。
〔発明が解決しようとする課題〕
従来のフレーム同期方式の中継装置は、以上のように構
成されているので中継する端末データごとにバッファメ
モリ4を備え、そのバッフ1メモリ4は、First 
1n−First−out方式(記憶方式の一種、先入
れ先出し)であるため二つの回線間すなわち、入回線と
出回線で端末データをフレームと同期させるフレーム位
相の同期(同期通信の一方式で、伝送するデータ・ブロ
ック:フレームの前後にフラグのビット・パターンを設
ける)がとれず、フレーム位相の同期が必要な端末デー
タは中継できないなどの問題点があった。
この発明は上記のような問題点を解消するためになされ
たもので、フレーム位相の同期が必要着端末データを中
継可能とするためフレーム位相の同期が必要なバッファ
メモリのポインタをフレーム毎にリセットすることがで
きるフレーム同期方式の中継装置を得ることを目的とす
る。
〔課題を解決するための手段〕
この発明におけるフレーム同期方式の中継装置は中継回
路内にバッファメモリを設け、各端末ごとに夫々のバッ
ファメモリに読み書きのためのポインタを備え、フレー
ム位相の同期が必要な端末データをバッファメモリから
読み出し、ポインタをフレームごとにリセットするよう
にし、ACMを介して回線に送出できるようにしたもの
である。
〔作用〕
この発明における中継回路はフレーム位相の同期が必要
な端末データのバッファメモリのポインタを2フレーム
(あるいはそれ以上)ごとに最初のデータをアクセス(
バッファメモリへの読み書き)する時に、ポインタをリ
セットすることにより第1及び第2の回線でフレーム位
相の同期がとれるようにする。
〔発明の実施例〕
以下、この発明の一実施例を図について説明する。
4の読み出し用と書き込み用のポインタである。
また、第1図山)〜(d)はフレームの説明を行うもの
で、10はフレームで同期データ11及び端末データ1
2によって構成される。13は多重化装置、14は端末
機器である。
次に第1図(a)を参照しこの発明の動作について説明
する。まず、第1の回線(この場合は入回線)1に時分
割多重化された複数の端末データが入力されたうちの中
継すべきデータのみを第1のACM5のタイムスロット
変換機能に従って各端末ごとにバッファメモリ4を選択
する。そしてポインタ7の示す前記バッファメモリ4に
中継すべきデータを格納する。また、中継回路3内の第
2の六〇M6はタイムスロット変換機能に従って、バッ
ファメモリ4に格納ずみのポインタ7の示すバッファメ
モリ4のアドレスを読み出し、第2の回線(この場合は
出回線)2へ端末データを送出する。
このとき、フレーム位相の同期が必要な端末を識別する
ために、中継回路3内の第2のACM6にその識別情報
を付加する機能を追加する。このことにより、フレーム
位相の同期が必要な端末データをバッファメモリ4から
読み書きする場合には、そのポインタ7を2フレームお
きにリセットすることによって、二つの入・出回線間で
同期をとることが可能となる。また、ここでいうフレー
ムlOとは第1回申)に示すように同期データ11と端
末データ12とで構成されて回線上のデータ形式をとっ
ており一定周期でパターンを繰り返す、このフレーム1
0内の端末データ12を同図(C)に示す多重化装置1
3で多重化する。しかし、多重化する時の該端末データ
12の順序は、該多重化装置13内のACMによって決
定される0例えば第1図(a)の如く端末機器14の内
Aのデータが1フレーム3データ(ビット)ずつ多重化
された回線において、このAデータを中継回路3によっ
て中継する場合にFirst−In−First−Ou
t形式のメモリを使うと1フレーム内に多重化される端
末Aのデータは入回線と出回線でその組合せが違ってく
る。そこて一般的な端末機器14ではデータの順序さえ
変らなければ、どのフレームであろうと支障はないが特
殊な端末ではフレーム内の組合せも必要になることがあ
る。
また、フレームメモリ4の読み出し用ポインタと書き込
み用ポインタとをリセットするタイミングは互いに1フ
レームずらすことにより、バッファメモリ4のサイズを
2フレームとして扱うことが可能になる。
なお、上記実施例では第1の回線lから第2の回線2へ
中継する場合と、第2の回線2から第1の回線1へ中継
する場合とでは、バッファメモリ4とポインタ7をそれ
ぞれ別々にもつ必要があるが、第2図に示すように、ポ
インタ7を第1の回線1から第2の回線2への中継用と
、第2の回線2から第1の回、%Ilへの中継用とで兼
用するようにしてもよい。また、第2図において、8は
第2の回線2から第1の回線lへの中継用バッファメモ
リである。第2図のような構成の場合には兼用したポイ
ンタ7の読み出し用と書き込み用を3フレームおきにリ
セットし、しかも2つのポインタ7のリセット間隔を1
フレ一ム以上2フレーム以内とすることにより、実現さ
れる。
〔発明の効果〕
以上のように、この発明によれば、フレーム位相の同期
が必要な端末データを格納するバッファメモリのポイン
タを夫々のフレームごとにリセット可能にしたので、二
つの入・出回線の中継用端末データのフレーム位相の同
期をとることによってフレーム付の端末データの中継が
可能となる効果がある。
第’l @ (a) 図はこの発明の他の実施例を示すフレーム同期方式の中
継装置のブロック図、第3図は従来の中継装置の構成を
示すブロック図である。
図において、1と2は第1及び第2の回線、3は中継回
路、4.8はバッファメモリ、5.6は第1及び第2の
ACM、7はポインタである。
なお図中、同一符号は同一、又は相当部分を示す。
Bssらファメモ、す(1−継用)

Claims (1)

    【特許請求の範囲】
  1. 複数の端末から送出され、時分割多重化した端末データ
    を入回線を介して第1のACMで受信し、中継回路で中
    継して他の出回線に第2のACMで時分割多重化した後
    、送出するフレーム同期方式の中継装置において、前記
    中継回路の構成として、前記第1のACMの機能に従っ
    て各端末ごとに選択するバッファメモリと、前記バッフ
    ァメモリの読み出し、及び書き込みのためのポインタと
    、前記ポインタの示すバッファメモリからフレーム位相
    の同期が必要な端末データのアドレスを読み出しフレー
    ム毎にリセットして時分割多重化し第2の回線へ送出す
    る第2のACMとを備えたことを特徴とするフレーム同
    期方式の中継装置。
JP63177075A 1988-07-18 1988-07-18 フレーム同期方式の中継装置 Pending JPH0227829A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63177075A JPH0227829A (ja) 1988-07-18 1988-07-18 フレーム同期方式の中継装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63177075A JPH0227829A (ja) 1988-07-18 1988-07-18 フレーム同期方式の中継装置

Publications (1)

Publication Number Publication Date
JPH0227829A true JPH0227829A (ja) 1990-01-30

Family

ID=16024690

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63177075A Pending JPH0227829A (ja) 1988-07-18 1988-07-18 フレーム同期方式の中継装置

Country Status (1)

Country Link
JP (1) JPH0227829A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5568488A (en) * 1993-06-15 1996-10-22 Nec Corporation Pointer re-setting method and apparatus thereof

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5568488A (en) * 1993-06-15 1996-10-22 Nec Corporation Pointer re-setting method and apparatus thereof

Similar Documents

Publication Publication Date Title
AU602397B2 (en) Switching network
JPH02226926A (ja) 多重チャネルpcmタイプのリング上にhdlcフレームを伝送するためのシステム
JP2889027B2 (ja) 時分割スイッチ及びかかるスイッチを構成する接続モジュール
JPH0227829A (ja) フレーム同期方式の中継装置
JPH05191441A (ja) 非同期時分割データパケットと同様に同期時分割信号を処理するためのシステム
JP2947628B2 (ja) スイッチ制御装置
JPH0420134A (ja) チャネル経路検索方式
US5165092A (en) Method of processing the signalling information within configurable multiplexers
JPH01270431A (ja) 高速パケット交換スイッチ
JP2541747B2 (ja) 通信用スイッチングシステム
JP2553638B2 (ja) パケット交換自己ルーチングモジュール
JP3398398B2 (ja) パケットコピー装置
JP2802400B2 (ja) 回線切換方式
JPH0744522B2 (ja) 位相同期回路
KR910005500B1 (ko) 소규모 가입자 집선장치의 동기회로장치
JPS6359098A (ja) タイムスロツトシフト制御方式
JPS5814640A (ja) デ−タ交換機における信号受信方式
JPS62160896A (ja) デジタルトランク回路
JPS61107837A (ja) 時分割多重通信装置
JPS632194B2 (ja)
JPH0779255A (ja) パケット優先制御装置
JPH03188723A (ja) 網同期クロック選択方式
JPS63228848A (ja) リング遅延調整回路
JPH03181289A (ja) 時分割交換装置
JPS62292035A (ja) 異速度時分割多重伝送路間デ−タ伝送方法