JPH02271483A - 画像処理装置 - Google Patents
画像処理装置Info
- Publication number
- JPH02271483A JPH02271483A JP9348089A JP9348089A JPH02271483A JP H02271483 A JPH02271483 A JP H02271483A JP 9348089 A JP9348089 A JP 9348089A JP 9348089 A JP9348089 A JP 9348089A JP H02271483 A JPH02271483 A JP H02271483A
- Authority
- JP
- Japan
- Prior art keywords
- calculation
- arithmetic
- point
- signal
- ram
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000011159 matrix material Substances 0.000 abstract description 4
- 238000009825 accumulation Methods 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 3
- 238000000034 method Methods 0.000 description 1
Landscapes
- Image Processing (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は画像処理装置に関し、特に画像データの2次元
コンボリューション処理を行なう画像処理袋!に関する
。
コンボリューション処理を行なう画像処理袋!に関する
。
従来、この種の画像処理装置は、演算の対象となるNX
N個のマトリクス内の全ての点または固定された特定の
点に対してコンボリューション処理を行なっていた。
N個のマトリクス内の全ての点または固定された特定の
点に対してコンボリューション処理を行なっていた。
上述した従来の画像処理装置は、演算の対象となるNx
Nマトリクス内の全ての点に対してコンボリューション
処理を行なう場合は、処理に長時間を要するという欠点
があり、また、固定された特定の点に対してコンボリュ
ーション処理を行なう場合は、演算内容が限定されると
いう欠点がある。
Nマトリクス内の全ての点に対してコンボリューション
処理を行なう場合は、処理に長時間を要するという欠点
があり、また、固定された特定の点に対してコンボリュ
ーション処理を行なう場合は、演算内容が限定されると
いう欠点がある。
本発明の画像処理装置は、画像データを2次元コンボリ
ューション処理する画像処理装置において、演算順番を
発生するシーケンスカウンタと、該演算順番に対応する
演算対象点を任意に記憶可能な演算点RAMと、該演算
順番に対応するコンボリューション係数を任意に書込み
可能な係数メモリと、該演算対象点の画像データを選択
的に取出し可能な画像メモリとを備えて構成される。
ューション処理する画像処理装置において、演算順番を
発生するシーケンスカウンタと、該演算順番に対応する
演算対象点を任意に記憶可能な演算点RAMと、該演算
順番に対応するコンボリューション係数を任意に書込み
可能な係数メモリと、該演算対象点の画像データを選択
的に取出し可能な画像メモリとを備えて構成される。
次に本発明について図面を参照して説明する。
第1図は本発明の一実施例の構成を示すブロック図であ
る。
る。
シーケンスカウンタ1は演算順番信号2を発生する回路
であり、発生した演算順番信号2は演算点RAM3及び
係数メモリ9に与えられる。演算点RAM3からは与え
られた演算順番信号2に対応する演算対象点アドレス信
号4が出力され、画像メモリ6のアドレス入力となり、
画像メモリ6からは演算対象点データ8が出力される。
であり、発生した演算順番信号2は演算点RAM3及び
係数メモリ9に与えられる。演算点RAM3からは与え
られた演算順番信号2に対応する演算対象点アドレス信
号4が出力され、画像メモリ6のアドレス入力となり、
画像メモリ6からは演算対象点データ8が出力される。
係数メモリ9からは、与えられた演算順番信号2に対応
するコンボリューション糸数信号11が出力される演算
対象点データ8とコンボリューション糸数信号11とは
、乗算器12で乗算され、乗算結果信号13は更に累算
器14で累算される。演算点RAM3はまたシーケンス
制御信号5を出力し、1ブロック分の演算対象点が終了
した場合にはその旨をシーケンスカウンタ1に知らせシ
ーケンスを終了させると共に、累算器14の累算結果を
処理結果信号15として出力する。なお、コンボリュー
ション処理に先立って画像データ7は画像メモリ6へ、
コンボリューション係数データ10は係数メモリ9へそ
れぞれ書込まれる。
するコンボリューション糸数信号11が出力される演算
対象点データ8とコンボリューション糸数信号11とは
、乗算器12で乗算され、乗算結果信号13は更に累算
器14で累算される。演算点RAM3はまたシーケンス
制御信号5を出力し、1ブロック分の演算対象点が終了
した場合にはその旨をシーケンスカウンタ1に知らせシ
ーケンスを終了させると共に、累算器14の累算結果を
処理結果信号15として出力する。なお、コンボリュー
ション処理に先立って画像データ7は画像メモリ6へ、
コンボリューション係数データ10は係数メモリ9へそ
れぞれ書込まれる。
第2図(a)および(b)は、以上の構成において演算
対象ブロックが7×7マトリクスである場合の画像メモ
リ6の演算対象ブロックとROM3の内容との関係につ
いて説明したものである。
対象ブロックが7×7マトリクスである場合の画像メモ
リ6の演算対象ブロックとROM3の内容との関係につ
いて説明したものである。
第2図(a)は画像メモリ6の演算対象ブロックを切出
したものであり、円内の数値は演算順番を示し、番号の
記入されていない部分は演算対象外であることを意味す
る。第2図(b)は第2図(a)の演算を行うための演
算点RAM3の内容を示したものであり、例えば演算順
番■に対応する演算対象点は、RAMアドレス(0)に
記録されておりその内容はy座標=3.x座標−3を指
している。また、演算点RAM3には終了フラグが書込
まれており、この内容は順番の最後に対応するアドレス
のみ1、他は全て0としシーケンス制御信号5として出
力される。
したものであり、円内の数値は演算順番を示し、番号の
記入されていない部分は演算対象外であることを意味す
る。第2図(b)は第2図(a)の演算を行うための演
算点RAM3の内容を示したものであり、例えば演算順
番■に対応する演算対象点は、RAMアドレス(0)に
記録されておりその内容はy座標=3.x座標−3を指
している。また、演算点RAM3には終了フラグが書込
まれており、この内容は順番の最後に対応するアドレス
のみ1、他は全て0としシーケンス制御信号5として出
力される。
以上説明したように本発明は、演算の対象となるNXN
個のマトリクス内を演算の内容に応じて任意の点を選択
的にコンボリューション処理することにより、処理時間
の大幅な短縮と、限定されない演算を実現できるという
効果がある。
個のマトリクス内を演算の内容に応じて任意の点を選択
的にコンボリューション処理することにより、処理時間
の大幅な短縮と、限定されない演算を実現できるという
効果がある。
第1図は本発明の一実施例の構成を示すブロック図、第
2図(a)および(b)は第1図の構成において画像メ
モリの演算対象プロ・ンクと演算点RAMの内容との関
係を示す説明図である。 1・・・シーケンスカウンタ、3・・・演算点RAM、
6・・・画像メモリ、7・・・画像データ、9・・・係
数メモリ、10・・・コンボリューション係数データ、
12・・・乗算器、14・・・累算器、15・・・処理
結果信号。
2図(a)および(b)は第1図の構成において画像メ
モリの演算対象プロ・ンクと演算点RAMの内容との関
係を示す説明図である。 1・・・シーケンスカウンタ、3・・・演算点RAM、
6・・・画像メモリ、7・・・画像データ、9・・・係
数メモリ、10・・・コンボリューション係数データ、
12・・・乗算器、14・・・累算器、15・・・処理
結果信号。
Claims (1)
- 画像データを2次元コンボリューション処理する画像処
理装置において、演算順番を発生するシーケンスカウン
タと、該演算順番に対応する演算対象点を任意に記憶可
能な演算点RAMと、該演算順番に対応するコンボリュ
ーション係数を任意に書込み可能な係数メモリと、該演
算対象点の画像データを選択的に取出し可能な画像メモ
リとを備えて成ることを特徴とする画像処理装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9348089A JPH02271483A (ja) | 1989-04-12 | 1989-04-12 | 画像処理装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9348089A JPH02271483A (ja) | 1989-04-12 | 1989-04-12 | 画像処理装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH02271483A true JPH02271483A (ja) | 1990-11-06 |
Family
ID=14083508
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP9348089A Pending JPH02271483A (ja) | 1989-04-12 | 1989-04-12 | 画像処理装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH02271483A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010157949A (ja) * | 2009-01-05 | 2010-07-15 | Toshiba Corp | 動画像符号化/復号化方法及び装置 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61140213A (ja) * | 1984-12-12 | 1986-06-27 | Nec Corp | 2次元デイジタルフイルタ |
-
1989
- 1989-04-12 JP JP9348089A patent/JPH02271483A/ja active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61140213A (ja) * | 1984-12-12 | 1986-06-27 | Nec Corp | 2次元デイジタルフイルタ |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010157949A (ja) * | 2009-01-05 | 2010-07-15 | Toshiba Corp | 動画像符号化/復号化方法及び装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI780116B (zh) | 用於資料處理設備、方法、電腦可讀式儲存媒體及虛擬機器的向量逐元素操作 | |
JPH02271483A (ja) | 画像処理装置 | |
EP0335306B1 (en) | Method and device for obtaining in real time the two-dimensional discrete cosine transform | |
JP2652973B2 (ja) | 画像処理装置 | |
EP0265529B1 (en) | Image processing apparatus | |
JPH01119861A (ja) | ディジタル信号処理用lsi | |
EP0321584A1 (en) | System for calculating sum of products | |
JP3723311B2 (ja) | 並列演算プロセッサ | |
JP2744152B2 (ja) | データ駆動型データ処理装置 | |
JPS61296473A (ja) | 行列演算回路 | |
JP2989830B2 (ja) | ベクトル処理方法 | |
JPH0353322A (ja) | 情報処理装置 | |
JPH04167187A (ja) | 画像処理プロセッサのアドレス生成方式 | |
JPS6211381B2 (ja) | ||
JPH04124729A (ja) | パイプライン制御方式 | |
JPH04140851A (ja) | 情報処理装置の診断方式 | |
JPH02114373A (ja) | ベクトルデータ処理装置 | |
JPS6373335A (ja) | 情報処理装置 | |
JPH03286367A (ja) | ベクトルプロセッサ | |
JPH037971B2 (ja) | ||
JPS6364140A (ja) | 中央処理装置 | |
JPH0553759A (ja) | 固定小数点演算ユニツト | |
JPH05120321A (ja) | 行列計算の演算方法 | |
JPS63118839A (ja) | 命令処理装置の命令アドレス歩進制御方式 | |
JPH04213724A (ja) | プログラム生産量評価装置 |