JPH0225597B2 - - Google Patents

Info

Publication number
JPH0225597B2
JPH0225597B2 JP57037997A JP3799782A JPH0225597B2 JP H0225597 B2 JPH0225597 B2 JP H0225597B2 JP 57037997 A JP57037997 A JP 57037997A JP 3799782 A JP3799782 A JP 3799782A JP H0225597 B2 JPH0225597 B2 JP H0225597B2
Authority
JP
Japan
Prior art keywords
signal
emphasis
circuit
burst
level
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP57037997A
Other languages
English (en)
Other versions
JPS58156282A (ja
Inventor
Osamu Takase
Noboru Kojima
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP57037997A priority Critical patent/JPS58156282A/ja
Publication of JPS58156282A publication Critical patent/JPS58156282A/ja
Publication of JPH0225597B2 publication Critical patent/JPH0225597B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)

Description

【発明の詳細な説明】 本発明は、磁気記録再生装置に係り、特にFM
変調した輝度信号と低域に周波数変換したクロマ
信号を記録再生するカラー映像信号記録再生装置
において、良好な再生画質を提供するクロマ信号
処理回路に関するものである。
従来のVTRのクロマ信号の記録・再生処理回
路の構成を第1図、第2図に示す。まず記録につ
いて第1図で説明する。図示しないが映像信号か
ら分離されたクロマ信号(周波数sc)が入力端
子1に導かれている。入力端子1からの記録クロ
マ信号は、自動色信号制御回路(以下ACCと称
する。)2により振幅変動を抑制された後、バー
ストエンフアシス回路3に加えられる。バースト
エンフアシス回路3は、バースト信号レベルだけ
を強調するもので、これを再生時にもとのレベル
に戻すことにより、APC回路や色相基準に重要
な意味をもつバースト信号のS/N改善をねらつ
ている。このエンフアシス値は通常6dBが用いら
れている。バーストエンフアシス回路3の出力は
コンバータ4に導かれる。コンバータ4へは変換
キヤリアが回路群7から加えられており、クロマ
信号は低域側の周波数LSCのものに変換される。
5は低域通過フイルタ(以下LPFと称する。)で
あり、コンバータ4の出力から不要周波数成分を
除去し出力端6へ導く。この後は図示しないが、
FM変調された記録輝度信号と周波数重畳され、
記録アンプ等を介して記録ヘツドへ導かれる。
次に再生系について第2図により説明する。図
示しないが、再生ヘツドからの再生信号より分離
された再生低域変換クロマ信号(周波数LSC)が
入力端8に導かれている。入力端子8からの再生
低域変換クロマ信号は、ACC9によりヘツド間
の再生レベルの不揃い等の振幅変動が抑制された
後、コンバータ10に加えられて周波数SCのク
ロマ信号に変換される。コンバータ10の出力は
帯域通過フイルタ(以下BPFと称する。)11を
介し、不要周波数成分を除去して、くし形フイル
タ12に導かれる。ここで再生トラツクからのメ
イン信号に対し、隣接トラツクからの色信号のク
ロストーク成分はくし形フイルタ12を通すこと
により除去される。くし形フイルタ12の出力は
バーストデイエンフアシス回路13に導かれ、記
録時に強調されたバースト信号レベルがもとに戻
される。これにより、バースト信号のS/Nが向
上し、APCへの検出位相、再生画像での色相基
準が改善される。バーストデイエンフアシス回路
13の出力は出力端子14に導かれる。この後は
図示しないがFM復調された再生輝度信号と混合
され再生カラー映像信号を得る。
このようなVTRでは、下記に述べるような微
小信号が妨害信号としてクロマ信号に混入してク
ロマ画質が劣化する。
クロクトーク除去用のくし形フイルタとして、
ガラス製の1H遅延線が使用されるが、この1H遅
延線は遅延時間が1水平期間の主信号だけでな
く、主信号とは異なる伝般路を通るスプリアス成
分も発生する。このクロマ信号のスプリアス成分
は、遅延時間が1水平期間からずれているため、
いわゆるゴーストのような妨害を与える。
また、低域変換クロマ信号の帯域の上側で部分
的に重なる輝度FM信号の下側帯域の側帯波成分
がクロマ信号として処理されるため、この側帯波
成分は白黒の表示部分に対してはクロスカラー妨
害を引き起こし、色が付いた表示部分に対しては
カラーモワレ妨害を引き起こす。
さらに、隣接トラツク同志でいわゆるH並びが
とられていない場合、一方のトラツクのバースト
信号の記録位置が他方のトラツクの映像信号の記
録位置となるため、再生時に隣のトラツクのバー
スト信号が低域変換クロマ信号にもれ込み、クロ
マ画質に妨害を引き起こす。
本発明の目的は上記欠点を解決し、再生クロマ
信号のS/Nを改善することができる色信号処理
回路を提供することにある。
上記目的を達成するため、本発明では記録系に
おいて、バースト信号をエンフアシスするバース
トエンフアシス手段と、エンフアシスされたバー
スト信号を含むクロマ信号を、低レベル程よりエ
ンフアシスする非線形エンフアシス手段とが設け
られる。また、このような記録系に対応して、再
生系においては、エンフアシスされたクロマ信号
を元に戻すための非線形デイエンフアシス手段お
よびエンフアシスされたバースト信号を元に戻す
バーストデイエンフアシス手段とが設けられる。
クロマ信号の非線形エンフアシス・デイエンフア
シスによりクロマ信号にもれ込む、スプリアス成
分、クロスカラー成分、カラーモワレ成分および
隣接バースト成分等の微小妨害成分を抑圧するこ
とができ、記録・再生にともなうクロマ信号の劣
化を防止できる。さらに、バースト信号について
は、非線形エンフアシスの前に予めエンフアシス
され、また非線形デイエンフアシスの後にデイエ
ンフアシスされて元のバースト信号に戻されるの
で、非線形エンフアシス・デイエンフアシスによ
る波形歪を受けることなく、バースト信号のS/
Nを向上させることができる。
以下、本発明の実施例を第3図、第4図により
説明する。本実施例は、記録時のクロマ信号ダイ
ナミツクエンフアシスをバーストエンフアシスの
後段で行ない、再生時のクロマ信号ダイナミツク
デイエンフアシスをバーストデイエンフアシスの
前段で行ない、クロマ信号ダイナミツクエンフア
シスおよびデイエンフアシスによるバースト信号
の歪を抑制している。まず記録回路の例を第3図
に示す。第3図において、20はSCのクロス信
号入力端子、21はACC、22はバーストエン
フアシス回路、23はクロマ信号ダイナミツクエ
ンフアシス回路、24はコンバータ、25は
LPF、26は低域変換クロマ信号の出力端子、
27はコンバータ24へ変換キヤリアを供給する
回路群である。従来例第1図との違いは、クロマ
信号ダイナミツクエンフアシス回路23を新たに
設け、これをバーストエンフアシス回路22の後
段に設置したことである。他の回路部分の動作は
第1図と同様である。ここで例えばクロマ信号ダ
イナミツクエンフアシス回路23の入出力ゲイン
特性は第5図aのようにする。第5図aにおい
て、37は0dB入力信号時、38は−10dB入力
信号時、39は−20dB入力信号時(ただし、ク
ロマ信号ダイナミツクエンフアシス回路23への
入力最大レベルを0dBとする。)の特性を示す。
すなわち微小振幅の入力信号に対しレベル強調を
行なう。
上記記録処理系では、バーストエンフアシス回
路22でエンフアシスされてほぼ100%クロマの
レベルになつたバースト信号は、クロマ信号ダイ
ナミツクエンフアシス回路23でほとんどエンフ
アシス効果を受けず、それゆえクロマ信号ダイナ
ミツクエンフアシス回路23の非線形性が原因で
おこるバースト信号の歪は最小限に抑えられる。
ACCに対して悪影響も生じない。
第4図に本発明による再生回路の実施例を示
す。第4図において28はLSCの再生低域変換ク
ロマ信号の入力端子、29はACC、30はコン
バータ、31はBPF、32はくし形フイルタ、
33はクロマ信号ダイナミツクデイエンフアシス
回路、34はバーストデイエンフアシス回路、3
5はSCの再生クロマ信号の出力端子、36はコ
ンバータ30へ変換キヤリアを供給する回路群で
ある。従来例第2図との違いは、クロマ信号ダイ
ナミツクデイエンフアシス回路33を新たに設
け、これをくし形フイルタ32の後段かつバース
トエンフアシス回路34の前段に設置したことで
ある。他の回路部分の動作は第2図の例と同様で
ある。ここで例えば、クロマ信号ダイナミツクデ
イエンフアシス回路33の入出力ゲイン特性は第
5図bのようにする。すなわちクロマ信号ダイナ
ミツクエンフアシス回路23と互いに逆特性とな
るようにする。クロマ信号ダイナミツクデイエン
フアシス回路33はエンフアシス回路23で強調
されている小振幅信号をもとのレベルまで抑圧
し、大振幅信号についてはほとんど抑圧しない。
したがつて、クロマ信号ダイナミツクデイエンフ
アシス回路33に入力される小振幅のノイズ成分
が抑圧され再生クロマ信号のS/Nが改善され
る。
くし形フイルタ32は再生クロマ信号に含まれ
る隣接ビデオトラツクからのクロストーク成分を
除去するものである。しかし、このくし形フイル
タ32による隣接クロストーク除去効果は必ずし
も十分なものでなく、例えば前述の問題点(4)のよ
うにH並びされていない場合、隣接トラツクから
のバースト信号のクロストーク妨害は再生画面上
に現われ、著しく画質を劣化させる。
本発明では、このバースト信号のクロストーク
妨害を軽減するために、クロマ信号ダイナミツク
デイエンフアシス回路33をくし形フイルタ32
の後段に設けている。すなわち、くし形フイルタ
32によりバースト信号のクロストーク成分をよ
り小振幅に抑圧した後にクロマダイナミツクデイ
エンフアシスを行なうことにより、クロストーク
成分に対する抑圧度が増し、再生画面でのクロス
トーク妨害が軽減される。
また、上記のようにクロマ信号ダイナミツクエ
ンフアシス回路33をくし形フイルタ32の後段
に設けることにより、前述問題点(1)のようなくし
形フイルタ32における小振幅のスプリアス妨害
を抑圧することができる。
さらに、特定のスペクトラムをもたないノイズ
が原因でおこるカラーモアレ妨害、クロスカラー
妨害に対しては、通常の意味でのエンフアシス・
デイエンフアシス効果によるS/N向上があるこ
とは言うまでもない。
しかもバーストデイエンフアシス回路34の前
段でのバースト信号は、例えば6dBのバーストエ
ンフアシスによつてレベルがほぼ100%クロマの
レベルであり、例えば第5図bのような特性のク
ロマ信号ダイナミツクデイエンフアシス回路33
によつてほとんどデイエンフアシス効果を受けな
い。それゆえ、クロマ信号ダイナミツクデイエン
フアシス回路33の非線形性が原因でおこるバー
スト信号の歪は最小限に抑えられ、バースト信号
歪による色相変化等が抑制される。
以上のような理由により、本実施例では、くし
形フイルタ32、クロマ信号ダイナミツクデイエ
ンフアシス回路33、バーストデイエンフアシス
回路34の順に配置することが重要な意味をも
つ。
第6図、第7図は、第3図、第4図とは別の本
発明の一実施例である。本実施例では、クロマ信
号ダイナミツクエンフアシス回路23およびデイ
エンフアシス回路33の後段にスイツチ回路を設
け、それぞれの回路23,33の入出力を切り換
えることにより、それぞれの回路23,33にお
いてバースト信号がエンフアシスおよびデイエン
フアシスされることを抑制している。
まず記録回路の例を第6図で説明する。第6図
で第3図と同じ符号は同じ構成要素を示す。50
はスイツチ回路、51はバーストゲートパルス入
力端子である。バーストゲートパルスは入力端子
51より入力され、バースト信号期間時のみ
“H”、その他は“L”となるスイツチ回路50へ
の制御信号である。スイツチ回路50はバースト
信号期間(制御信号が“H”)のとき、図の切り
換え位置となつており、その他の期間(制御信号
が“L”)のとき、図とは反対の切り換え位置と
なる。この回路系によればACC21からのバー
スト信号はクロマ信号ダイナミツクエンフアシス
回路23を通らずにバーストエンフアシス回路2
2に導かれる。すなわち、バースト信号は第3図
の例以上にクロマ信号ダイナミツクエンフアシス
回路23で歪を受けず、第3図の例で示したクロ
マ信号と同等以上の効果を得ることができる。
第7図は、第6図の記録回路と対応する再生回
路である。第7図で第4図と同じ符号は同じ構成
要素を示す。53はスイツチ回路、54はバース
トゲートパルス入力端子である。入力端子54か
ら入力されたバーストゲートパルスは、バースト
信号期間時のみ“H”、その他は“L”となるス
イツチ回路53への制御信号である。スイツチ回
路53は、バースト信号期間(制御信号が“H”)
の時、図の切り換え位置、その他の期間(制御信
号が“L”)の時、図とは反対の切り換え位置と
なる。この回路系によれば、バースト信号は、く
し形フイルタ32からバーストデイエンフアシス
回路34を介して直接出力端子35に導かれる。
したがつて、バースト信号はダイナミツクデイエ
ンフアシス効果を受けず、バースト信号歪みによ
るACC、APC等に対する不都合を生じない。ま
た、第4図の例で述べたクロマ信号に対するS/
N改善効果はくし形フイルタ32の後段にクロマ
信号ダイナミツクデイエンフアシス回路33を設
けることにより全くそこなわれない。
第8図、第9図は第6図、第7図におけるバー
ストエンフアシス回路22とクロマ信号ダイナミ
ツクエンフアシス回路23と、およびバーストデ
イエンフアシス回路34とクロマ信号ダイナミツ
クデイエンフアシス回路33とをそれぞれ入れ替
えた本発明の一実施例である。第8図、第9図で
第6図、第7図と同じ符号は同じ要素を表わし、
動作も同じである。第8図は記録処理回路、第9
図は再生処理回路である。この例でもバースト信
号は、クロマ信号ダイナミツクエンフアシス回路
23、クロマ信号ダイナミツクデイエンフアシス
回路33を通つて処理されることはなく、歪まな
い。またクロマS/Nに関し効果は全く第6図、
第7図の例と同様である。
第10図、第11図はバーストエンフアシス回
路22とクロマ信号ダイナミツクエンフアシス回
路23と、およびバーストデイエンフアシス回路
34とクロマ信号ダイナミツクデイエンフアシス
回路33とをそれぞれ並列に接続した本発明の一
実施例である。第10図、第11図で第6図、第
7図と同じ符号は同じ構成要素を示し、動作も同
じである。この例でもやはり効果は第6図、第7
図の例と同様である。本実施例において、バース
トエンフアシス回路22とクロマ信号ダイナミツ
クエンフアシス回路23と、およびバーストデイ
エンフアシス回路34とクロマ信号ダイナミツク
デイエンフアシス回路33とはそれぞれ兼用化が
図れることは容易に類推できるので、ここでは説
明を省く。
第12図、第13図は、クロマ信号ダイナミツ
クエンフアシス回路60およびデイエンフアシス
回路61において、バースト期間のダイナミツク
機能を停止させることを特徴とする本発明の一実
施例である。
後述するごとく、一般にクロマ信号ダイナミツ
クエンフアシス回路60およびデイエンフアシス
回路61は夫々線形回路と非線形回路と加算器ま
たは減算器とで構成される。したがつて、例えば
非線形回路の出力側にスイツチを設けるか、また
は非線型回路の動作を停止する等によつて、バー
スト期間に非線形回路出力が加算器または減算器
に接続されることを停止することにより、クロマ
ダイナミツクエンフアシスおよびデイエンフアシ
スにおいてバースト信号の強調および抑圧による
位相歪が抑制される。これにより、第8図、第9
図と同様のごとく、色相変化が抑制され、かつ上
記問題点のごとく妨害を軽減した良好な再生色信
号を得ることができる。
第14図、第15図は、第12図、第13図に
おけるバーストエンフアシス回路22とクロマ信
号ダイナミツクエンフアシス回路60およびバー
ストデイエンフアシス回路34とクロマ信号ダイ
ナミツクデイエンフアシス回路61とを入れ替え
た本発明の一実施例である。
該一実施例により、第6図、第7図と同様のご
とく第12図、第13図の一実施例と同様な効果
を得ることができる。
次に、クロマ信号ダイナミツクエンフアシス回
路23、デイエンフアシス回路33の回路構成例
を述べる。
第16図a,bはその一例である。aがダイナ
ミツクエンフアシス回路bがダイナミツクデイエ
ンフアシス回路である。40はリミツタ、41は
加算器、42は減算器である。第16図cはリミ
ツタ40の入出力ゲイン特性であり、リミツタが
かかる入力レベルをダイナミツクエンフアシス回
路23への最小入力信号レベルにする。次に一例
として、リミツタの線形部分のゲインを1、最小
入力信号レベルを最大レベルに対して−20dBと
すると、ダイナミツクエンフアシス特性は第16
図dのようになる。ダイナミツクデイエンフアシ
ス回路の特性はこれと互いに逆特性になる。
第17図a,bは、第16図a,bとは別のク
ロマ信号ダイナミツクエンフアシス回路23、デ
イエンフアシス回路33の例である。第16図の
例では周波数に対してダイナミツクエンフアシス
特性がフラツトであつたが、第17図の例ではベ
ルフイルタ43を付加することによつてクロマ信
号のサイドバンドにより深いエンフアシス量を持
たせることができる。一例として、リミツク40
の線形部分のゲインを1、最小入力信号レベルを
最大レベルに対して−20dBとし、ベルフイルタ
43の特性を中心周波数SCで−6dB、SC±0.5M
Hzで0dBとすると、ダイナミツクエンフアシス特
性は第17図cのようになる。この場合、もとも
とレベルが低くノイズに埋もれやすいクロマ信号
のサイドバンドに対しS/N改善効果が現れるよ
うにでき、第16図の例より有利な特性をもたせ
ることができる。
第18図a,bはもう一つの別のクロマ信号ダ
イナミツクエンフアシス回路23、デイエンフア
シス回路33の例である。第17図の例との違い
は、リミツタ40とベルフイルタ43の配置を逆
にしたことである。各ブロツク要素の特性を第1
7図の例と同様とすると、ダイナミツクエンフア
シス特性は第18図cのようになる。すなわち、
この場合比較的小さい入力信号レベルに対して
は、周波数特性をもたせてサイドバンドに大きい
エンフアシス特性をつけ、ある程度以上(この一
例では−14dB以上)の入力信号レベルに対して
はフラツト特性をもたせることができる。
本発明に用いられるクロマ信号ダイナミツクエ
ンフアシス回路23、デイエンフアシス回路33
の構成は第16〜18図の例に限られるものでは
ないが、第16〜18図の構成を用いれば、逆回
路がきわめて簡単にでき、ダイナミツクエンフア
シス、ダイナミツクデイエンフアシスの特性は容
易に互いに逆特性とすることができる。またダイ
ナミツクエンフアシス回路、ダイナミツクデイエ
ンフアシス回路の大部分を共通化することができ
経済性がよい。
本発明を用いることにより、クロマダイナミツ
クエンフアシスおよびデイエンフアシスにおける
バースト信号歪は抑制され、このバースト歪によ
り生じる色相変化が軽減されるとともに、再生ク
ロマ用くし形フイルタにおけるスプリアス妨害、
隣接ビデオトラツクからの色信号のクロストーク
妨害、カラーモアレ妨害およびクロスカラー妨害
等が軽減され、良好な再生カラー映像画質を得る
ことができる。
【図面の簡単な説明】
第1図は、従来のVTRのクロマ信号記録処理
回路の一実施例を示すブロツク図、第2図は従来
のVTRのクロマ信号再生処理回路の一実施例を
示すブロツク図、第3図は、本発明によるクロマ
信号記録処理回路の一実施例を示すブロツク図、
第4図は本発明によるクロマ信号再生処理回路の
一実施例を示すブロツク図、第5図a,bはそれ
ぞれクロマ信号ダイナミツクエンフアシス特性、
クロマ信号ダイナミツクデイエンフアシス特性の
一例を示す図、第6図〜第15図はそれぞれ本発
明の他の実施例を示す図、第16図〜第18図の
aはそれぞれクロマ信号ダイナミツクエンフアシ
ス回路の構成例を示す図、第16図〜第18図の
bはそれぞれクロマ信号ダイナミツクデイエンフ
アシス回路の構成例を示す図、第16図cはリミ
ツタの入出力ゲイン特性を示す図、第16図d、
第17,18図cはそれぞれ第16図a、第17
図a、第18図aのクロマ信号ダイナミツクエン
フアシス回路の特性の一例を示す図である。 符号の説明、22……バーストエンフアシス回
路、23……クロマ信号ダイナミツクエンフアシ
ス回路、32……くし形フイルタ、33……クロ
マ信号ダイナミツクデイエンフアシス回路、34
……バーストデイエンフアシス回路、40……リ
ミツタ、43……ベルフイルタである。

Claims (1)

  1. 【特許請求の範囲】 1 クロマ信号の信号レベルを所定のレベルに制
    御するACC回路と、 ACC回路によりレベル制御されたクロマ信号
    を周波数変調輝度信号の低域側に周波数変換する
    変換回路と、 周波数変換された低域変換クロマ信号を記録媒
    体に記録する記録手段とからなるクロマ信号記録
    系において、 レベル制御されたクロマ信号中のバースト信号
    を所定量だけエンフアシスするバーストエンフア
    シス手段と バーストエンフアシス手段の出力信号を、エン
    フアシス量が高レベル信号に比べ低レベル信号の
    方が大きくなるように信号レベルに応じてエンフ
    アシスする非線形エンフアシス手段と をACC回路と記録手段との間に設けたことを特
    徴とする色信号処理回路。 2 クロマ信号の信号レベルを所定のレベルに制
    御するACC回路と、 ACC回路によりレベル制御されたクロマ信号
    を周波数変調輝度信号の低域側に周波数変換する
    変換回路と、 周波数変換された低域変換クロマ信号を記録媒
    体に記録する記録手段と ACC回路と記録手段との間に設けられ、レベ
    ル制御されたクロマ信号中のバースト信号を所定
    量だけエンフアシスするバーストエンフアシス手
    段と、 エンフアシス手段と記録手段との間に設けら
    れ、エンフアシスされたバースト信号を含むクロ
    マ信号を、低レベル程エンフアシス量が大きくな
    るように信号レベルに応じて非線形にエンフアシ
    スする非線形エンフアシス手段と を有する記録系と、 記録媒体からの再生信号からクロストーク成分
    を除くくし形フイルタと、 上記非線形エンフアシス手段のエンフアシス特
    性とは逆の特性で、くし形フイルタからの出力信
    号をデイエンフアシスする非線形デイエンフアシ
    ス手段と、 非線形にデイエンフアシスされた再生信号中の
    バースト信号をデイエンフアシスするバーストデ
    イエンフアシス手段と を有する再生系 とからなることを特徴とする磁気記録再生装置の
    色信号処理回路。 3 バースト信号がエンフアシスされる所定量は
    6dBであることを特徴とする特許請求の範囲第2
    項記載の磁気記録再生装置の色信号処理回路。
JP57037997A 1982-03-12 1982-03-12 磁気記録再生装置の色信号処理回路 Granted JPS58156282A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57037997A JPS58156282A (ja) 1982-03-12 1982-03-12 磁気記録再生装置の色信号処理回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57037997A JPS58156282A (ja) 1982-03-12 1982-03-12 磁気記録再生装置の色信号処理回路

Publications (2)

Publication Number Publication Date
JPS58156282A JPS58156282A (ja) 1983-09-17
JPH0225597B2 true JPH0225597B2 (ja) 1990-06-04

Family

ID=12513211

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57037997A Granted JPS58156282A (ja) 1982-03-12 1982-03-12 磁気記録再生装置の色信号処理回路

Country Status (1)

Country Link
JP (1) JPS58156282A (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0638670B2 (ja) * 1984-03-30 1994-05-18 ソニー株式会社 搬送色信号のエンファシス回路

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3305627A (en) * 1963-09-17 1967-02-21 Fernseh Gmbh Apparatus for increasing the signal-tonoise ratio in a compound signal
JPS535909A (en) * 1976-07-06 1978-01-19 Sony Corp De-emphasis circuit
JPS55125786A (en) * 1979-03-23 1980-09-27 Matsushita Electric Ind Co Ltd Recording and reproduction method for video signal

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3305627A (en) * 1963-09-17 1967-02-21 Fernseh Gmbh Apparatus for increasing the signal-tonoise ratio in a compound signal
JPS535909A (en) * 1976-07-06 1978-01-19 Sony Corp De-emphasis circuit
JPS55125786A (en) * 1979-03-23 1980-09-27 Matsushita Electric Ind Co Ltd Recording and reproduction method for video signal

Also Published As

Publication number Publication date
JPS58156282A (ja) 1983-09-17

Similar Documents

Publication Publication Date Title
JPS6030296A (ja) 映像信号記録装置及び映像信号記録再生装置
US4571613A (en) Noise reduction circuit for a video signal using a feedback type comb filter and an equalizer circuit
US4052740A (en) Moire interference reducing circuit for fm video recorders
KR920010187B1 (ko) 자기 재생장치
JPH0225597B2 (ja)
JPS6141285A (ja) 磁気記録再生装置
KR0151018B1 (ko) 화질보상 기능을 갖는 secam방식 비디오 신호의 기록/재생장치
JP2627351B2 (ja) 映像信号再生装置
JPH0526868Y2 (ja)
JPH0233434Y2 (ja)
JP3048884B2 (ja) Vtrの映像信号再生回路
JPH0117636B2 (ja)
JPH0545116B2 (ja)
JPH0123993B2 (ja)
JPH046317B2 (ja)
JPS6070884A (ja) エツジノイズ抑圧回路
JPH0419757B2 (ja)
JPH0773372B2 (ja) 磁気記録装置
JPH07222199A (ja) ビデオテープレコーダの再生信号処理回路
JPH0318397B2 (ja)
JPH04117889A (ja) 記録再生装置の信号処理回路
JPH01191587A (ja) 映像信号記録再生装置
JPH03240391A (ja) クロマ信号波形改善装置
JPH0478236B2 (ja)
JPH05344533A (ja) 色ガンマ補償回路