JPH021928U - - Google Patents

Info

Publication number
JPH021928U
JPH021928U JP7934788U JP7934788U JPH021928U JP H021928 U JPH021928 U JP H021928U JP 7934788 U JP7934788 U JP 7934788U JP 7934788 U JP7934788 U JP 7934788U JP H021928 U JPH021928 U JP H021928U
Authority
JP
Japan
Prior art keywords
inverter
schmitt trigger
trigger circuit
clock pulses
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP7934788U
Other languages
English (en)
Other versions
JP2540544Y2 (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP1988079347U priority Critical patent/JP2540544Y2/ja
Publication of JPH021928U publication Critical patent/JPH021928U/ja
Application granted granted Critical
Publication of JP2540544Y2 publication Critical patent/JP2540544Y2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Manipulation Of Pulses (AREA)
  • Pulse Circuits (AREA)

Description

【図面の簡単な説明】
第1図は本考案の一実施例の回路図、第2図は
第1図のA,B,Cの各点における信号どうしの
関係を示すタイムチヤートである。第3図は従来
例の回路図である。 2……インバータ、3……シユミツトトリガ回
路、3……積分用コンデンサ、F(F,F
Fn)……フリツプフロツプ。

Claims (1)

    【実用新案登録請求の範囲】
  1. 複数段のフリツプフロツプの各クロツク入力端
    子にクロツクパルスを共通に入力する入力段に、
    クロツクパルスを導入するインバータとその出力
    側のシユミツトトリガ回路とを直列に介装すると
    ともに、前記インバータとシユミツトトリガ回路
    との接続点に積分用コンデンサを接続したことを
    特徴とするカウンタ回路。
JP1988079347U 1988-06-15 1988-06-15 カウンタ回路 Expired - Lifetime JP2540544Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1988079347U JP2540544Y2 (ja) 1988-06-15 1988-06-15 カウンタ回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1988079347U JP2540544Y2 (ja) 1988-06-15 1988-06-15 カウンタ回路

Publications (2)

Publication Number Publication Date
JPH021928U true JPH021928U (ja) 1990-01-09
JP2540544Y2 JP2540544Y2 (ja) 1997-07-09

Family

ID=31304232

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1988079347U Expired - Lifetime JP2540544Y2 (ja) 1988-06-15 1988-06-15 カウンタ回路

Country Status (1)

Country Link
JP (1) JP2540544Y2 (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS586438A (ja) * 1981-06-29 1983-01-14 マイルス・ラボラトリ−ズ・インコ−ポレ−テツド 分析用対照溶液調製具、その製造方法及び分析用対照溶液の調製方法
JPS5954335A (ja) * 1982-09-22 1984-03-29 Fujitsu Ltd 計数回路

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS586438A (ja) * 1981-06-29 1983-01-14 マイルス・ラボラトリ−ズ・インコ−ポレ−テツド 分析用対照溶液調製具、その製造方法及び分析用対照溶液の調製方法
JPS5954335A (ja) * 1982-09-22 1984-03-29 Fujitsu Ltd 計数回路

Also Published As

Publication number Publication date
JP2540544Y2 (ja) 1997-07-09

Similar Documents

Publication Publication Date Title
JPH021928U (ja)
JPS63113309U (ja)
JPS61149414U (ja)
JPS62159027U (ja)
JPH0236213U (ja)
JPS62139133U (ja)
JPS643329U (ja)
JPS62201532U (ja)
JPS6415411U (ja)
JPS62203519U (ja)
JPS63131228U (ja)
JPS63131417U (ja)
JPS60163837U (ja) 同期式アツプダウンカウンタ回路
JPH0223124U (ja)
JPS63131229U (ja)
JPS6312910U (ja)
JPS63126927U (ja)
JPS6335324U (ja)
JPH0273813U (ja)
JPS63120173U (ja)
JPS5866734U (ja) 発振回路
JPS62151237U (ja)
JPH0288334U (ja)
JPS62103324U (ja)
JPS60127033U (ja) 論理回路の出力回路