JPS63120173U - - Google Patents

Info

Publication number
JPS63120173U
JPS63120173U JP1156087U JP1156087U JPS63120173U JP S63120173 U JPS63120173 U JP S63120173U JP 1156087 U JP1156087 U JP 1156087U JP 1156087 U JP1156087 U JP 1156087U JP S63120173 U JPS63120173 U JP S63120173U
Authority
JP
Japan
Prior art keywords
frequency
output
gate
flop
stage flip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1156087U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP1156087U priority Critical patent/JPS63120173U/ja
Publication of JPS63120173U publication Critical patent/JPS63120173U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

【図面の簡単な説明】
第1図ないし第3図はこの考案に係る周波数カ
ウンタの実施例を示すもので、第1図はブロツク
図、第2図は動作タイミングチヤート、第3図は
入力信号の周波数変化に対する出力状態の変化を
示す特性図、第4図は従来例の周波数カウンタの
ブロツク図、第5図は同上従来例の動作タイミン
グチヤートである。 1:入力端子、2:クロツク発振器、3:タイ
ミングコントローラ、4:カウンタ、5:第1の
周波数ゲート(第1のゲート手段)、6:第2の
周波数ゲート(第2にゲート手段)、7:RSフ
リツプフロツプ(保持用フリツプフロツプ)、8
:JKフリツプフロツプ(出力段フリツプフロツ
プ)、9:出力端子、11:第1のANDゲート
、12:第2のANDゲート、13,14:OR
ゲート。

Claims (1)

  1. 【実用新案登録請求の範囲】 第1の周波数および該第1の周波数より高い第
    2の周波数が設定され、入力信号の周波数をカウ
    ントしてそのカウント値が前記第2の周波数以上
    において所要の論理信号を出力するとともに前記
    第1の周波数と第2の周波数との周波数差に対応
    したヒステリシス幅の出力特性を有するカウンタ
    であつて、 入力信号の周波数をカウントするカウント手段
    と、 該カウント手段に接続され当該カウント手段の
    カウント値が前記第1の周波数と等しいときに所
    要の出力をする第1のゲート手段と、 前記カウント手段に接続され当該カウント手段
    のカウント値が前記第2の周波数と等しいときに
    所要の出力をする第2のゲート手段と、 前記カウント手段のカウント値が前記第2の周
    波数以上において所要の論理信号を出力する出力
    段フリツプフロツプと、 該出力段フリツプフロツプの反転出力と前記第
    2のゲート手段の出力との論理積をとる第1のア
    ンドゲートと、 前記出力段フリツプフロツプの出力と前記第2
    のゲート手段の出力との論理積をとる第2のアン
    ドゲートと、 出力端子が前記出力段フリツプフロツプの入力
    端子に接続され前記第1のゲート手段および第1
    のアンドゲートの両出力の論理和がリセツト端子
    に入力され前記第2のアンドゲートの出力がセツ
    ト端子に入力されて入力信号の周波数が前記第2
    の周波数よりも高い周波数から当該第2の周波数
    以下に変化するとき前記出力段フリツプフロツプ
    の出力をその変化前の状態に保持させる保持用フ
    リツプフロツプと を有することを特徴とする周波数カウンタ。
JP1156087U 1987-01-30 1987-01-30 Pending JPS63120173U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1156087U JPS63120173U (ja) 1987-01-30 1987-01-30

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1156087U JPS63120173U (ja) 1987-01-30 1987-01-30

Publications (1)

Publication Number Publication Date
JPS63120173U true JPS63120173U (ja) 1988-08-03

Family

ID=30798886

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1156087U Pending JPS63120173U (ja) 1987-01-30 1987-01-30

Country Status (1)

Country Link
JP (1) JPS63120173U (ja)

Similar Documents

Publication Publication Date Title
JPS61128832U (ja)
JPS63120173U (ja)
JPH021928U (ja)
JPS6135443U (ja) パルス出力制御回路
JPS62203521U (ja)
JPS62188845U (ja)
JPH044433U (ja)
JPH0264235U (ja)
JPS6316339U (ja)
JPS6059632U (ja) 位相比較器
JPH0241514U (ja)
JPS62129841U (ja)
JPH01172730U (ja)
JPS635529U (ja)
JPH0242138U (ja)
JPS63131228U (ja)
JPS63131229U (ja)
JPS643329U (ja)
JPS58124895U (ja) アラ−ム信号保持回路
JPS62159027U (ja)
JPS60134328U (ja) バイナリカウンタ
JPS61187130U (ja)
JPH02120933U (ja)
JPH0216617U (ja)
JPH0316734U (ja)