JPH02183952A - 蛍光表示パネル - Google Patents
蛍光表示パネルInfo
- Publication number
- JPH02183952A JPH02183952A JP302589A JP302589A JPH02183952A JP H02183952 A JPH02183952 A JP H02183952A JP 302589 A JP302589 A JP 302589A JP 302589 A JP302589 A JP 302589A JP H02183952 A JPH02183952 A JP H02183952A
- Authority
- JP
- Japan
- Prior art keywords
- display panel
- circuit pattern
- conductor layer
- layer
- fluorescent display
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004020 conductor Substances 0.000 claims abstract description 21
- 239000011521 glass Substances 0.000 claims abstract description 11
- 239000012212 insulator Substances 0.000 claims abstract description 11
- 239000000758 substrate Substances 0.000 claims abstract description 11
- 239000004065 semiconductor Substances 0.000 claims abstract description 10
- 230000007257 malfunction Effects 0.000 abstract description 3
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 abstract description 2
- 230000000694 effects Effects 0.000 description 4
- 229910052782 aluminium Inorganic materials 0.000 description 2
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 229910052709 silver Inorganic materials 0.000 description 2
- 239000004332 silver Substances 0.000 description 2
- 239000006059 cover glass Substances 0.000 description 1
- 238000001723 curing Methods 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000011888 foil Substances 0.000 description 1
- 238000013035 low temperature curing Methods 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 230000000087 stabilizing effect Effects 0.000 description 1
Landscapes
- Vessels, Lead-In Wires, Accessory Apparatuses For Cathode-Ray Tubes (AREA)
- Cathode-Ray Tubes And Fluorescent Screens For Display (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は蛍光表示パネルに関し、特に半導体素子を内蔵
する蛍光表示パネルに関する。
する蛍光表示パネルに関する。
従来、この種の蛍光表示パネルは、第3図に示すように
、半導体素子を駆動する信号回路パターン、電源回路パ
ターンおよび半導体素子の高圧出力回路パターン等の回
路パターン2がカラス基板1の表面に密に混在して形成
され、これらの回路パターン2は、絶縁体層13にて被
覆されていた。
、半導体素子を駆動する信号回路パターン、電源回路パ
ターンおよび半導体素子の高圧出力回路パターン等の回
路パターン2がカラス基板1の表面に密に混在して形成
され、これらの回路パターン2は、絶縁体層13にて被
覆されていた。
上述した従来の蛍光表示パネルの場合、様々な電位の複
雑な回路パターンが密に形成される。内蔵する半導体素
子が単純なドライバーICからCPUの様な多機能を有
する半導体素子となると、信号回路数が増大し、その配
線も必然的に密で且つ長くならざるを得ない。このため
に、ノイズに弱くなり、誤動作し易くなるという欠点が
あった。
雑な回路パターンが密に形成される。内蔵する半導体素
子が単純なドライバーICからCPUの様な多機能を有
する半導体素子となると、信号回路数が増大し、その配
線も必然的に密で且つ長くならざるを得ない。このため
に、ノイズに弱くなり、誤動作し易くなるという欠点が
あった。
本発明の目的は、ノイズによる誤動作がなく、安定した
駆動が可能な蛍光表示パネルを提供することにある。
駆動が可能な蛍光表示パネルを提供することにある。
本発明は、半導体素子を真空容器内に内蔵する蛍光表示
パネルにおいて、ガラス基板上に形成された導電体から
成る回路パターンに対向して絶縁体層を介して前記回路
パターンを遮蔽するように導電体層を立体的に形成し、
該導電体層が接地電位として駆動される。
パネルにおいて、ガラス基板上に形成された導電体から
成る回路パターンに対向して絶縁体層を介して前記回路
パターンを遮蔽するように導電体層を立体的に形成し、
該導電体層が接地電位として駆動される。
次に、本発明の実施例について図面を参照して説明する
。
。
第1図は本発明の第1の実施例の概略部分断面図である
。
。
第1の実施例は、第1図に示すように、ガラス−基板1
の表面にアルミニウムから成る回路パターン2を形成し
、その上方に表示電極5に接続するスルーホール7を残
して全面に絶縁体層3を形成する。この絶縁体層3の上
方表面に厚膜プリント法により銀を主成分とする導電体
層4を回路パターン2を遮蔽するように形成し、更に、
導電体層4全体を絶縁体層13で被覆する。
の表面にアルミニウムから成る回路パターン2を形成し
、その上方に表示電極5に接続するスルーホール7を残
して全面に絶縁体層3を形成する。この絶縁体層3の上
方表面に厚膜プリント法により銀を主成分とする導電体
層4を回路パターン2を遮蔽するように形成し、更に、
導電体層4全体を絶縁体層13で被覆する。
このように、回路パターン2を遮蔽する導電体層4が形
成されたガラス基板1上に絶縁体層3に設けられたスル
ーホール7に接続する表示電極5とその上に所定の蛍光
体層6を形成し、更に、駆動用半導体を搭載し、ワイヤ
ボンディングにて電気的に接続する。この後、電極部品
、カバーガラス等と組み合わせて第1の実施例の蛍光表
示パネルとする。
成されたガラス基板1上に絶縁体層3に設けられたスル
ーホール7に接続する表示電極5とその上に所定の蛍光
体層6を形成し、更に、駆動用半導体を搭載し、ワイヤ
ボンディングにて電気的に接続する。この後、電極部品
、カバーガラス等と組み合わせて第1の実施例の蛍光表
示パネルとする。
このようにして完成した蛍光表示パネルは、導電体層を
接地電位に接続して駆動することにより、各信号ライン
が外部電位の影響を受けにくく、各信号ライン間のクロ
ストークの影響も受けにくくなるため、安定した動作が
可能となる。
接地電位に接続して駆動することにより、各信号ライン
が外部電位の影響を受けにくく、各信号ライン間のクロ
ストークの影響も受けにくくなるため、安定した動作が
可能となる。
第2図は本発明の第2の実施例の概略部分断面図である
。
。
第2の実施例は、第2図に示すように、ガラス基板1の
裏面(非回路パターン形成面)の所定の位置に一面に導
電体層4を銀を主成分とする厚膜プリント法で形成する
。その後、ガラス基板1の導電体層4と反対側の表面に
所定の回路パターン2をアルミニウムで形成し、その上
方に絶縁体層3を形成する。
裏面(非回路パターン形成面)の所定の位置に一面に導
電体層4を銀を主成分とする厚膜プリント法で形成する
。その後、ガラス基板1の導電体層4と反対側の表面に
所定の回路パターン2をアルミニウムで形成し、その上
方に絶縁体層3を形成する。
以降は、第1の実施例と同様にして、蛍光表示パネルを
完成させる。
完成させる。
このようにして完成した蛍光表示パネルも、安定な駆動
が可能である。
が可能である。
更に、第1の実施例に比較して、回路パターン2と導電
体層4との間隔が大きい、即ち、ガラス基板1が絶縁体
層の段目を果しているため、各信号ラインと導電体層間
の静電容量が小さく、駆動信号周波数を大幅に上げるこ
とが可能となる。
体層4との間隔が大きい、即ち、ガラス基板1が絶縁体
層の段目を果しているため、各信号ラインと導電体層間
の静電容量が小さく、駆動信号周波数を大幅に上げるこ
とが可能となる。
なお、本発明の第2の実施例においては、導電体層を予
め、ガラス基板裏面に形成したが、蛍光表示パネル形成
後に、低温硬化型、あるいは、紫外線硬化型の導電体ペ
ーストを用いて導電体層を形成しても良く、更には、金
属箔を貼り付ける手段によっても、その目的とするとこ
ろは同じであり、このような手段も含まれることは言う
までもない。
め、ガラス基板裏面に形成したが、蛍光表示パネル形成
後に、低温硬化型、あるいは、紫外線硬化型の導電体ペ
ーストを用いて導電体層を形成しても良く、更には、金
属箔を貼り付ける手段によっても、その目的とするとこ
ろは同じであり、このような手段も含まれることは言う
までもない。
以上説明したように本発明は、回路パターンに対向し、
絶縁体層を介して導電体層を立体的に形成し、且つ、導
電体層を接地電位として駆動することにより、半導体素
子を内蔵した蛍光素子パネルの安定した駆動が可能とな
る。
絶縁体層を介して導電体層を立体的に形成し、且つ、導
電体層を接地電位として駆動することにより、半導体素
子を内蔵した蛍光素子パネルの安定した駆動が可能とな
る。
更に詳しく述べると、第1の実施例においては回路パタ
ーンと導電体層の間隔が狭いなめ、この間の静電容量が
比較的大きい。このため、回路パターン間のクロストー
クが無視できるために安定した動作が可能であるという
効果がある。しかし、高い周波数で駆動することが難し
くなる。
ーンと導電体層の間隔が狭いなめ、この間の静電容量が
比較的大きい。このため、回路パターン間のクロストー
クが無視できるために安定した動作が可能であるという
効果がある。しかし、高い周波数で駆動することが難し
くなる。
一方、第2の実施例では、ガラス基板を介して回路パタ
ーンと導体層が存在するため、この間の静電容量が比較
的小さく、回路パターン間のクロストークがやや顕在化
するが、高い周波数での駆動が可能となる効果がある。
ーンと導体層が存在するため、この間の静電容量が比較
的小さく、回路パターン間のクロストークがやや顕在化
するが、高い周波数での駆動が可能となる効果がある。
いずれにおいても、導体層は外部電位の変動(電界の影
響)を防ぐので、駆動を安定化できる効果がある、
響)を防ぐので、駆動を安定化できる効果がある、
第1図は本発明の第1の実施例の概略部分断面図、第2
図は本発明の第2の実施例の概略部分断面図、第3[2
Iは従来の蛍光表示パネルの一例の概略部分断面図であ
る。 1・・・ガラス基板、2・・・回路パターン、3.13
・・・絶縁体層、4・・・導電体層、5・・・表示電極
、6・・・蛍光体層、7・・・スルーポール。
図は本発明の第2の実施例の概略部分断面図、第3[2
Iは従来の蛍光表示パネルの一例の概略部分断面図であ
る。 1・・・ガラス基板、2・・・回路パターン、3.13
・・・絶縁体層、4・・・導電体層、5・・・表示電極
、6・・・蛍光体層、7・・・スルーポール。
Claims (1)
- 半導体素子を真空容器内に内蔵する蛍光表示パネルにお
いて、ガラス基板上に形成された導電体から成る回路パ
ターンに対向して絶縁体層を介して前記回路パターンを
遮蔽するように導電体層を立体的に形成し、該導電体層
を接地電位として駆動することを特徴とする蛍光表示パ
ネル。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP302589A JPH02183952A (ja) | 1989-01-09 | 1989-01-09 | 蛍光表示パネル |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP302589A JPH02183952A (ja) | 1989-01-09 | 1989-01-09 | 蛍光表示パネル |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH02183952A true JPH02183952A (ja) | 1990-07-18 |
Family
ID=11545784
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP302589A Pending JPH02183952A (ja) | 1989-01-09 | 1989-01-09 | 蛍光表示パネル |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH02183952A (ja) |
-
1989
- 1989-01-09 JP JP302589A patent/JPH02183952A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH07326688A (ja) | 半導体装置 | |
JPS5745955A (en) | Sealing container | |
BR8401386A (pt) | Conector de filtro | |
JP2004350258A (ja) | Emiフィルタ | |
EP0312682B1 (en) | Printed circuit board | |
JPH04793A (ja) | プリント配線板における電磁波シールド層とアース回路の接続方法 | |
JPS58128754A (ja) | 混成集積回路 | |
JP3082579B2 (ja) | シールドケース | |
JPH08204377A (ja) | 遮蔽体 | |
JPH02183952A (ja) | 蛍光表示パネル | |
GB1531805A (en) | Semiconductor varactor device and electronic tuner using the same | |
JPH06283883A (ja) | シールド基板 | |
JP3038897B2 (ja) | フラットディスプレイパネル | |
JP2585337B2 (ja) | 高周波回路基板装置 | |
JPH04139783A (ja) | Ic搭載用可撓性回路基板及びその製造法 | |
JPS6317239Y2 (ja) | ||
CN109659317B (zh) | 薄膜晶体管阵列基板及显示装置 | |
JP2504456B2 (ja) | 回路基板装置 | |
JPH05315468A (ja) | リードレスチップキャリアの構造 | |
JPH0530269Y2 (ja) | ||
JPS62133743A (ja) | 多層配線基板 | |
JPH0294535A (ja) | 混成集積回路 | |
JP2594172Y2 (ja) | 半導体装置 | |
JPS62119964A (ja) | 複合回路装置 | |
JPH04349649A (ja) | 集積回路 |