JPH0216020B2 - - Google Patents

Info

Publication number
JPH0216020B2
JPH0216020B2 JP55058070A JP5807080A JPH0216020B2 JP H0216020 B2 JPH0216020 B2 JP H0216020B2 JP 55058070 A JP55058070 A JP 55058070A JP 5807080 A JP5807080 A JP 5807080A JP H0216020 B2 JPH0216020 B2 JP H0216020B2
Authority
JP
Japan
Prior art keywords
source
region
channel
fet
substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP55058070A
Other languages
English (en)
Other versions
JPS56155572A (en
Inventor
Osanori Nishida
Masashige Aoyama
Hiroshi Onodera
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP5807080A priority Critical patent/JPS56155572A/ja
Publication of JPS56155572A publication Critical patent/JPS56155572A/ja
Priority to US07/265,338 priority patent/US4908681A/en
Publication of JPH0216020B2 publication Critical patent/JPH0216020B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • H01L29/105Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure with vertical doping variation

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Description

【発明の詳細な説明】 本発明は絶縁ゲート型電界効果半導体装置(以
下IG FETと称す)、特に短チヤンネルの絶縁ゲ
ート型電界効果半導体装置の改良に関する。
MOS集積回路の高集積度化が強力に押し進め
られている現在、これを達成するための技術とし
て各素子の微小化が極めて重要である。しかしな
がら現在の素子をそのまま縮少して微小化してい
くと素子のもつ電気的特性が大巾に劣化する。そ
の1つはパンチ・スルーによつて支配されるソー
ス・ドレイン間の耐圧低下であり、他の1つはし
きい値電圧の低下である。これらの現象はチヤン
ネル長を短かくしてゆくと生じるため短チヤンネ
ル効果と呼ばれている。この短チヤンネル効果に
ついて言及した文献としては例えばIEEE
TRANSACTIONS ON ELECTRON
DEVICES,VOL.ED−25,NO.7,P779〜P786,
(1978)にPAULP.WANGによる「Device
Characteristics of Ghort−Channel and
Narrow−Width MOSFET′s」がある。この文
献では短チヤンネル効果を緩和させるための手段
として深いイオン注入(deep implant)層を示
唆している。
IG FETのソースドレイン間のパンチスルーは
ゲート電極直下の半導体基板表面で起るのではな
く、半導体基板の比較的深いところで生ずること
が知られている。上述した深いイオン注入層はソ
ースドレイン間の耐圧の改善で有効な手段として
用いられている。これは以下に述べる実験からも
明らかである。第1図に実験に用いたIG FETの
構造を示す。第1図に示すIG FETはP型半導体
基板1と離間したN+型ソースドレイン領域2,
3とゲート酸化膜4とポリシリコンゲート電極5
より構成されている。実験ではチヤンネル長Lは
基板1表面でのソース基板間接合とドレイン基板
間接合との間の長さである。第2図はX軸にチヤ
ンネル長L、Y軸にソースドレイン間の耐圧を取
つたグラフであり、深いイオン注入量をパラメー
ターとした特性を示している。第2図から明らか
な様に深いイオン注入層を持たないIG FETで
は・印で示す様にチヤンネル長を短かくすると大
巾にソースドレイン間耐圧が低下していく。これ
に対してΓおよび▼印で示した深いイオン注入層
を有するIG FETではイオン注入量によつて耐圧
の値は異なるが、約2〜3μmまでソースドレイ
ン間耐圧を保持できることが明らかである。これ
から短チヤンネルIG FETでは深いイオン注入層
はソースドレイン耐圧を改善する有効な手段であ
ることが分る。
次に短チヤンネルIG FETのしきい値電圧につ
いて第3図を参照して説明する。深いイオン注入
層を持たない従来のIG FETでは・印で示す様に
チヤンネル長を短かくすると大巾にしきい値電圧
が低下していく短チヤンネル効果が明らかであ
る。一方Γおよび▼印で示した深いイオン注入層
を有するIG FETではこのしきい値電圧のチヤン
ネル長依存性と緩和できることが分る。しかしな
がらチヤンネル長が更に短かくなるとしきい値電
圧も低下する短チヤンネル効果はやはり現れる。
この点についてはわずかにIEDM,PP468〜471,
(1978)に見ることができる。
斯る深いイオン注入技術は基本的にはデバイス
設計上短チヤンネルIG FETのソースドレイン耐
圧の改善を行うために用いられる技術であり、し
きい値電圧への影響については付随的に検討され
てきたに過ぎない。
本発明は斯点に鑑みてなされしきい値電圧のチ
ヤンネル長依存性を除去したIG FETを提供する
ことを目的とする。
本発明に依るIG FETは第4図Eに示す如く、
P型シリコン半導体基板11と、基板11表面に
離間して設けられたN+型のソースドレイン領域
12,13と、ソースドレイン領域12,13間
のチヤンネル領域14と、ソースドレイン領域1
2,13を囲むフイールド酸化膜15と、チヤン
ネル領域14上にゲート酸化膜16を介して設け
られたゲート電極17と、チヤンネル領域14下
に設けたP型の深いイオン注入層18より構成さ
れている。
本発明は斯上した深いイオン注入層18の不純
物濃度の設定に最大の特徴を有しており、従来ソ
ースドレイン間耐圧改善のために用いられた深い
イオン注入層18をしきい値電圧のチヤンネル長
依存性を除去できる様に不純物濃度を設定してい
る。
次に本発明に依るIG FETの製造方法について
第4図を参照して説明する。
本発明に依るIG FETは10Ωcm(100)P型シ
リコンを半導体基板11として準備し、第4図A
に示す如く基板11の一主面に選択酸化のための
マスク材料としてのシリコン窒化膜21を付着す
る。次にシリコン窒化膜21を選択的にエツチン
グ除去して選択酸化する基板11表面を露出した
後第4図Bに示す如く水蒸気雰囲気中で選択酸化
して約1μmのフイールド酸化膜15を形成する。
続いて選択酸化のマスク材料として用いたシリコ
ン窒化膜21をエツチング除去し基板11表面を
露出し、第4図Cの如くこの露出した基板11表
面にゲート酸化膜16を約1000Åの厚みに形成
し、本発明の特徴とする深いイオン注入層18を
形成するため基板11表面よりボロンイオンを約
160keVの加速電圧で注入すると第4図Cに示さ
れる様にフイールド酸化膜15の存在しない基板
11内に深いイオン注入層18が形成される。更
に第4図Dに示す如くポリシリコン層22を基板
11全面に付着した後、第4図Eの如くゲート電
極17となる部分を残してエツチング除去し更に
ゲート酸化膜16もポリシリコン層22の下のみ
を残してエツチング除去し、そしてゲート電極1
7をマスクとしてN+型のソースドレイン領域1
2,13を拡散形成する。当然ソースドレイン領
域12,13は深いイオン注入層18より深く拡
散される。
本発明者は深いイオン注入層18としきい値電
圧のチヤンネル長依存性の関連について深く研究
した。この結果、本発明はSolid−State
Electronics,vol17,PP1059〜1063,1974にL.D.
Yauによる「A SIMPLE THEORY TO
PREDICT THE THRESHOLD VOLTAGE
OF SHORF CHANNEL IG FETs」で詳述さ
れた均一基板の構造解析理論に基いてこの理論を
不均一基板に拡張すると、しきい値電圧のチヤン
ネル長依存性は △VT=VT(L)−VT(L=∞) =Qsc(L)−Qsc(L=∞)/Cox =−2Cotθ/L・1/Cox・Ksε0 (φSINV−φ0(xdmax)−KT/q で示されることが分つた。上式ではVT(L)は短
チヤンネルIG FETのしきい値電圧、VT(L=
∞)は長チヤンネルIG FETのしきい値電圧であ
り、Qscは半導体内の単位面積当りの電荷量
(Space Charge density Per unit area)であ
る。またθは第5図からも明らかな様にソース領
域12の空乏層端とチヤンネル領域14の空乏層
端の交点とソース領域12端を結ぶ直線が基板1
1表面となす角度である。φs,INVは強反転で
のチヤンネル領域14表面のポテンシヤル、φ0
(xdmax)はチヤンネル領域14の空乏層端での
ポテンシヤル、Coxは単位面積当りのゲート酸化
膜容量、Ksは半導体の比誘電率、ε0は真空中の
誘電率、KT/qは熱電圧である。
上式を考察すると−2cotθ/L以外は長チヤンネル IG FETの構造で決まるものであり、チヤンネル
長依存性を除去するには−2cotθ/Lを負の小さい値 にするかあるいは正にするしかない。ここでLを
大きくすることは本発明の目的に反するので、本
発明者はcotθを負の値にする必要性を見出した。
第5図Aは均一不純物濃度基板のIG FETの構
造解析を説明するモデル図であり、第5図Bは不
均一不純物濃度基板の本発明に依るIG FETの構
造解析を説明するモデル図である。IG FETは左
右対象構造なので両図ともソース領域側のみを図
示している。また図中点線はソース領域の空乏層
端を示し、一点破線はチヤンネル領域のバツクゲ
ートバイアスのない最大表面空乏層の端を示して
いる。第5図Aから明らかな様に従来の均一基板
のIG FETではθは必ず90゜以下でありかなり大
きなチヤンネル長依存性があることが理論的にも
裏付けられている。しかし第5図Bに示す本発明
のIG FETではθを90゜以上に設定できるので前
述した式からも明らかな様にしきい値電圧のチヤ
ンネル長依存性を除去できる。即ち深いイオン注
入層18の不純物濃度をある値以上に設定すれば
ソース領域の空乏層の拡がりが深いイオン注入層
18のところでソース領域側に大きくくぼみθを
90゜以上に設定できる。この実験結果を第6図に
示す。第6図ではX軸にチヤンネル長L、Y軸に
しきい値電圧の変化分△VTを取つており、・印は
従来のIG FETの特性でありΓ▼および△印は本
発明のIG FETの特性である。第6図で用いた基
板は2.4×1015cm-3の不純物濃度を有し、ゲート酸
化膜を1000Åに設定しており、Γ印は1.0×10-12
cm-2▼印は1.5×10-12cm-2△印は2.0×10-12cm-2
ボロンイオン注入量の特性を示している。第6図
から明白な様に1.0×10-12cm-2以上のイオン注入
量になるとしきい値電圧のチヤンネル長依存性が
従来のIG FETと逆に△VTの増加となることが
分る。これは前述した発明者の考えた論理式を裏
付けている。よつてθを90゜以上に設定できる様
に深いイオン注入層18を形成することによつて
しきい値電圧のチヤンネル長依存性を除去できる
ことが明らかとなつた。
更に本発明でしきい値電圧のバツクゲートバイ
アス効果を極力小さくするために深いイオン注入
層18の不純物濃度のピークの位置をゲートバイ
アスのないときの表面最大空乏層端(xdmax)
より浅く設定すると良い。
以上に詳述した如く本発明に依ればチヤンネル
領域の比較的深い所に本発明の不純物濃度分布を
持つ様に深いイオン注入層を形成することによつ
てしきい値電圧のチヤンネル長に対する変動の少
い短チヤンネルIG FETを製造できる有益なもの
である。
【図面の簡単な説明】
第1図は第2図および第3図の実験に用いた
IG FETを示す断面図、第2図はIG FETのソー
スドレイン間耐圧のチヤンネル長依存性を説明す
る特性図、第3図はIG FETのしきい値電圧のチ
ヤンネル長依存性を説明する特性図、第4図は
ABCDEは本発明のIG FETの製造方法を説明す
る断面図、第5図ABは夫々従来の均一基板のIG
FETと本発明の不均一基板のIG FETの構造解析
を説明する断面図、第6図は本発明のIG FETの
しきい値電圧のチヤンネル長依存性を示す特性図
である。 主な図番の説明、11は半導体基板、12,1
3はソースドレイン領域、14はチヤンネル領
域、15はフイールド酸化膜、16はゲート酸化
膜、17はゲート電極、18は深いイオン注入層
である。

Claims (1)

    【特許請求の範囲】
  1. 1 一導電型の半導体基板と該基板表面に離間し
    て設けられた逆導電型のソースドレイン領域と該
    ソースドレイン領域間のチヤンネル領域と該チヤ
    ンネル領域上に絶縁膜を介して設けられたゲート
    電極とを具備した絶縁ゲート型電界効果半導体装
    置に於いて、前記チヤンネル領域下に一導電型の
    イオン注入層を設け、該イオン注入層により前記
    ソース領域の空乏層をソース領域側にくぼませバ
    ツクゲート電圧を印加しない状態で前記チヤンネ
    ル領域の空乏層端と前記ソース領域の空乏層端と
    の交点を前記チヤンネル領域に隣接した前記ソー
    ス領域端より前記ソース領域側に形成することを
    特徴とする絶縁ゲート型電界効果半導体装置。
JP5807080A 1980-04-30 1980-04-30 Insulated gate field effect type semiconductor device Granted JPS56155572A (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP5807080A JPS56155572A (en) 1980-04-30 1980-04-30 Insulated gate field effect type semiconductor device
US07/265,338 US4908681A (en) 1980-04-30 1988-10-27 Insulated gate field effect transistor with buried layer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5807080A JPS56155572A (en) 1980-04-30 1980-04-30 Insulated gate field effect type semiconductor device

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP6881681A Division JPS56162878A (en) 1981-05-06 1981-05-06 Insulated gate type field effect semiconductor device

Publications (2)

Publication Number Publication Date
JPS56155572A JPS56155572A (en) 1981-12-01
JPH0216020B2 true JPH0216020B2 (ja) 1990-04-13

Family

ID=13073636

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5807080A Granted JPS56155572A (en) 1980-04-30 1980-04-30 Insulated gate field effect type semiconductor device

Country Status (2)

Country Link
US (1) US4908681A (ja)
JP (1) JPS56155572A (ja)

Families Citing this family (54)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2899122B2 (ja) * 1991-03-18 1999-06-02 キヤノン株式会社 絶縁ゲートトランジスタ及び半導体集積回路
US5166765A (en) * 1991-08-26 1992-11-24 At&T Bell Laboratories Insulated gate field-effect transistor with pulse-shaped doping
KR100257074B1 (ko) * 1998-01-26 2000-05-15 김영환 모스팻 및 이의 제조방법
US6680496B1 (en) 2002-07-08 2004-01-20 Amberwave Systems Corp. Back-biasing to populate strained layer quantum wells
US20050145881A1 (en) * 2003-12-30 2005-07-07 Shui-Ming Cheng Depletion-merged FET design in bulk silicon
EP2674966B1 (en) * 2006-06-29 2019-10-23 Cree, Inc. Silicon carbide switching devices including P-type channels
US8421162B2 (en) 2009-09-30 2013-04-16 Suvolta, Inc. Advanced transistors with punch through suppression
US8273617B2 (en) 2009-09-30 2012-09-25 Suvolta, Inc. Electronic devices and systems, and methods for making and using the same
US20110079861A1 (en) * 2009-09-30 2011-04-07 Lucian Shifren Advanced Transistors with Threshold Voltage Set Dopant Structures
US8530286B2 (en) 2010-04-12 2013-09-10 Suvolta, Inc. Low power semiconductor transistor structure and method of fabrication thereof
US8569128B2 (en) 2010-06-21 2013-10-29 Suvolta, Inc. Semiconductor structure and method of fabrication thereof with mixed metal types
US8759872B2 (en) 2010-06-22 2014-06-24 Suvolta, Inc. Transistor with threshold voltage set notch and method of fabrication thereof
US8377783B2 (en) 2010-09-30 2013-02-19 Suvolta, Inc. Method for reducing punch-through in a transistor device
US8404551B2 (en) 2010-12-03 2013-03-26 Suvolta, Inc. Source/drain extension control for advanced transistors
US8461875B1 (en) 2011-02-18 2013-06-11 Suvolta, Inc. Digital circuits having improved transistors, and methods therefor
US8525271B2 (en) 2011-03-03 2013-09-03 Suvolta, Inc. Semiconductor structure with improved channel stack and method for fabrication thereof
US8400219B2 (en) 2011-03-24 2013-03-19 Suvolta, Inc. Analog circuits having improved transistors, and methods therefor
US8748270B1 (en) 2011-03-30 2014-06-10 Suvolta, Inc. Process for manufacturing an improved analog transistor
US8999861B1 (en) 2011-05-11 2015-04-07 Suvolta, Inc. Semiconductor structure with substitutional boron and method for fabrication thereof
US8796048B1 (en) 2011-05-11 2014-08-05 Suvolta, Inc. Monitoring and measurement of thin film layers
US8811068B1 (en) 2011-05-13 2014-08-19 Suvolta, Inc. Integrated circuit devices and methods
US8569156B1 (en) 2011-05-16 2013-10-29 Suvolta, Inc. Reducing or eliminating pre-amorphization in transistor manufacture
US8735987B1 (en) 2011-06-06 2014-05-27 Suvolta, Inc. CMOS gate stack structures and processes
US8995204B2 (en) 2011-06-23 2015-03-31 Suvolta, Inc. Circuit devices and methods having adjustable transistor body bias
US8629016B1 (en) 2011-07-26 2014-01-14 Suvolta, Inc. Multiple transistor types formed in a common epitaxial layer by differential out-diffusion from a doped underlayer
KR101891373B1 (ko) 2011-08-05 2018-08-24 엠아이이 후지쯔 세미컨덕터 리미티드 핀 구조물을 갖는 반도체 디바이스 및 그 제조 방법
US8748986B1 (en) 2011-08-05 2014-06-10 Suvolta, Inc. Electronic device with controlled threshold voltage
US8614128B1 (en) 2011-08-23 2013-12-24 Suvolta, Inc. CMOS structures and processes based on selective thinning
US8645878B1 (en) 2011-08-23 2014-02-04 Suvolta, Inc. Porting a circuit design from a first semiconductor process to a second semiconductor process
US8713511B1 (en) 2011-09-16 2014-04-29 Suvolta, Inc. Tools and methods for yield-aware semiconductor manufacturing process target generation
US9236466B1 (en) 2011-10-07 2016-01-12 Mie Fujitsu Semiconductor Limited Analog circuits having improved insulated gate transistors, and methods therefor
US8895327B1 (en) 2011-12-09 2014-11-25 Suvolta, Inc. Tipless transistors, short-tip transistors, and methods and circuits therefor
US8819603B1 (en) 2011-12-15 2014-08-26 Suvolta, Inc. Memory circuits and methods of making and designing the same
US8883600B1 (en) 2011-12-22 2014-11-11 Suvolta, Inc. Transistor having reduced junction leakage and methods of forming thereof
US8599623B1 (en) 2011-12-23 2013-12-03 Suvolta, Inc. Circuits and methods for measuring circuit elements in an integrated circuit device
US8970289B1 (en) 2012-01-23 2015-03-03 Suvolta, Inc. Circuits and devices for generating bi-directional body bias voltages, and methods therefor
US8877619B1 (en) 2012-01-23 2014-11-04 Suvolta, Inc. Process for manufacture of integrated circuits with different channel doping transistor architectures and devices therefrom
US9093550B1 (en) 2012-01-31 2015-07-28 Mie Fujitsu Semiconductor Limited Integrated circuits having a plurality of high-K metal gate FETs with various combinations of channel foundation structure and gate stack structure and methods of making same
US9406567B1 (en) 2012-02-28 2016-08-02 Mie Fujitsu Semiconductor Limited Method for fabricating multiple transistor devices on a substrate with varying threshold voltages
US8863064B1 (en) 2012-03-23 2014-10-14 Suvolta, Inc. SRAM cell layout structure and devices therefrom
US9299698B2 (en) 2012-06-27 2016-03-29 Mie Fujitsu Semiconductor Limited Semiconductor structure with multiple transistors having various threshold voltages
US8637955B1 (en) 2012-08-31 2014-01-28 Suvolta, Inc. Semiconductor structure with reduced junction leakage and method of fabrication thereof
US9112057B1 (en) 2012-09-18 2015-08-18 Mie Fujitsu Semiconductor Limited Semiconductor devices with dopant migration suppression and method of fabrication thereof
US9041126B2 (en) 2012-09-21 2015-05-26 Mie Fujitsu Semiconductor Limited Deeply depleted MOS transistors having a screening layer and methods thereof
WO2014071049A2 (en) 2012-10-31 2014-05-08 Suvolta, Inc. Dram-type device with low variation transistor peripheral circuits, and related methods
US8816754B1 (en) 2012-11-02 2014-08-26 Suvolta, Inc. Body bias circuits and methods
US9093997B1 (en) 2012-11-15 2015-07-28 Mie Fujitsu Semiconductor Limited Slew based process and bias monitors and related methods
US9070477B1 (en) 2012-12-12 2015-06-30 Mie Fujitsu Semiconductor Limited Bit interleaved low voltage static random access memory (SRAM) and related methods
US9112484B1 (en) 2012-12-20 2015-08-18 Mie Fujitsu Semiconductor Limited Integrated circuit process and bias monitors and related methods
US9268885B1 (en) 2013-02-28 2016-02-23 Mie Fujitsu Semiconductor Limited Integrated circuit device methods and models with predicted device metric variations
US9299801B1 (en) 2013-03-14 2016-03-29 Mie Fujitsu Semiconductor Limited Method for fabricating a transistor device with a tuned dopant profile
US9478571B1 (en) 2013-05-24 2016-10-25 Mie Fujitsu Semiconductor Limited Buried channel deeply depleted channel transistor
US9710006B2 (en) 2014-07-25 2017-07-18 Mie Fujitsu Semiconductor Limited Power up body bias circuits and methods
US9319013B2 (en) 2014-08-19 2016-04-19 Mie Fujitsu Semiconductor Limited Operational amplifier input offset correction with transistor threshold voltage adjustment

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5065179A (ja) * 1973-10-09 1975-06-02

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1153428A (en) * 1965-06-18 1969-05-29 Philips Nv Improvements in Semiconductor Devices.
GB1261723A (en) * 1968-03-11 1972-01-26 Associated Semiconductor Mft Improvements in and relating to semiconductor devices
US3789504A (en) * 1971-10-12 1974-02-05 Gte Laboratories Inc Method of manufacturing an n-channel mos field-effect transistor
JPS4951879A (ja) * 1972-09-20 1974-05-20
US3860454A (en) * 1973-06-27 1975-01-14 Ibm Field effect transistor structure for minimizing parasitic inversion and process for fabricating
US4078947A (en) * 1976-08-05 1978-03-14 International Business Machines Corporation Method for forming a narrow channel length MOS field effect transistor
US4132998A (en) * 1977-08-29 1979-01-02 Rca Corp. Insulated gate field effect transistor having a deep channel portion more highly doped than the substrate
US4148046A (en) * 1978-01-16 1979-04-03 Honeywell Inc. Semiconductor apparatus
JPS54125986A (en) * 1978-03-23 1979-09-29 Handotai Kenkyu Shinkokai Semiconductor including insulated gate type transistor
US4276555A (en) * 1978-07-13 1981-06-30 International Business Machines Corporation Controlled avalanche voltage transistor and magnetic sensor
US4242691A (en) * 1978-09-18 1980-12-30 Mitsubishi Denki Kabushiki Kaisha MOS Semiconductor device
JPS5555569A (en) * 1978-10-19 1980-04-23 Semiconductor Res Found Transistor and integrated circuit
US4315781A (en) * 1980-04-23 1982-02-16 Hughes Aircraft Company Method of controlling MOSFET threshold voltage with self-aligned channel stop

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5065179A (ja) * 1973-10-09 1975-06-02

Also Published As

Publication number Publication date
US4908681A (en) 1990-03-13
JPS56155572A (en) 1981-12-01

Similar Documents

Publication Publication Date Title
JPH0216020B2 (ja)
KR940006702B1 (ko) 모스패트의 제조방법
US9245975B2 (en) Recessed channel insulated-gate field effect transistor with self-aligned gate and increased channel length
JPH06333942A (ja) トランジスタの製造方法
JPH02250331A (ja) 半導体装置およびその製造方法
JPH0620132B2 (ja) 電界効果トランジスタ
JPH06204469A (ja) 電界効果トランジスタおよびその製造方法
JPH03171672A (ja) Mis型fet
JPH0834313B2 (ja) 半導体装置及びその製造方法
US5159417A (en) Semiconductor device having short channel field effect transistor with extended gate electrode structure and manufacturing method thereof
JPH0234936A (ja) 半導体装置およびその製造方法
JPH0656855B2 (ja) 絶縁ゲ−ト型電界効果トランジスタ
JPS6025028B2 (ja) 半導体装置の製造方法
JPS6269562A (ja) 電界効果トランジスタ装置およびその製造方法
JPS61110466A (ja) 電界効果型半導体装置及びその製造方法
JPH0217941B2 (ja)
JP2856166B2 (ja) Mosfetおよびその製造方法
JP3017838B2 (ja) 半導体装置およびその製造方法
JP2896960B2 (ja) 半導体素子及びその製造方法
JPS63305566A (ja) 半導体装置およびその製造方法
JPH01191476A (ja) 半導体装置
JPH0438834A (ja) Mosトランジスタの製造方法
JP3656867B2 (ja) 微細mosトランジスタの製造方法
JPS61256670A (ja) 絶縁ゲ−ト型電界効果トランジスタ
JPS6136973A (ja) 半導体装置