JPH02150937A - 情報処理装置 - Google Patents
情報処理装置Info
- Publication number
- JPH02150937A JPH02150937A JP30520688A JP30520688A JPH02150937A JP H02150937 A JPH02150937 A JP H02150937A JP 30520688 A JP30520688 A JP 30520688A JP 30520688 A JP30520688 A JP 30520688A JP H02150937 A JPH02150937 A JP H02150937A
- Authority
- JP
- Japan
- Prior art keywords
- task
- information
- index
- contents
- under execution
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000010365 information processing Effects 0.000 claims description 4
- 238000000034 method Methods 0.000 abstract description 4
- 230000006870 function Effects 0.000 description 3
- 238000010586 diagram Methods 0.000 description 1
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、アドレス拡張機能を有する情報処理装置、特
に拡張情報となるデータが属するタスクIDと現在実行
中のタスクIDを保持、させたタスク実行時のメモリ・
アクセス・チエツクの機能に関する。
に拡張情報となるデータが属するタスクIDと現在実行
中のタスクIDを保持、させたタスク実行時のメモリ・
アクセス・チエツクの機能に関する。
従来、この種のアドレス拡張機能を有する情報処理装置
において、複数のタスクを実行させる場合の一方法とし
て、タスクが切り替わるたびに、インデックスで参照さ
れるテーブル・データをすべて切り替わるタスクに属す
るデータに設定し直している。
において、複数のタスクを実行させる場合の一方法とし
て、タスクが切り替わるたびに、インデックスで参照さ
れるテーブル・データをすべて切り替わるタスクに属す
るデータに設定し直している。
上述した従来技術では、タスクを切り替えるたびに、イ
ンデックスで参照されるテーブル情報をすべて設定し直
しており、たとえ設定し直しても切り替わったタスクが
次のタスクに切り替わるまでに使用しない情報があると
いう欠点がある。
ンデックスで参照されるテーブル情報をすべて設定し直
しており、たとえ設定し直しても切り替わったタスクが
次のタスクに切り替わるまでに使用しない情報があると
いう欠点がある。
本発明によれば、
「アドレス情報中の複数ビットをインデックスとし、前
記インデックスより広いビット幅のデータ・テーブルを
保持し、前記インデックスで参照されるテーブルの内容
とインデックスとして使用しなかった残りのアドレス情
報とを使用して拡張されたアドレス情報を生成する機構
を有する情報処理装置において、 実行される複数のタスクのうちで現在実行中のタスクI
Dを保持するタスクレジスタと、前記インデックスで参
照されるテーブルの内容が属しているタスクIDを保持
する手段とを有し、 タスク実行時において前記タスクレジスタの内容と実行
時のアドレス情報中のインデックスから参照されるテー
ブルの内容が属するタスクIDとを比較し、現在実行中
のタスクのものでなければ、現在実行中のタスクに属す
る情報に設定し直す処理に制御を移すことを特徴とする
情報処理装置」 が得られる。
記インデックスより広いビット幅のデータ・テーブルを
保持し、前記インデックスで参照されるテーブルの内容
とインデックスとして使用しなかった残りのアドレス情
報とを使用して拡張されたアドレス情報を生成する機構
を有する情報処理装置において、 実行される複数のタスクのうちで現在実行中のタスクI
Dを保持するタスクレジスタと、前記インデックスで参
照されるテーブルの内容が属しているタスクIDを保持
する手段とを有し、 タスク実行時において前記タスクレジスタの内容と実行
時のアドレス情報中のインデックスから参照されるテー
ブルの内容が属するタスクIDとを比較し、現在実行中
のタスクのものでなければ、現在実行中のタスクに属す
る情報に設定し直す処理に制御を移すことを特徴とする
情報処理装置」 が得られる。
次に、本発明の一実施例を示した図面を参照して、本発
明をより詳細に説明する。
明をより詳細に説明する。
第1図を参照すると、本発明の一実施例は、拡張アドレ
ス・コントロール・ユニット“1を持ち、アドレス拡張
を実現している。拡張アドレス・コントロール・ユニッ
ト1では、バス2経出で入力されるアドレス情報の複数
ビットをインデックスとして扱い、そのインデックスに
対応する拡張用アドレス情報3とインデックスとして使
用しなかった残りのアドレス情報とから拡張アドレスを
生成する。
ス・コントロール・ユニット“1を持ち、アドレス拡張
を実現している。拡張アドレス・コントロール・ユニッ
ト1では、バス2経出で入力されるアドレス情報の複数
ビットをインデックスとして扱い、そのインデックスに
対応する拡張用アドレス情報3とインデックスとして使
用しなかった残りのアドレス情報とから拡張アドレスを
生成する。
各拡張用アドレス情報3には対応してどのタスクに属す
るかを示すタスクID4が保持されている。
るかを示すタスクID4が保持されている。
また、現在実行中のタスクIDは、タスクレジスタ5に
保持される。現在実行中のタスクがあるメモリをアクセ
スした際、そのアドレスから参照される拡張用アドレス
情報が実行中のタスクのものであるかをチエツクするた
め、タスクレジスタの内容と拡張用アドレス情報がどの
タスクのものであるかを示すタスクID4は、比較器6
で比較し、異なっていれば現在実行中のタスクの拡張用
アドレス情報を設定する処理へ制御を移すため、命令シ
ーケンサ7にトラップ信号8を出力する。
保持される。現在実行中のタスクがあるメモリをアクセ
スした際、そのアドレスから参照される拡張用アドレス
情報が実行中のタスクのものであるかをチエツクするた
め、タスクレジスタの内容と拡張用アドレス情報がどの
タスクのものであるかを示すタスクID4は、比較器6
で比較し、異なっていれば現在実行中のタスクの拡張用
アドレス情報を設定する処理へ制御を移すため、命令シ
ーケンサ7にトラップ信号8を出力する。
なお、本実施例では、アドレス情報からどのタスクID
とタスクレジスタの内容を比較するかを決めるなめ、ゲ
ート回路9を使用している。
とタスクレジスタの内容を比較するかを決めるなめ、ゲ
ート回路9を使用している。
以上説明したように、本発明によれば、拡張アドレスを
生成するためのテーブルの内容がどのタスクに属するも
のであるかを保持する手段と、現在実行中のタスクID
を保持するタスクレジスタを保持し、タスク実行中のメ
モリアクセス時に上記の事項からアクセスしたアドレス
に関する情報が実行中のタスクに属するものかどうかを
チエツクし、もし違えば実行中のタスクの情報に設定す
る処理に移すことにより、必要の時にその場で、実行中
のタスクの情報に設定でき、必要かどうか不明なタスク
切り替え時点での不必要な設定処理を省略できる。
生成するためのテーブルの内容がどのタスクに属するも
のであるかを保持する手段と、現在実行中のタスクID
を保持するタスクレジスタを保持し、タスク実行中のメ
モリアクセス時に上記の事項からアクセスしたアドレス
に関する情報が実行中のタスクに属するものかどうかを
チエツクし、もし違えば実行中のタスクの情報に設定す
る処理に移すことにより、必要の時にその場で、実行中
のタスクの情報に設定でき、必要かどうか不明なタスク
切り替え時点での不必要な設定処理を省略できる。
第1図は本発明の一実施例を示す機能ブロック図である
。 ■・・・拡張アドレス・コントロール・ユニット、2・
・・バス、3・・・拡張用アドレス情報、4・・・タス
クID、5・・・タスク・レジスタ、6・・・比較器、
7・・・命令シーケンサ、8・・・比較結果によるトラ
ップ信号、9・・・ゲート回路。 代理人 弁理士 内 原 晋
。 ■・・・拡張アドレス・コントロール・ユニット、2・
・・バス、3・・・拡張用アドレス情報、4・・・タス
クID、5・・・タスク・レジスタ、6・・・比較器、
7・・・命令シーケンサ、8・・・比較結果によるトラ
ップ信号、9・・・ゲート回路。 代理人 弁理士 内 原 晋
Claims (1)
- 【特許請求の範囲】 アドレス情報中の複数ビットをインデックスとし、前記
インデックスより広いビット幅のデータ・テーブルを保
持し、前記インデックスで参照されるテーブルの内容と
インデックスとして使用しなかった残りのアドレス情報
とを使用して拡張されたアドレス情報を生成する機構を
有する情報処理装置において、 実行される複数のタスクのうちで現在実行中のタスクI
Dを保持するタスクレジスタと、 前記インデックスで参照されるテーブルの内容が属して
いるタスクIDを保持する手段とを有し、 タスク実行時において前記タスクレジスタの内容と実行
時のアドレス情報中のインデックスから参照されるテー
ブルの内容が属するタスクIDとを比較し、現在実行中
のタスクのものでなければ、現在実行中のタスクに属す
る情報に設定し直す処理に制御を移すことを特徴とする
情報処理装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP30520688A JPH02150937A (ja) | 1988-12-01 | 1988-12-01 | 情報処理装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP30520688A JPH02150937A (ja) | 1988-12-01 | 1988-12-01 | 情報処理装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH02150937A true JPH02150937A (ja) | 1990-06-11 |
Family
ID=17942328
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP30520688A Pending JPH02150937A (ja) | 1988-12-01 | 1988-12-01 | 情報処理装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH02150937A (ja) |
-
1988
- 1988-12-01 JP JP30520688A patent/JPH02150937A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4325116A (en) | Parallel storage access by multiprocessors | |
EP0213843B1 (en) | Digital processor control | |
JP2825550B2 (ja) | 多重仮想空間アドレス制御方法および計算機システム | |
US5812868A (en) | Method and apparatus for selecting a register file in a data processing system | |
US5490259A (en) | Logical-to-real address translation based on selective use of first and second TLBs | |
JPH0512126A (ja) | 仮想計算機のアドレス変換装置及びアドレス変換方法 | |
US5226132A (en) | Multiple virtual addressing using/comparing translation pairs of addresses comprising a space address and an origin address (sto) while using space registers as storage devices for a data processing system | |
US3982231A (en) | Prefixing in a multiprocessing system | |
EP0298418B1 (en) | Virtual computer system | |
US4764866A (en) | Data processing system with pre-decoding of op codes | |
JPH02150937A (ja) | 情報処理装置 | |
US4480306A (en) | Digital data processing system using unique ALU register files and micro-instruction stacks | |
US4493023A (en) | Digital data processing system having unique addressing means and means for identifying and accessing operands | |
JPH03141444A (ja) | データ処理装置 | |
JPS6220034A (ja) | プログラム状態語切換制御方式 | |
KR960018958A (ko) | 다중 프로세서 시스템에서 아토믹 명령어 수행시 데이타 버퍼를 사용한 메인 메모리 액세스 장치 | |
JPH03113548A (ja) | 拡張メモリ制御装置 | |
JPH03109656A (ja) | 多重仮想アドレス空間アクセス方法およびデータ処理装置 | |
JPH0269851A (ja) | 入出力制御方式 | |
JPS63180171A (ja) | 情報処理装置 | |
JPS6148049A (ja) | メモリ・アクセスのチエツク装置 | |
JPS6086625A (ja) | デ−タ処理装置 | |
JPH02294858A (ja) | キャッシュメモリ | |
JPH03282930A (ja) | 複語長データ用メモリシステム、キャッシュメモリ、レジスタファイル及び情報処理装置 | |
JPH0812637B2 (ja) | アドレス変換方式 |