JPH02147872A - スキャンアウト動作回路 - Google Patents
スキャンアウト動作回路Info
- Publication number
- JPH02147872A JPH02147872A JP63303137A JP30313788A JPH02147872A JP H02147872 A JPH02147872 A JP H02147872A JP 63303137 A JP63303137 A JP 63303137A JP 30313788 A JP30313788 A JP 30313788A JP H02147872 A JPH02147872 A JP H02147872A
- Authority
- JP
- Japan
- Prior art keywords
- scan
- circuit
- data
- operations
- flip flop
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 abstract description 2
- 238000005070 sampling Methods 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 2
- 238000013480 data collection Methods 0.000 description 1
- 238000004904 shortening Methods 0.000 description 1
Landscapes
- Test And Diagnosis Of Digital Computers (AREA)
- Tests Of Electronic Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明はスキャンアウト動作回路に関し、特にスキャン
アウト動作によりスキャンデータを採取する方法に関す
る。
アウト動作によりスキャンデータを採取する方法に関す
る。
従来、この種のスキャンアウト動作は、スキャンバスデ
ータ採取装置が、被スキャンパス採取装置に対してスキ
ャンバスデータの読み出しと、その読み出したデータの
再格納という2回の動作を行なっていた。
ータ採取装置が、被スキャンパス採取装置に対してスキ
ャンバスデータの読み出しと、その読み出したデータの
再格納という2回の動作を行なっていた。
上述した従来のスキャンアウト動作では、スキャンバス
データを保存するために、スキャンバスデータの読み出
しの後、スキャンバスデータの再格納という2回の動作
を行なわなければならないという欠点がある。
データを保存するために、スキャンバスデータの読み出
しの後、スキャンバスデータの再格納という2回の動作
を行なわなければならないという欠点がある。
本発明のスキャンアウト動作回路の構成は、スキャンパ
ス回路と、スキャンアウトを表すフリップフロップと、
前記フリップフロップの状態により、前記スキャンパス
回路への入力として前記スキャンパス回路からの出力と
、外部からのスキャンイン動作時に入力される信号の内
の一方を前記スキャンパス回路への入力として選択する
セレクターとを含んで構成されることを特徴とする。
ス回路と、スキャンアウトを表すフリップフロップと、
前記フリップフロップの状態により、前記スキャンパス
回路への入力として前記スキャンパス回路からの出力と
、外部からのスキャンイン動作時に入力される信号の内
の一方を前記スキャンパス回路への入力として選択する
セレクターとを含んで構成されることを特徴とする。
次に、本発明について図面を参照して説明する。
第1図は本発明の一実施例のブロック図であり、101
はスキャンパス回路、102はスキャンアウトを表すフ
リップフロップ、103はスキャンパス回路101への
入力としてフリップフロップ102がスキャンアウト状
態を表している場合は、スキャンパス回路101からの
出力を選択し、又フリップフロップ102がスキャンア
ウト状態を表していない場合は、外部からの入力信号2
01を選択するセレクターを示す。
はスキャンパス回路、102はスキャンアウトを表すフ
リップフロップ、103はスキャンパス回路101への
入力としてフリップフロップ102がスキャンアウト状
態を表している場合は、スキャンパス回路101からの
出力を選択し、又フリップフロップ102がスキャンア
ウト状態を表していない場合は、外部からの入力信号2
01を選択するセレクターを示す。
フリップフロップ102はスキャンアウトコマンドを受
は取るとセットされ、スキャンパス回路101への入力
としてスキャンパス回路からの出力が選択される。スキ
ャンパス回路101がスキャンアウトコマンドを実行し
てスキャンパスデータを出力すると、セレクター103
により、そのスキャンパス出力信号はスキャンパス回路
101に入力され、スキャンパスデータを全て出力した
状態でスキャンパス回路101のデータは、データ出力
前の状態が保存される。
は取るとセットされ、スキャンパス回路101への入力
としてスキャンパス回路からの出力が選択される。スキ
ャンパス回路101がスキャンアウトコマンドを実行し
てスキャンパスデータを出力すると、セレクター103
により、そのスキャンパス出力信号はスキャンパス回路
101に入力され、スキャンパスデータを全て出力した
状態でスキャンパス回路101のデータは、データ出力
前の状態が保存される。
スキャンインコマンドを受は取ると、フリップフロップ
102はリセットされ、スキャンパス回路101への入
力として外部からの入力信号201が選択され、外部か
らのデータ入力が行なわれる。
102はリセットされ、スキャンパス回路101への入
力として外部からの入力信号201が選択され、外部か
らのデータ入力が行なわれる。
以上説明したように本発明は、スキャンアウト動作時に
スキャンパスデータの再格納をハードで自動的に行うこ
とにより、スキャンパス採取装置の処理が簡略化される
ので、スキャンアウト動作の実行時間が短くなるという
効果がある。
スキャンパスデータの再格納をハードで自動的に行うこ
とにより、スキャンパス採取装置の処理が簡略化される
ので、スキャンアウト動作の実行時間が短くなるという
効果がある。
第1図は本発明によるスキャンアウト動作回路の一実施
例のブロック図である。 101・・・スキャンパス回路、102・・・フリップ
フロップ、103・・・セレクター、201・・・外部
からの入力信号。
例のブロック図である。 101・・・スキャンパス回路、102・・・フリップ
フロップ、103・・・セレクター、201・・・外部
からの入力信号。
Claims (1)
- スキャンパス回路と、スキャンアウトを表すフリップフ
ロップと、前記フリップフロップの状態により、前記ス
キャンパス回路への入力として前記スキャンパス回路か
らの出力と、外部からのスキャンイン動作時に入力され
る信号の内の一方を前記スキャンパス回路への入力とし
て選択するセレクターとを含んで構成されることを特徴
とするスキャンアウト動作回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63303137A JPH02147872A (ja) | 1988-11-29 | 1988-11-29 | スキャンアウト動作回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63303137A JPH02147872A (ja) | 1988-11-29 | 1988-11-29 | スキャンアウト動作回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH02147872A true JPH02147872A (ja) | 1990-06-06 |
Family
ID=17917327
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP63303137A Pending JPH02147872A (ja) | 1988-11-29 | 1988-11-29 | スキャンアウト動作回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH02147872A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04127245A (ja) * | 1990-09-18 | 1992-04-28 | Hitachi Ltd | 論理回路の診断方法 |
JP2009127448A (ja) * | 2007-11-20 | 2009-06-11 | Kyowa Corporation:Kk | 翼部材 |
-
1988
- 1988-11-29 JP JP63303137A patent/JPH02147872A/ja active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04127245A (ja) * | 1990-09-18 | 1992-04-28 | Hitachi Ltd | 論理回路の診断方法 |
JP2009127448A (ja) * | 2007-11-20 | 2009-06-11 | Kyowa Corporation:Kk | 翼部材 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4540903A (en) | Scannable asynchronous/synchronous CMOS latch | |
JPH02147872A (ja) | スキャンアウト動作回路 | |
EP0454052B1 (en) | Data processing device with test circuit | |
KR0170210B1 (ko) | 메모리 장치의 테스트 회로 | |
JPH0391195A (ja) | メモリ回路 | |
JPS6319571A (ja) | 集積回路 | |
JPH026772A (ja) | 集積回路 | |
JP3052579B2 (ja) | Icテスタのストローブマスク回路 | |
JPH0359475A (ja) | スキャンイン・アウト方式 | |
JPH01100641A (ja) | 論理装置 | |
JPH02294118A (ja) | リングカウンタ | |
JPH06148290A (ja) | バウンダリスキャンレジスタ | |
JPH01261738A (ja) | 対話型システム用テストモジュール | |
JPS60187870A (ja) | 半導体集積論理回路 | |
JPS57121744A (en) | Integrated circuit device | |
JPS63207167A (ja) | 半導体集積回路 | |
JPH0588431B2 (ja) | ||
JPH01257363A (ja) | 半導体装置 | |
JPH06201781A (ja) | バウンダリ・スキャン回路 | |
JPS63216141A (ja) | マイクロコンピユ−タ装置 | |
JPH0675099B2 (ja) | 入力回路装置 | |
HU207171B (en) | Memory emulator built together with a prom eprom programmer | |
JPS60211376A (ja) | 集積回路の試験回路 | |
JPH04236374A (ja) | テストパタン作成方式 | |
JPH04194681A (ja) | 大規模集積回路 |