JPH0214689A - 信号処理回路 - Google Patents

信号処理回路

Info

Publication number
JPH0214689A
JPH0214689A JP16253088A JP16253088A JPH0214689A JP H0214689 A JPH0214689 A JP H0214689A JP 16253088 A JP16253088 A JP 16253088A JP 16253088 A JP16253088 A JP 16253088A JP H0214689 A JPH0214689 A JP H0214689A
Authority
JP
Japan
Prior art keywords
signal
circuit
memory
scanning line
color difference
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP16253088A
Other languages
English (en)
Inventor
Sunao Suzuki
直 鈴木
Kenji Katsumata
賢治 勝又
Takaaki Matono
孝明 的野
Masahito Sugiyama
雅人 杉山
Shigeru Hirahata
茂 平畠
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Image Information Systems Inc
Hitachi Ltd
Original Assignee
Hitachi Ltd
Hitachi Video Engineering Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd, Hitachi Video Engineering Co Ltd filed Critical Hitachi Ltd
Priority to JP16253088A priority Critical patent/JPH0214689A/ja
Publication of JPH0214689A publication Critical patent/JPH0214689A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、ディジタルテレビジョン受1域戦における信
号処理回路に関し、特に、静止画再生を行うために用い
られる信号処理回路に関するものである。
〔従来の技術〕
ディジタル信号処理技術を導入したテレビシロン受像機
において、フレーム相関を利用したY/C分離回路中の
フレームメモリを利用して静止画表示(以下、フリーズ
と称する。)機能を実現する手段として、従来では、特
開昭61−125295号公報に記載のものがある。こ
れは、動き適応処理によって分離した輝度信号および色
差信号をフレームメモリへ帰還して循環的にJき込み、
絖み出しを行うことによりフリーズ画を(梧るものであ
った。
〔発明が解決しようとする課題〕
上記従来例では5色差信号の走査線補間回路としてフィ
ールド内補間回路を用いているが、フリーズモード時の
走査線補間方法について触れておらず十分な配慮がされ
ていない。
第2図は従来例におけるフリーズモード時のブロック図
を示すものである。
同図において、201はフィールドメモリk、202は
色補間回路を、203は時間軸圧縮回路を示す。
フィールドメモリ201には、動きに適応して分離した
色差信号が記憶されており、循環的に読み出し、書き込
みを行っているものとする。フィールドメモリ201か
ら読み出された信号は時間軸圧縮回路203と色補間回
路202へ供給される。色補間回路202では補間走蓋
腺信号を作成し時間軸圧縮回路203へ出力する。時間
軸圧縮回路205ではフィールドメモリ201からの信
号と色補間回路202からの信号とを時間傭圧縮して多
重し、順次走査の信号に変換して出力する。
ここで、色補間回路202において−・成約に良くしら
れている2つの走査線の平均洗よって補間走査線を作成
する平均補間を行った場合を考える。
フリーズモード時においては、フィールドメモリ201
からは第3図(4)に示すように常に同じ清報が(り返
し読み出される。この信号に対して平均補間を行うと、
時間軸圧1回路205の出力は同図(旬に示すような走
査線構造となり、奇数(ODD)フィールドに対して偶
数(EVEN)フィールドの画像が垂直方向に1ライン
ずれた画となり、浩直方向に色の変化している部分でラ
インフック力を生じてしまう。
このように、上記従来例ではフリーズモード時において
、垂直方向に絵柄が変化している部分にラインフリッカ
が生じ、高画質なフリーズ画が再生できた(・という問
題があった。
本発明の目的は上記問題点を解決し、フリッカのな−・
フリーズ画を再生可能な信号処理回路を提供することK
ある。
〔課題を解決するための手段〕
上記目的は、入力した信号を1水平走査期間(以下、1
Hと略す)遅延するラインメモリと、少なくとも1つ以
上の上記ラインメモリの入力信号と出力信号とを選択す
る選択回路と、上記選択回路を制御するタイミング発生
回路と、上記ラインメモリの出力信号と上記選択回路の
出力信号とを時間軸圧縮し、多重して順次走査の信号に
変換する倍速変換回路とを設け、フリーズモード時にお
−・て、上記タイミング発生回路が、奇数フィールドと
偶数フィールドとで異なる選択を行うように上記選択回
路を制御することにより達成できる。
〔作用〕
入力した信号はラインメモリおよび選択回路へ供給する
。ラインメモリによって1H期間遅延した信号は倍速変
換回路および選択回路へ供給する。
選択回路はフリーズモード時において、奇数フィールド
ではラインメモリの出力信号を選択し、偶数フィールド
では入力した4g号を選択して倍速変換回路へ出力する
。倍速変換回路ではラインメモリの出力信号と選択回路
の出力信号との時間軸を圧縮して多重し、順次走査の信
号に変化して出力する。タイミング発生回路はフリーズ
信号とフィールドの偶奇を判断する傷°号を基に、選択
回路が、補間走査線用の信号として、奇数フィールドで
は画面上における上側の走査Its信号を選択し、偶数
フィールド画面上における下側の走査線が選択されるよ
うな動作を行うための制御信号が発生する。
これにより、フリーズモード時に、奇数フィールドの画
像と偶数フィールドの画像とが垂直方向にずれることが
ないので、絵柄が垂直方向く変化している部分において
もラインフリッカを生じることがない。
〔実施例〕
以ド、本発明の一実施例を第1図により説明する。
同図中、101は映像信号の入力端子を、102はフリ
ーズ信号(FZ)の入力端子を、106はバンドパスフ
ィルタ(以下、BPFと略す。) k、104は色復調
回路を、105,106,107はアナログ/ディジタ
ル(以下、A/’Dと略す。)変換器を、108゜10
9.114,117,118,122,130,131
.134,135は選択回路を、110,125はフレ
ームメモリを、111は輝度1ぎ号分離回′@金、11
2,126はラインメモリを、 115゜129 、1
55は加算器を、115はフィールドメモリを、116
は混合回路を、119,132,156は倍速変換回路
を、120,137,138はディジタル/アナログ(
以下、D/Aと略す。)変換器を、121は4度倍号Y
の出力端子を、124は色差信号分離回路を、125は
走査線補間部を、127,128は分離口w5を、13
9は色差1g号R−Yの出力端子を、140は色差1g
号B−Yの出力端子を、141は同期発生回路を、14
2はタイミング発生回路を、143は動き検出回路を、
それぞれ示す。
最初に、通常表示モード時の動作について述べる。
尚、通常モード時には、選択回路108を除く総ての選
択回路はα側を選択しているものとする。
選択回路108は表示モードにかかわらず常に一定の周
期、例えば、l 4QnSeC毎に交互にα側と6側と
t−選択する。また、入力端子101より入力される映
11!信号はNTSC方式のコンポジット信号であるも
のとする。
輝度信号処理系においては、まず、入力した映像信号を
A/D変換器105によってディジタル信号に変換して
4変信号分離回路111へ供給すると共に、選択回路1
09を介してフレームメモリ110へ記憶する。フレー
ムメモリ110からは1フレ一ム期間遅延した信号を、
輝度信号分離回路111へと出力する。
輝度信号分離回路111では、動き検出回路143から
の動き情報M1に応じて、ライン相関やフレーム相関を
利用して輝度信号を分離し、加算器113へ供給すると
共に、ラインメモリ112へ記憶する。
ラインメモリ112からは1H遅延した信号を、加算器
115へ、また、選択回路117を介して倍速変換回路
119へ、また、選択回路114を介してフィールドメ
モリ115へと、それぞれ供給する。加算器113から
は現信号と1H遅延した信号との平均を、また、フィー
ルドメモリ115からは1フイールド過去の信号を、そ
れぞれ混合回路116へ供給する。混合回路116では
動き検出口%143からの動き情報M3に応じて、2つ
の入力信号の混合比を変えて混合し、補間走査線信号と
して選択回路118を介して倍速変換回路119へ出力
する。
倍速変換回路119は、例えば、ラインメモリ(図示せ
ず)を2個と出力選定回路(図示せず)を有し、入力し
た実走査線信号(ラインメモリ112の出力)と補間走
査線信号(混合回路116の出力)とをそれぞれライン
メモリへ書き込み、2倍の速度で読み出して、出力選択
回路によって〆の走査周期で出力選択するという方法に
よって、順次走査の信号に変換して出力する。倍速変換
回路119の出力はD/A変換器120によってアナロ
グ信号に変換して出力される。
一方、色差信号処理系では、まず、入力した映像信号か
らB P F 103によって色副搬送波周波数fsc
を中心とする色信号帯域の信号を収り出し、色復調回路
104においてR−Y軸、B−Y軸で色復調を行って、
A/D変換器105,107へ供給する。
ディジタル信号に変換した色差信号比−YとB−Yは、
選択回路108によりて140rtsec毎に切り替え
て多重される。これは、色差イキ号の処理回路を1系統
で済むよう圧するためである。多重された色差信号は、
色差信号分離回路124へ、また、選択回路122を介
してフレームメモリ123へとそれぞれ供給する。
色差信号分離回路124では、選択回路108の出力と
1フレーム遅延したフレームメモリ125の出力とを用
いて、動き検出回路143からの動き情報M2に応じて
、ライン相関やフレーム相関を利用して輝度信号の高域
成分を取り除き、色差信号を分離してラインメモリ12
6と分離回路128へそれぞれ供給する。
分離回路127,128では、多重されている色差信号
几−YとB−Yとを分離し、抜けた画素を補間してそれ
ぞれ出力する。加算器129.153では、現信号と1
H遅延し比信号とを平均し、補間走査線信号としてそれ
ぞれ選択回路131.135を介して倍速変換回路13
2,134へ供給する。
倍速変換回路132.136では、実走査&!倍信号ラ
インメモリ126の出力)と補間走査線信号(加算器1
29,153の出力)との時間軸を圧縮して多重し、順
次走査の信号に変換する。倍速変換回路132゜136
の出力はそれぞれD/A変換器137,158によって
アナログ信号に変換して出力される。
また、タイミング発生回路142は同期発生回路141
で発生したフィールドの偶奇を判断するフレームパルス
(FP )と垂直同期信号(V)およびフリーズの開始
、解除を示すフリーズ信号(FZ)を基に、通常表示モ
ードと、後述するフリーズモードとで、各選択回路を制
御するための制御信号を発生する。
また、動き検出回路143は輝度信号系と色差信号系そ
れぞれの現信号と1フレーム遅延した45号とから画像
の動きを検出し、動き情報M1.M2゜M3を発生する
次に、フリーズモード時の動作釦ついて述べる。
フリーズモード時には、タイミング発生回路142から
第4図忙示すような制御信号を各選択回路へ供給する。
まず、フリーズ開始命令が入力すると、垂直同期信号(
V)に同期して、制#1ぎ号81.82.85において
選択回路109,122,114をそれぞれ善側へ切り
替え、輝度信号および色差信号分離回路111,124
において動き適応処理によって分離した輝度信号、色差
信号を、選択回路109,122を介してフレームメモ
リ110,123へ、また、混合回路116において作
成した補間走査線信号を、選択回路114を介してフィ
ールドメモリ115へと、それぞれ帰還して記憶する。
各メモ9110,123,115は1フィールド分の情
報を記憶した後、制御信号W】により書き込みが禁止さ
れ、記憶した1フィールド分の情報と毎フィールドくり
返し読み出すことによりフリーズ画を再生する。この時
、輝度信号分離回路111、色差信号分離回路124お
よび混合回路116は、タイミング発生口@142から
の制御16号F1によって、各メモリ110,123,
115から入力した傷°号全そのまま出力する状態とす
る。また、各メモリ110,123゜115において、
1フイールド後にJき込みを禁止するのは、例えば、フ
リーズ後に到来する映像を子画面としてフリーズ−面中
心表示する場合に、子i画用のバクファメモリとして各
メモ9 fiO。
123.115を利用でき、その際の子画面の書き込み
を容量にするためである。
ところで、各メモ9110.125,115からの読み
出しは、通常表示モードとフリーズモードとの変化点に
おける同期の乱れを防ぐために、インタレースの垂直同
期信号(V)に同期して行う。したがって、ODDフィ
ールドの情報をフリーズ画とじて再生する場合には、E
VENフィールドにおいて実走査線(フレームメモリ1
10の出力)と補間走査線(フィールドメモリ115の
出力)との関係が逆転してしまう問題がある。
そこで、本実施例では、選択回路117,118におい
て制御信号84,85により、EVENフィールドでは
それぞれに側を選択させることによって、走査線関係を
補正する。これにより、毎フィールド同じ垂直位置に同
一の情報を表示するようにできる。
また、色差信号処理系においては、選択回路131゜1
35におい【制御信号88.89によりそれぞれ4側を
選択させると共に、選択回路150,154 において
制御信号86.87により、ODDフィールドではそれ
ぞれα側を選択させ、EVENフィールドではそれぞれ
に側を選択させることによって、ODDフィールドでは
1H遅延した信号を、EVENフィールドでは遅延して
いない信号を、各々補間走査線信号として倍速変換回路
152.136へ供給させる。
この時の走査線構造を第5図に示す。
以上により、絵柄が垂直方向く変化している場合でもラ
インフリッカを生じることがない。
マタ、パーソナルコンビエータやVTRIZ)特殊表示
などのノンインタレース信号が入力した場合には、同期
発生回路141において、これを検出し、インタレース
信号INTによって上記フィールド毎の処理の切り替え
を停止する。
以上、本実施例によれば、動き適応処理後の信号を用い
て同期乱れ、走査線の逆転、ラインフリッカなどの生じ
ない高画質なフリーズ画を再生することができる。
第6図に本発明の池の実施例の主要部を示す。
本実施例は第1図の実施例における色差信号処理系の走
査線補間部125の構成を変えたものである。
第6図において、+Sof 、602,603.604
は選択回路を、605,606は倍速変換回路である。
その池、第1図と同一符号のものは構成、機能とも同一
である。
通常表示モード時は選択回@ 6at 、6a2,6a
s、6aitは総て4側を選択する。フリーズモード時
罠は選択回路601.605が第4図に示す″制御信号
S6.S7により、選択回路602,604が制御信第
88.S9によりそれぞれ切り替わる。これにより、フ
リーズモード時の走査線構造は第7図に示すものとなる
以上、本実施例においても、第1図の実施例と同様の効
果を得ることができる。
第8図に本発明の別の実施例を示す。
本実施例は倍速変換回路として日立良の)1M6302
1という倍速変換用ラインメモリを使用した場合の例で
ある。
第8図において、801は同期発生回路を、802はタ
イミング発生回路を、803,804,805,806
,807゜808は選択回路を、809,810,81
1は倍速用ラインメモリ()1M63021 )をそれ
ぞれ示す。その池、第1図と同一符号のものは構成、機
能とも同一である。尚、倍速変換用ラインメモリ(HM
63021 )は、2走査線分の容量をもつメモリを内
蔵しており、芙走査機信号と補間走査線イぎ号とを画素
単位で多重して入力すると、走査線単位で多重された倍
速の順次走査の信号に変換して出力するものである。
通常表示モード時には、選択回路108,804,80
7゜808を除(総ての選択回路はα側を選択する。選
択回路108はモードKかかわらず常に一定周期、例え
ば、140nsec毎に交互にαと善とを選択する。
選択回路804,807,808も、例えば、35nS
eC毎に交互に4と善とを選択し、実走査線信号と2走
査線の平均により作成した補間走査線信号とを画素毎に
多重して出力する。これにより、通常モード時の走査線
構造は第1図の実施例の場合と同一となる。
フリーズモード時には、選択回路803,804,80
7゜808は第9図(A)K示す制御信号84.810
.811.812によってそれぞれ制御される。
すなわち、ODDフィールドにおいては、選択口′R5
805は常Vca側を選択し、選択回路804は通常表
示モード時と同じ極性の信号4fscにより55nse
c毎に交互Vcaと善とを選択し、また、選択回路80
7.808は常にα側を選択する。EVENフィールド
では、選択回路805は常Kk側を選択し、選択回路8
04は通常表示モード時と逆極性の信号4fsc ’よ
り35nSeC毎に交互に畠とkとを選択し、また、選
択回路807,808は通常表示モード時と同じ極性の
4fscにより55nsec毎に交互に4と番とを選択
する。これKより、第5図に示す走査線構造と同一のも
のとなる。
また、第9図(B)に示すよう忙、選択回路807゜8
08がODDフィールドでは通常表示モード時と同じ極
性の4fscにより35nsec毎に交互に4と6とを
選択し、FliVgNフィールドでは常に4側を選択す
るよう忙制御を行うと、第7図と同一の走査線構造を実
現できる。
その曲の選択回路の制御信号81〜83188.89は
第4図のものと同一である。
本実施例におけるタイミング発生回路802の一構成例
を第10図に示す。
同図中、1.2はラッチ回路を、3,4,8.10はイ
ンバータを、5はANDゲートを、6.7は5人力の0
几ゲートを、9はEORゲートをそれぞれ示す。また、
制御信号INTはインタレース信号時にはgH′″ ノ
ンインタレース信号時には#LJIであるとする。これ
Kより、ノンインタレース信号が入力した場合には、画
面上において、常に上側の走査線を補間走査線とするこ
とになる。
以上のよ5に、本実施例においても、第1図、第6図の
実施例と同様の効果を得ることができる。
以上、第1図、第6図、第8図の実施例において、フレ
ームメモリ110,123はフィールドメモリ2個を並
列あるいは直列に接続することで実現できる。
〔発明の効果〕
本発明によれば、フリーズモード時において、毎フィー
ルド同じ垂r[位置圧は同一の清報を表示することがで
きるので、絵柄が垂直方間に変化している部分において
もラインフリフカを生じることがない。
【図面の簡単な説明】
第1図は不発明の一失Ai例を示すブロック図、第2図
は従来の信号処理回路の主要部を示すブロック図、第5
図は第2図の従来例圧おける要部信号の走査線構造を示
す説明図、第4図は第1図の実施例における要部信号の
タイミングチャート、第5図は第1図の実施側圧おける
要部信号の走査線構造を示す説明図、第6図は本発明の
池の実施例の主要部を示すブロック図、ai!7図は第
6図の実施側圧おける要部信号の走査線構造を示す説明
図、第8図は本発明の別の実施例を示すブロック図、第
9図は第8図の実施例における要部信号のタイミングチ
ャート、第10図は第8図におけるタイミング発生回路
の一構成例を示す回路図、である。 符号の説明 126・・・ラインメモリ、117,118,150,
151,154゜135.601.602,6J]5,
604,803.805.806,807,808・・
・選択回路、119,152,156.605,606
・・・倍速変換回路、809.810,811・・・倍
速変換用ラインメモリ、142,802・・・タイミン
グ発生回路。 0DD EVEN 0ρD EVEN ■ ■ ■ ■ ■ A■ ■ム △■ ■ △■ △;桶閤乏幻及 扇 乙 ■ ■ ■ ゝ△○′ ○濱口焦 △、桶間赴影牒 L==  +++−++++−+++ 」 NT +4

Claims (1)

  1. 【特許請求の範囲】 1、映像情報を有する信号から実走査線信号と補間走査
    線信号とを作成する走査線補間回路と、作成された前記
    実走査線信号と補間走査線信号とを入力し、順次走査の
    信号に変換して出力する倍速変換回路と、から成る信号
    処理回路において、 前記映像情報を有する信号を少なくとも1フィールド分
    記憶し、静止画再生時に、記憶された前記信号のうち、
    1フィールド分の同一の信号をインタレース同期にて繰
    り返し読み出すメモリと、該メモリより読み出される信
    号を1水平走査期間遅延して出力するラインメモリと、
    該ラインメモリからの出力信号と前記メモリより読み出
    される信号とを入力し、そのうちの一方を選択して出力
    する選択回路と、静止画再生時に、該選択回路が前記映
    像情報を有する信号における奇数フィールドと偶数フィ
    ールドとで異なる選択動作を行うよう該選択回路を制御
    する制御信号を発生するタイミング発生回路と、を設け
    、静止画再生時に、前記走査線補間回路により作成され
    た前記実走査線信号及び/または補間走査線信号に代え
    て、前記選択回路からの出力信号を前記倍速変換回路に
    入力するようにしたことを特徴とする信号処理回路。 2、請求項1に記載の信号処理回路において、静止画再
    生時に、前記タイミング発生回路により発生される前記
    制御信号は、前記選択回路が、前記映像情報を有する信
    号における奇数フィールド期間では前記ラインメモリか
    らの出力信号を選択し、偶数フィールド期間では前記メ
    モリより読み出される信号を選択するよう、前記選択回
    路を制御する制御信号であることを特徴とする信号処理
    回路。 3、請求項1に記載の信号処理回路において、静止画再
    生時に、前記タイミング発生回路により発生される前記
    制御信号は、前記選択回路が、前記映像情報を有する信
    号における奇数フィールド期間では前記ラインメモリか
    らの出力信号を選択し、偶数フィールド期間では前記ラ
    インメモリからの出力信号と前記メモリより読み出され
    る信号とを予め定められた周期で交互に選択するよう、
    前記選択回路を制御する制御信号であることを特徴とす
    る信号処理回路。 4、請求項1に記載の信号処理回路において、静止画再
    生時に、前記タイミング発生回路により発生される前記
    制御信号は、前記選択回路が、前記映像情報を有する信
    号における奇数フィールド期間では前記ラインメモリか
    らの出力信号と前記メモリより読み出される信号とを予
    め定められた周期で交互に選択し、偶数フィールド期間
    では前記ラインメモリからの出力信号を選択するよう、
    前記選択回路を制御する制御信号であることを特徴とす
    る信号処理回路。 5、映像信号を入力し、該映像信号から得られる画像の
    動きに応じて、該映像信号を輝度信号と色差信号とに分
    離する動き適応型の輝度信号/色差信号分離回路(以下
    、Y/C分離回路と言う。)と、前記映像信号から得ら
    れる画像の動きに応じて、分離された前記輝度信号から
    実走査線輝度信号と補間走査線輝度信号とを作成する動
    き適応型の輝度走査線補間回路と、分離された前記色差
    信号から実走査線色差信号と補間走査線色差信号とを作
    成する色差走査線補間回路と、作成された前記実走査線
    輝度信号と補間走査線輝度信号とを入力し、順次走査の
    輝度信号に変換して出力する輝度倍速変換回路と、作成
    された前記実走査線色差信号と補間走査線色差信号とを
    入力し、順次走査の色差信号に変換して出力する色差倍
    速変換回路と、から成る信号処理回路において、 前記Y/C分離回路により分離された前記輝度信号を少
    なくとも1フィールド分記憶し、静止画再生時に、記憶
    された前記輝度信号のうち、1フィールド分の同一の信
    号をインタレース同期にて繰り返し読み出す第1のメモ
    リと、前記輝度走査線補間回路により作成された前記補
    間走査線輝度信号を少なくとも1フィールド分記憶し、
    静止画再生時に、記憶された前記補間走査線輝度信号の
    うち、1フィールド分の同一の信号をインタレース同期
    にて繰り返し読み出す第2のメモリと、前記Y/C分離
    回路により分離された前記色差信号を少なくとも1フィ
    ールド分記憶し、静止画再生時に、記憶された前記色差
    信号のうち、1フィールド分の同一の信号をインタレー
    ス同期にて繰り返し読み出す第3のメモリと、静止画再
    生時に、前記第1のメモリより読み出される信号と前記
    第2のメモリより読み出される信号とを入力し、そのう
    ちの一方を選択して、前記輝度走査線補間回路により作
    成された前記実走査線輝度信号に代えて、前記輝度倍速
    変換回路へ入力させる第1の選択回路と、静止画再生時
    に、前記第1のメモリより読み出される信号と前記第2
    のメモリより読み出される信号とを入力し、そのうちの
    一方を選択して、前記輝度走査線補間回路により作成さ
    れた前記補間走査線輝度信号に代えて、前記輝度倍速変
    換回路へ入力させる第2の選択回路と、前記第3のメモ
    リより読み出される信号を1水平走査期間遅延して出力
    するラインメモリと、該ラインメモリからの出力信号と
    前記第3のメモリより読み出される信号とを入力し、そ
    のうちの一方を選択して出力する第3の選択回路と、静
    止画再生時に、前記第1および第2の選択回路が、それ
    ぞれ、前記映像信号におけるフィールド毎に前記第1の
    メモリより読み出される信号と前記第2のメモリより読
    み出される信号とを交互に選択し、かつ、互いに同一の
    信号を選択しないよう、前記第1および第2の選択回路
    を制御する輝度信号用制御信号を発生するとともに、静
    止画再生時に、前記第3の選択回路が前記映像信号にお
    ける奇数フィールドと偶数フィールドとで異なる選択動
    作を行うよう前記第3の選択回路を制御する色差信号用
    制御信号を発生するタイミング発生回路と、を設け、静
    止画再生時に、前記色差走査線補間回路により作成され
    た前記実走査線色差信号及び/または補間走査線色差信
    号に代えて、前記第3の選択回路からの出力信号を前記
    色差倍速変換回路に入力するようにしたことを特徴とす
    る信号処理回路。 6、請求項5に記載の信号処理回路において、静止画再
    生時に、前記タイミング発生回路により発生される前記
    色差信号用制御信号は、前記第3の選択回路が、前記映
    像信号における奇数フィールド期間では前記ラインメモ
    リからの出力信号を選択し、偶数フィールド期間では前
    記第3のメモリより読み出される信号を選択するよう、
    前記第3の選択回路を制御する制御信号であることを特
    徴とする信号処理回路。 7、請求項5に記載の信号処理回路において、静止画再
    生時に、前記タイミング発生回路により発生される前記
    色差信号用制御信号は、前記第3の選択回路が、前記映
    像信号における奇数フィールド期間では前記ラインメモ
    リからの出力信号を選択し、偶数フィールド期間では前
    記ラインメモリからの出力信号と前記第3のメモリより
    読み出される信号とを予め定められた周期で交互に選択
    するよう、前記第3の選択回路を制御する制御信号であ
    ることを特徴とする信号処理回路。 8、請求項5に記載の信号処理回路において、静止画再
    生時に、前記タイミング発生回路により発生される色差
    信号用制御信号は、前記第3の選択回路が、前記映像信
    号における奇数フィールド期間では前記ラインメモリか
    らの出力信号と前記第3のメモリより読み出される信号
    とを予め定められた周期で交互に選択し、偶数フィール
    ド期間では前記ラインメモリからの出力信号を選択する
    よう、前記第3の選択回路を制御する制御信号であるこ
    とを特徴とする信号処理回路。
JP16253088A 1988-07-01 1988-07-01 信号処理回路 Pending JPH0214689A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP16253088A JPH0214689A (ja) 1988-07-01 1988-07-01 信号処理回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16253088A JPH0214689A (ja) 1988-07-01 1988-07-01 信号処理回路

Publications (1)

Publication Number Publication Date
JPH0214689A true JPH0214689A (ja) 1990-01-18

Family

ID=15756367

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16253088A Pending JPH0214689A (ja) 1988-07-01 1988-07-01 信号処理回路

Country Status (1)

Country Link
JP (1) JPH0214689A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04227195A (ja) * 1990-12-28 1992-08-17 Fujitsu General Ltd テレビ受像機

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04227195A (ja) * 1990-12-28 1992-08-17 Fujitsu General Ltd テレビ受像機

Similar Documents

Publication Publication Date Title
US6222589B1 (en) Displaying video on high-resolution computer-type monitors substantially without motion discontinuities
WO1998007274A9 (en) Displaying video on high-resolution computer-type monitors substantially without motion discontinuities
US5111297A (en) Picture-in-picture double-scanning television receiver
EP0262927A2 (en) Progressive scan display system having intra-field and interfield processing modes
JPS63272195A (ja) 静止画再生可能な映像信号処理回路
US4583113A (en) Progressive scan television display system employing interpolation in the luminance channel
US4580163A (en) Progressive scan video processor having parallel organized memories and a single averaging circuit
US5227866A (en) Television receiver for extended definition video signal detects number of scan lines and controls signal processors
JPH10191268A (ja) 映像信号処理装置および処理方法
JPH0214689A (ja) 信号処理回路
JP2508685B2 (ja) 動き検出回路
JP3852115B2 (ja) 画像信号処理装置
JPH0888838A (ja) テレビジョン受像機
JP4656759B2 (ja) 走査線変換装置
JPS63171091A (ja) 映像信号処理回路
CA1313705B (en) Progresive scan television display system
JP2690790B2 (ja) テレビジョン受像機
JPH0229077A (ja) 映像信号処理回路
JP3091700B2 (ja) テレビジョン受像機
JP2003101970A (ja) 動画像走査変換装置
JPH04276990A (ja) テレビジョン受像機
EP0176239A1 (en) Progressive scan video processor providing video interpolation
JPH07226925A (ja) テレビジョン受信機
JPH04120988A (ja) テレビジョン信号変換装置
JPH06169447A (ja) テレビジョン回路