JPH02130845A - 電子回路装置 - Google Patents

電子回路装置

Info

Publication number
JPH02130845A
JPH02130845A JP63283573A JP28357388A JPH02130845A JP H02130845 A JPH02130845 A JP H02130845A JP 63283573 A JP63283573 A JP 63283573A JP 28357388 A JP28357388 A JP 28357388A JP H02130845 A JPH02130845 A JP H02130845A
Authority
JP
Japan
Prior art keywords
pad
metallization
board
plating
electronic circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63283573A
Other languages
English (en)
Inventor
Ryohei Sato
了平 佐藤
Muneo Oshima
大島 宗夫
Takashi Kuroki
喬 黒木
Toshitada Nezu
根津 利忠
Takatsugu Takenaka
竹中 隆次
Toshinori Ameya
飴矢 俊法
Mitsuru Fujii
満 藤井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP63283573A priority Critical patent/JPH02130845A/ja
Priority to DE3937549A priority patent/DE3937549A1/de
Publication of JPH02130845A publication Critical patent/JPH02130845A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/24Reinforcing the conductive pattern
    • H05K3/245Reinforcing conductive patterns made by printing techniques or by other techniques for applying conductive pastes, inks or powders; Reinforcing other conductive patterns by such techniques
    • H05K3/246Reinforcing conductive paste, ink or powder patterns by other methods, e.g. by plating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/3457Solder materials or compositions; Methods of application thereof
    • H05K3/3468Applying molten solder
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/818Bonding techniques
    • H01L2224/81801Soldering or alloying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01042Molybdenum [Mo]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01068Erbium [Er]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15312Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a pin array, e.g. PGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/15786Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2924/15787Ceramics, e.g. crystalline carbides, nitrides or oxides
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/0306Inorganic insulating substrates, e.g. ceramic, glass
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/09Use of materials for the conductive, e.g. metallic pattern
    • H05K1/092Dispersed materials, e.g. conductive pastes or inks
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/03Conductive materials
    • H05K2201/0332Structure of the conductor
    • H05K2201/0335Layered conductors or foils
    • H05K2201/0347Overplating, e.g. for reinforcing conductors or bumps; Plating over filled vias
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/03Conductive materials
    • H05K2201/0332Structure of the conductor
    • H05K2201/0364Conductor shape
    • H05K2201/0376Flush conductors, i.e. flush with the surface of the printed circuit
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09818Shape or layout details not covered by a single group of H05K2201/09009 - H05K2201/09809
    • H05K2201/099Coating over pads, e.g. solder resist partly over pads
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/04Soldering or other types of metallurgic bonding
    • H05K2203/044Solder dip coating, i.e. coating printed conductors, e.g. pads by dipping in molten solder or by wave soldering
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/24Reinforcing the conductive pattern
    • H05K3/244Finish plating of conductors, especially of copper conductors, e.g. for pads or lands

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)
  • Wire Bonding (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はメタライゼーシ曹ン・パッドを有するセラミッ
ク基板を具備してなる電子回路装置Kかかわシ、特に、
微細で低強度なメタライゼーション・パッドを強化し、
かつろう材の供給を確実に行うのに好適な電子回路装置
は関する。
〔従来の技術〕
従来、セラミック基板上のメタライゼーシlン・パッド
としては、第5図GL) K示すごとく、基板上面に形
成するだけの場合と、第5図(b) K”示すごとく、
さらに周辺を誘電体層でカバーして、はんだ付け、ろう
付けをする場合とがあった0図にシいて、1は半導体、
2はろう材、13はメタライゼータ1ン・パッド、5は
ろう材、6はリードビン、7はセラミック配線板であシ
、同図伽)では、さらに誘電体゛のカバー14が設けら
れている。前者は。
はんだ付け、ろう付は等の組立工程や使用時に加わる応
力によって、メタライゼーション・パッドとセラミック
配線板との界面から破壊しやすいという問題があった◎
また、後者は、前者で生じる問題点を解決することがで
きるが、微細パターンにおけるろう材の供給が難しいと
いう問題があった◇すなわち、ろう材の供給でも、ペー
スト状のろう材を印刷する場合は問題がないが、通常の
デイツプ方式の場合あるいはボールや箔状のろう材を供
給する場合には、パッド周辺の誘電体層が邪魔なして、
ろう材がパッドに接しない場合が発生し、不良パッドが
形成されるという問題があった。
とのことは、パッドが微細化するに伴い、ますます重大
な問題となる。
〔発明が解決しようとする課題〕
上記従来技術は、セラミック基板上のメタライゼーシ曹
ン・パッドの強度の向上とろう材の供給しやすさの2つ
の!!求を同時に満足できないといり問題がありた0 本発明の目的は、上記課題を解決し、セラミック基板上
に接合強度が強く、ろう材供給のしゃすいメタライゼー
タ1ン・パッドを実現することにある。
〔課題を解決するための手段〕
上記目的は、メタライゼーシlン・パッドを、その周辺
がセラミックで覆われ、かつその表面がセラミック基板
面と同一平面かもしくは基板面よυ凸面になるように形
成するととKよシ、達成される◎ 上記構成は、メタライゼーシ璽ン・パラトノ形成後、そ
の周辺に誘電体層を印刷し、プレスしてから焼結するこ
とによシ、容易に実現できる。
〔作用〕
上記構成によシ、メタツイゼーシ冒ン・パッド周辺の誘
電体層がセラミック基板と一体になシ、確実にパッドと
基板の界面破壊を防止することによって、高強度なパッ
ドを実現できるとともに、基板面と同一平面かよシ凸面
に形成されたパッドによシ、セラミック基板をろう材中
に浸漬する際に、ろうが確実にパッドと接触するので、
ぬれ拡がシと拡散反応が起きて、ろうの付着を確実にす
ることができる0 〔実施例〕 以下、本発明の一実施例を第1図および第2図を用いて
説明する。
第1図は本発明に基づいて構成したメタライゼーシ冒ン
・パッドを有する電子回路装置の部分断面を示したもの
で、第2図はそのメタライゼーシ璽ンφパッドを形成す
るプロセスを示したものである。
第1図において、1は半導体、2はろう材、3は本発明
に基づいて構成されたメタライゼーシ冒ン・パッド、5
はろう材、6はリードピン、7はセラミック基板である
ここで、そのメタライゼーシ璽ンOパッドを形成するプ
ロセスを第2図に従りて説明する0積層セラミックの工
程において、同図(ハ))のごとく、グリーンシート9
にタングステンやモリブデン等の導電ペースト8を印刷
・乾燥して電極を形成し、その上に、同図((9)のご
とく、誘電体ペースト4を該電極の周縁に印刷・乾燥し
た後、同図(0)のごとく、すべてのグリーンシートを
一括してプレス積層接着し、焼結することKよりて、同
図(4)のごとく、メタ、ライゼーシ璽ン・パッドの周
縁がセラミック内に入シ込んで、セラミック基板0表・
裏爾と露出した電極部面とが同一平面上にある構造を得
ることができる0さらに、この上に、通常のニッケルめ
っき、金めつき等のろう付は用のめりきメタライゼーシ
璽ン10を施すととによって、同図(e)のごとく、セ
ラミック基板の表・裏面よシも凸なメタライゼータ1ン
構造を得ることができるOこの多層セラミックを、溶融
したろうに浸漬して、ろう材を表・裏直に供給し、半導
体1やy−ドピン6を位置合わせをして加勢溶着すると
、第1図に示す電子回路装置が得られる。
上記のように作成された接合体の強度を調べた結果、第
3図(a)K示す従来の接合体がメタライゼーシlン・
パッドとセラミックとの界面近傍から簡単に剥離するの
に対して、上記実施例の接合体では、半導体や入出力ビ
ンとの接合のいずれにおいても、ろう材が先に破断し、
接合部は十分な強度を示し九〇 また、第5図(1))に示す従来の接合体が、浸漬によ
るろう材の供給において、ろう材の表面張力と周縁のカ
バーが邪魔をしていることによシ、パッドとろう材とが
接しない場合が生じ、ろうの未付着不良が発生し、特に
、パッドのサイズの小さい半導体の接合部でろうの未付
着が顕著であった。
これに対し、本実施例では、周縁のカバーがないので、
いずれの部分でも確実にろうが付着し、ろう付は不良を
防止することができ九〇 また、ボールや箔状のろう材の場合、バットに対する位
置合わせや寸法精度が厳しくなっているため、カバーが
あると、これが機械的に邪魔をしてパッドとろう材が接
しない場合が生じたが、本発明の構成では、この点が大
幅に改善され、微細化に対しても確実な接続を得ること
が可能になりたO 〔発明の効果〕 本発明によれば、セラミック基板を用いた電子回路装置
における接合強度の大幅な向上と接続不良の防止の両方
を同時に実現できるという効果があシ、さらに、セラミ
ック基板を用いた高密度で高信頼度な電子回路装置の実
現に大きく寄与することができる◎
【図面の簡単な説明】
第1図は本発明に基づいて構成したメタフィゼーシ曹ン
・パッドを有する電子回路装置の一実施例の部分断面図
、第2図はそのメタツイゼーシ曹ン・パッドを形成する
プロセスを示す工程図、第3図(a)および(b)はそ
れぞれ従来技術による半導体およびリードビンの接合部
を示す部分断面図である0 1・・・半導体、2・・・ろう材、3・・・メタライゼ
ーション・パッド、4・・・誘電体ペースト、5・・・
ろう材、6・・・リードピン、7・・・セラミック基板
、8・・・導電ペースト、9・・・グリーンシート、1
0・・・めりきメタツイゼーシ四ン0 第1図 (C) (d) f遵奉 ろう)ネオ メタライa’−シ3ン、ハo−yl、”うつ4才 ・ノードヒ!ン 仁うむ71!l!、線板 4; ま匁電イ本へ°−λF 8: 導I配へ0−スト 5図 CQ) (b) 1:I1体 2:うラネオ I4:カバ゛− 5: ララオオ 6:−t−トビ〉 7:七う!シフ6υ褒J更

Claims (1)

    【特許請求の範囲】
  1. 1.電子回路部品の接続や基板同士を相互に接続するた
    めのメタライゼーション・パッドを有するセラミック基
    板を具備してなる電子回路装置において、前記メタライ
    ゼーション・パッドを、その周辺がセラミックで覆われ
    、かつその表面がセラミック基板面と同一平面かもしく
    は該基板面よりも凸面になるように形成したことを特徴
    とする電子回路装置。
JP63283573A 1988-11-11 1988-11-11 電子回路装置 Pending JPH02130845A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP63283573A JPH02130845A (ja) 1988-11-11 1988-11-11 電子回路装置
DE3937549A DE3937549A1 (de) 1988-11-11 1989-11-10 Elektronische schaltung und verfahren zur herstellung derselben

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63283573A JPH02130845A (ja) 1988-11-11 1988-11-11 電子回路装置

Publications (1)

Publication Number Publication Date
JPH02130845A true JPH02130845A (ja) 1990-05-18

Family

ID=17667275

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63283573A Pending JPH02130845A (ja) 1988-11-11 1988-11-11 電子回路装置

Country Status (2)

Country Link
JP (1) JPH02130845A (ja)
DE (1) DE3937549A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014003044A (ja) * 2012-05-22 2014-01-09 Murata Mfg Co Ltd 積層基板およびその製造方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4225138A1 (de) * 1992-07-30 1994-02-03 Daimler Benz Ag Multichipmodul und Verfahren zu dessen Herstellung

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3616014A (en) * 1968-05-15 1971-10-26 Walter Weglin Manufacture of printed circuit board
JPS614388A (ja) * 1984-06-18 1986-01-10 Konishiroku Photo Ind Co Ltd ビデオカメラの表示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014003044A (ja) * 2012-05-22 2014-01-09 Murata Mfg Co Ltd 積層基板およびその製造方法

Also Published As

Publication number Publication date
DE3937549A1 (de) 1990-05-17

Similar Documents

Publication Publication Date Title
US7250355B2 (en) Multilayered circuit substrate, semiconductor device and method of producing same
US5897724A (en) Method of producing a hybrid integrated circuit
JPH06295962A (ja) 電子部品搭載用基板およびその製造方法並びに電子部品搭載装置
JPH11214430A (ja) 配線基板及びその製造方法
JP2022103057A (ja) パッケージおよびその製造方法
JPH02130845A (ja) 電子回路装置
JP3114926B2 (ja) 配線基板のメッキ用マスキング方法
JPH11135567A (ja) 異方性導電膜、半導体装置の製造方法
JP2788656B2 (ja) 集積回路用パッケージの製造方法
JPS63283051A (ja) 混成集積回路装置用基板
JP4174407B2 (ja) 電子部品収納用パッケージ
JPH10139559A (ja) ガラスセラミック基板及びその製造方法
JPH10139560A (ja) セラミック基板
JPH1131754A (ja) 配線基板
JPH11126797A (ja) 配線基板の接続構造
JP3643399B2 (ja) 電子部品搭載用基板の製造方法
JPH05226385A (ja) 半導体装置の実装方法
JP3280835B2 (ja) マルチチップモジュールの製造方法
JP2751911B2 (ja) 混成集積回路のワイヤボンディング用パッド及び該パッドの形成方法
JPH09330991A (ja) リードレスセラミック多層基板
JPS6025910Y2 (ja) 半導体装置
JP2002124590A (ja) セラミック回路基板及びその製造方法
JPH0385750A (ja) 半導体装置およびその実装方法
JPH10335522A (ja) Ic実装用基板
JP3622160B2 (ja) セラミック基板およびその製造方法