JPH02126234U - - Google Patents
Info
- Publication number
- JPH02126234U JPH02126234U JP3440789U JP3440789U JPH02126234U JP H02126234 U JPH02126234 U JP H02126234U JP 3440789 U JP3440789 U JP 3440789U JP 3440789 U JP3440789 U JP 3440789U JP H02126234 U JPH02126234 U JP H02126234U
- Authority
- JP
- Japan
- Prior art keywords
- target program
- address
- arbitrary
- program
- setting
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000001514 detection method Methods 0.000 claims description 6
- 238000000034 method Methods 0.000 claims description 4
- 230000006870 function Effects 0.000 claims 1
- 239000000725 suspension Substances 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 2
Landscapes
- Debugging And Monitoring (AREA)
Description
第1図はこの考案の一実施例におけるアドレス
検出回路を示す図であり、第2図はデバツグ対象
プログラムより抽出した手続き及びデータとそれ
らが実行時配置されるメモリのアドレスとの対応
表を示す図であり、第3図は動作フローチヤート
を示す図である。 図において、1……プログラム及びデータを格
納するメモリ、2……アドレス比較回路、3……
アドレスバス、4……2で設定したアドレスとア
ドレスバスの値が一致したことを示す信号線、5
……読みだしか書き込みかを判定する回路、8…
…設定アドレスに対する読みだし検出信号線、9
……設定アドレスに対する書き込み検出信号線、
10……データバスである。
検出回路を示す図であり、第2図はデバツグ対象
プログラムより抽出した手続き及びデータとそれ
らが実行時配置されるメモリのアドレスとの対応
表を示す図であり、第3図は動作フローチヤート
を示す図である。 図において、1……プログラム及びデータを格
納するメモリ、2……アドレス比較回路、3……
アドレスバス、4……2で設定したアドレスとア
ドレスバスの値が一致したことを示す信号線、5
……読みだしか書き込みかを判定する回路、8…
…設定アドレスに対する読みだし検出信号線、9
……設定アドレスに対する書き込み検出信号線、
10……データバスである。
Claims (1)
- 【実用新案登録請求の範囲】 プログラムのデバツグ機能を有する処理装置に
おいて、 プログラム及びデータを格納するメモリを有し
、 前記メモリの任意アドレス設定手段と、 前記任意アドレスにおける読みだし検出手段と
、 前記任意アドレスにおける書き込み検出手段と
、を備え、 あらかじめ実行させるべき対象プログラムより
抽出した、対象プログラムの手続き及びデータの
構造と、対象プログラムを前記格納メモリに配置
した時の前記構造に対応するアドレスの対応表に
より、 対象プログラムの手続きあるいはデータの任意
の場所のアドレスを前記任意アドレス設定手段に
設定したのち、 対象プログラムを実行させ、前記読みだし検出
手段あるいは書き込み検出手段により、読みだし
、あるいは書き込みが行われたことを検出した時
に、対象プログラムの実行を中断させる手段と、 実行中断時における対象プログロムの処理経過
情報を知らしめる手段とを備えたことを特徴とす
るプログラムデバツグ方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3440789U JPH02126234U (ja) | 1989-03-27 | 1989-03-27 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3440789U JPH02126234U (ja) | 1989-03-27 | 1989-03-27 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH02126234U true JPH02126234U (ja) | 1990-10-17 |
Family
ID=31538849
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP3440789U Pending JPH02126234U (ja) | 1989-03-27 | 1989-03-27 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH02126234U (ja) |
-
1989
- 1989-03-27 JP JP3440789U patent/JPH02126234U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR950009435A (ko) | 프로그램된 디바이스의 동작 조종 방법 및 장치 | |
KR900013389A (ko) | 프로그램 감독장치가 내장된 데이터처리시스템 | |
WO1996018950A3 (en) | Exception recovery in a data processing system | |
JPH02126234U (ja) | ||
JPS60113361A (ja) | 磁気デイスクフオ−マツト識別方式 | |
JPS5847467Y2 (ja) | 情報取得回路 | |
JPH0474307U (ja) | ||
JPS6346461B2 (ja) | ||
JPS5673361A (en) | Testing device of ic | |
JPS6011400B2 (ja) | Ic試験装置 | |
JPS6481051A (en) | History information storage device | |
JPH04242455A (ja) | プロセッサ間通信トレース回路 | |
JPS5771055A (en) | Program test system | |
KR880011658A (ko) | 정보 처리장치 | |
JPH04182839A (ja) | マイクロプログラムのデバッグ方式 | |
JPS5542354A (en) | Diagnostic system for memory unit | |
JPS6484341A (en) | In-circuit emulator | |
JPS5665400A (en) | Memory write tracing device | |
JPH02138342U (ja) | ||
JPS605534U (ja) | プログラムアナライザ | |
JPS59226955A (ja) | プログラム・デバツク装置 | |
JPH01120255U (ja) | ||
JPH0239366U (ja) | ||
JPS62290944A (ja) | マイクロプログラム評価方式 | |
JPS54120550A (en) | Fault supervisory system of time-division multi-processor |