JPH02114544A - 半導体装置 - Google Patents

半導体装置

Info

Publication number
JPH02114544A
JPH02114544A JP63267395A JP26739588A JPH02114544A JP H02114544 A JPH02114544 A JP H02114544A JP 63267395 A JP63267395 A JP 63267395A JP 26739588 A JP26739588 A JP 26739588A JP H02114544 A JPH02114544 A JP H02114544A
Authority
JP
Japan
Prior art keywords
lead
semiconductor element
mounting
semiconductor device
height
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63267395A
Other languages
English (en)
Inventor
Yukihiro Tomita
至洋 冨田
Ryoji Takahashi
良治 高橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP63267395A priority Critical patent/JPH02114544A/ja
Publication of JPH02114544A publication Critical patent/JPH02114544A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48095Kinked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48465Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Wire Bonding (AREA)
  • Lead Frames For Integrated Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この宅間は半導体装置に関するものである。
〔従来の技術〕
第3図は従来の多連リードフレームの一部の構造を示す
図である。図において、(1)は平行に配設される外枠
、(2)はこの外枠(1)と直角に、互いが平行に設け
られるセクションパー、(3)はこれら外枠(1)、セ
クションバー(2)のほぼ中心部に設けられ、それらの
主面位置より下側となる位置に設けられる載置部、(4
)は前記セクションパー(2)のほぼ中央部よシ直角尺
、内1i11J方向に延びてお)、他端が前記載置部(
3)に接続されて、前記載置部(3)を支持する宙吊り
リードである。(5)は前記外枠(1)と直角に内側に
延びるリード部であシ、インナーリード部(5a)とア
クタ−リード部〔5b〕とからなる。このようなセクシ
ョン(6)が複数配列式れたリードフレームとなってい
る。
このように前記載置部(3ンをリード部(5〕に対して
低くする目的は、前記載置部(3)上に載置されるべき
半導体素子の上面が、インナーリード部(5a)とtl
は同じ晶さになるようにし、次のワイヤポンド行程にお
いて前記半導体素子、インナーリード部(5a)間のワ
イヤ接続が行い易くすることにある。
したがって、前記半導体素子の厚さが大きくなるにつれ
て、前記載置部(3)とインナーリード部(6a〕との
高低差を大きくする必要がある。
しかし、このような構造では、前記両者(3)(5a)
間の高低差を大きくとろうとすると、セクションバー(
2)間の寸法が一定であるように形成されているため、
リードフレームがその加工の際に平面的に歪んでしまう
そこで、歪みを生じさせないためには、前記宙吊りリー
ド(4)の塑性変形によってのみ、前記載置部(3)と
インナーリード部(5a)との高低差を得なければなら
ないので、その高低差をとることには限度がある。
ところで、第3図に示すものは、この後、前記載置部(
3)上に半導体素子が載置され、さらに例えばワイヤボ
ンディング、樹脂封止、リード加工といった工程を経て
、半導体装置に完了される0第4図(a) 9 (b)
および(c)は第3図に示すリードフレームを使用して
得られた半導体装置の正面、側面および上面の断面図で
ある。図において、(7)は前記載置部(3)上に載置
された半導体素子、(3)はこの半導体素子(7)上に
設けられた電極、(9)はこの電ffi (8)と前記
インナーリード部(5a)とを接続するワイヤである。
すQは封止樹脂であり、厚さ方向が前記載置部(3)か
らワイヤ(9)にわたって前記半導体素子(7)を含む
ように封止しており、幅方向が前記宙吊シリード(4)
の所定領域まで封止している。また前記アウターリード
部(5b)が前記樹脂(10の側面よシ導出されている
このように構成される半導体装置となされるには、第3
図に示すもののうち前記封止樹脂IJOの外部に出るべ
き部分の前記外枠(1)、セクションバー(2)、宙吊
りリード(4)の一部がそれぞれ切離され、前記アウタ
ーリード部(5b)にはリードベンドが行われる。そし
て、例えばデュアル・イン・ライン型樹脂封止パッケー
ジ(以下、DIP型と称す)の半導体装置が得られる。
〔帛明が解決しようとする課題〕
従来の半導体装置は以上のように構成されているので、
第3図の構造のリードフレームでは前記半導体素子(7
)の厚さが大きい場合、ワイヤボンド工程において、前
記半導体素子(7)上の電極(8)と前記インナーリー
ド部(5a)とを前記ワイヤ(9)で接続する際、前記
ワイヤ(9)が前記半導体素子(7)上面の端に接触し
てショートする不良c以下、エツジショートという)が
余生してしまう。
第5図(a)は、半導体素子(7)の厚さが大きいとき
に余生ずるエツジショートを示す側面図であシ、第5図
(blは、半導体素子(7)の厚さが適当な大きさを有
し、前記半導体素子(7)上面と、前記インナーリード
部(5a)とがほぼ同じ高さであるときの正常なワイヤ
の状態を示す側面図である。このようなエツジショート
が発生すると、半導体装置の信頼性が低下するという問
題点がめった。
この宅間は、前記のような問題点を解消するためになさ
れたもので、厚さが大きい半導体素子に対応でき、信頼
性の高い半導体装置を得ることを目的とする。
〔課題を解決するための手段〕
との帛明における半導体装置は、平行に配設される外枠
、前記外枠に連接されるセクションバー一端が前記外枠
、セクションバーのいずれか、あるいは前記外枠、セク
ションバーの両方に接続され、他端が接続されず自由で
あシ、半導体素子を載置させるべき部分の主面高さが、
前記両者の主面高さよシ低くなっている載置部を有する
復改の載置リード、前記載置部に載置されるべき半導体
素子と電気的に接続されるリード部を備えたリードフレ
ームと、このリードフレームの前記載置部上に載置され
る前記半導体素子と、この半導体素子とリード部を電気
的に接続するワイヤと、これら半導体素子、リード部、
ワイヤ、セよび前記載置リードの所定部分を封止する封
止材とを含んでいる。
〔作用〕
この宅間による載置リードは一端が接続されて他端が自
由であるため加工が容易でめυ、前記載置リードの低く
なっている部分の載置部に半導体素子を載置し、この半
導体素子とリード部とを電気的に接続させる際に、前記
半導体素子の厚ざに対応して、前記リード部と載置部と
の高低差を大きくすることが可能となる。
〔発明の実施例〕
以下、この発明の一実施例を第1図について説明する。
なお、従来の技術の説明と重複する部分は適宜その説明
を省略する。
図において、 (1) 、 (2)および(5)は従来
のものと同じものである。(6)は対向する2本の前記
セクションパー(2)からそれぞれ2本が直角に伸長さ
れ、−端を前記セクションパー(2)に連接され、それ
ぞれが交互に配設式れる載置リードである。この載置リ
ード0υは前記外枠(1)、セクションパー(2)と同
じ高さにある部分(lla )と、それらより低くなっ
ている部分(llb)からなる。ここでは、4本の載直
り一部αυは同じ形状のものとしである。(ロ)は前記
低くなっている部分(llb)が同一平面内に集まって
形成される載置部である。このようなセクション□□□
が複数配列てれてリードフレームを構成している。
第2図はこの発明の一実施例のリードフレームを使用し
た半導体装置を示す図である。本実施例においても、D
IP型の半導体装置として構成されている。ここでは、
載置リードQl、lは半導体素子(7)を載置するもの
である。また、前記半導体素子(7)の厚さが大きいと
きでも、前記載置リード(ロ)の他端部が自由となされ
た構造になっておシ、前記載置部(6)とインナーリー
ド部(5a)との高低差を大きくすることができる。そ
の九め、厚さの大きい前記半導体素子(7)を載置した
場合でも、前記半導体素子(7)の上面と前記インナー
リード部(5a)の高さをほぼ同じくすることができる
。従って、ワイヤボンド工程におけるエツジショートを
防止することが可能となシ、半導体装置に完成されたと
きにも、その信頼性が向上する。
なお、前記半導体装置に用いるリードフレームの構造は
、次のような種々の変更が可能である。
すなわち、前記リード部(5)が前記フレーム外枠(1
)に連接される場合に限らず、前記セクションバー部(
2)に連接されるもの、あるいは前記フレーム外枠(1
)とセクションパ一部(2)の両方に連接されるもので
あってもよい。
また、前記載置リード(11)が、前記セクションバ一
部(2)のそれぞれに連接して伸長される場合のほか、
フレーム外枠(1)に連接されるものであってもよく、
それら連接部より伸長する本数や形状、配置状態等は適
宜選択されるものであってよい。例えば、前記低くなっ
ている部分(llb )が、直接前記外枠(1)ないし
はセクションバ一部(2)に接続されてあってもよい。
さらに、前記載置リード(6)は前記半導体素子(7)
が載置されるものであったが、その一部が前記リード部
(5)の一部と電気的に接続されるようになされてもよ
い。
ところで、上記−実施例では、封止方法を樹脂封止とし
たが、セラミック封止、金属封止など他の封止方法でも
よいし、所要部のみを封止し、−部封止しない部分があ
ってもよい。
!!た、本実施例ではDIP型の半導体装置とじたが、
これに限定せず、シングル・イン・ライン型等あらゆる
他の半導体装置に適用しても上記と同様の効果を奏する
〔発明の効果〕
以上のように、この発明によれば、半導体素子を載Ii
t嘔せるべき載置部を有する載置リードが他端部が自由
であシ、半導体素子に対応して載置部の高さが調整可能
となされるため、前記半導体素子の浮きが大きい場合で
も、前記半導体素子上面と前記インナーリード部との高
さをほぼ同しくすることができ、ワイヤボンド工程にお
けるエツジショートが発生しないようにし、半導体装置
の信頼性を向上させることができる。
【図面の簡単な説明】
第1図は本発明に係る半導体装置に用いるリードフレー
ムを示す斜視図、第2図(a) 、 (b)および(c
)は本発明の一実施例による半導体装置を示す正面。 側面および上面の断面図、第3図は従来の半導体装置に
用いるリードフレームを示す斜視図、帛4図(a) 、
 (b)および(c)は従来の半導体装置を示す正面。 側面および上面の断面図、第5図(、)は半導体素子の
厚さが大きい場合のエツジショートを説明する図、第5
図(b)は半導体素子の厚さが適当な大きさを有する場
合の正常なワイヤの状態を示す図であるO 図において、(1)・・・外枠、(2)・・・セクショ
ンバー(4)・・・宙吊りリード、(5)・・・リード
部、(7)・・・半導体素子、(9)・・・ワイヤ、(
10・・・封止樹脂、αυ・・・載置リード、(ロ)・
・・載置部である。 なお、各図中同一符号は、同−又は相当部分を示す。

Claims (1)

    【特許請求の範囲】
  1. 平行に配設される外枠、前記外枠に連接されるセクショ
    ンバー、一端が前記外枠、セクションバーのいずれか、
    あるいは前記外枠、セクションバーの両方に接続され、
    他端が接続されず自由であり、半導体素子を載置させる
    べき部分の主面高さが、前記両者の主面高さより低くな
    つている載置部を有する複数の載置リード、前記載置部
    に載置されるべき半導体素子と電気的に接続されるリー
    ド部を備えたリードフレームと、このリードフレームの
    前記載置部上に載置される前記半導体素子と、この半導
    体素子とリード部を電気的に接続するワイヤと、これら
    半導体素子、リード部、ワイヤ、および前記載置リード
    の所定部分を封止する封止材とを含んでなる半導体装置
JP63267395A 1988-10-24 1988-10-24 半導体装置 Pending JPH02114544A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63267395A JPH02114544A (ja) 1988-10-24 1988-10-24 半導体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63267395A JPH02114544A (ja) 1988-10-24 1988-10-24 半導体装置

Publications (1)

Publication Number Publication Date
JPH02114544A true JPH02114544A (ja) 1990-04-26

Family

ID=17444249

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63267395A Pending JPH02114544A (ja) 1988-10-24 1988-10-24 半導体装置

Country Status (1)

Country Link
JP (1) JPH02114544A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0422161A (ja) * 1990-05-17 1992-01-27 Mitsubishi Electric Corp リードフレーム
JPH0582696A (ja) * 1991-09-19 1993-04-02 Mitsubishi Electric Corp 半導体装置のリードフレーム
USRE36077E (en) * 1991-10-15 1999-02-02 Mitsubishi Denki Kabushiki Kaisha Method of manufacturing inversion type IC's and IC module using same

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0422161A (ja) * 1990-05-17 1992-01-27 Mitsubishi Electric Corp リードフレーム
JPH0582696A (ja) * 1991-09-19 1993-04-02 Mitsubishi Electric Corp 半導体装置のリードフレーム
USRE36077E (en) * 1991-10-15 1999-02-02 Mitsubishi Denki Kabushiki Kaisha Method of manufacturing inversion type IC's and IC module using same

Similar Documents

Publication Publication Date Title
US7705444B2 (en) Semiconductor device with lead frame having lead terminals with wide portions of trapezoidal cross section
JPH06252328A (ja) 半導体素子搭載用のリードフレーム
JPH02114544A (ja) 半導体装置
US5408127A (en) Method of and arrangement for preventing bonding wire shorts with certain integrated circuit components
JPH02137253A (ja) 半導体装置
JPH02106047A (ja) 半導体装置
JP3034517B1 (ja) 半導体装置およびその製造方法
KR0128247Y1 (ko) 반도체 패키지용 리드 프레임
JPH0456143A (ja) 半導体装置および半導体装置の製造方法
JPH0496356A (ja) 樹脂封止型半導体装置用リードフレーム
JPH0233961A (ja) リードフレーム
JP2900914B2 (ja) 半導体装置および半導体装置の製造方法
JPH0546280Y2 (ja)
JPH02139954A (ja) リードフレーム及びこれを用いた樹脂封止型半導体装置
JPH02268449A (ja) 樹脂封止型半導体装置
JPH0714973A (ja) 半導体装置用リードフレーム
KR100206863B1 (ko) 패키지 및 그 실장구조
JPH0462942A (ja) 半導体装置
JPH02134854A (ja) 樹脂封止型半導体装置
JPS6384143A (ja) 半導体装置
JPS63104458A (ja) 半導体装置
JPH01308055A (ja) 半導体装置
JPH0362564A (ja) 半導体装置
JPS622626A (ja) 半導体装置
JPH01255259A (ja) 樹脂封止型半導体装置