JPH02110706A - Pcのデータ表示方式 - Google Patents

Pcのデータ表示方式

Info

Publication number
JPH02110706A
JPH02110706A JP63264876A JP26487688A JPH02110706A JP H02110706 A JPH02110706 A JP H02110706A JP 63264876 A JP63264876 A JP 63264876A JP 26487688 A JP26487688 A JP 26487688A JP H02110706 A JPH02110706 A JP H02110706A
Authority
JP
Japan
Prior art keywords
signal
displayed
sequence program
data display
specified
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63264876A
Other languages
English (en)
Inventor
Kunio Tanaka
久仁夫 田中
Toru Watanabe
徹 渡辺
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fanuc Corp
Original Assignee
Fanuc Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fanuc Corp filed Critical Fanuc Corp
Priority to JP63264876A priority Critical patent/JPH02110706A/ja
Publication of JPH02110706A publication Critical patent/JPH02110706A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Testing And Monitoring For Control Systems (AREA)
  • Programmable Controllers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はPCのデータ表示方式に関し、特に特定の信号
の変化状態を表示装置に表示するようにPCのデータ表
示方式に関する。
〔従来の技術〕
PC(プログラマブル・コントローラ)では、作成され
たシーケンスプログラムが正しく作成されているか調べ
るために、特定の信号が正常に処理されているか8周べ
る。また、PC(プログラマブル・コントローラ)が正
常に動作しなかった場合に、その原因を調べるために、
特定の信号の変化の状態を調べる必要がある。
これらの目的のために、シーケンスプログラムを実行し
たときの、読み込んだアドレス、その命令の実行ステッ
プ番号、信号の状態を一覧表にして、外部に接続された
プリンタ等にプリントアウトする機能があった。
〔発明が解決しようとする課題〕
しかし、これらの機能では、各命令ステップでの信号の
変化状態は分かるが、シーケンスプログラムのステップ
数が多くなると、必要とする信号を見つけ、その変化を
調べるのは究めて困難であり、また、その変化の状態を
格納するメモリ容量も膨大なものになる。
本発明はこのような点に鑑みてなされたものであり、特
定の信号の変化状態を表示装置に表示するようにPCの
データ表示方式を提供することを目的とする。
〔課題を解決するための手段〕
本発明では上記課題を解決するために、PC(プログラ
マブル・コントローラ)での特定の信号の変化を調べる
ためのPCのデータ表示方式において、 表示すべき信号を指定し、 シーケンスプログラムを1スキャン分実行する毎に指定
された前記信号を信号格納メモリに格納し、 表示要求
に応じて前記信号の変化状態を表示装置に表示するよう
にしたことを特徴とするPCのデータ表示方式、 提供される。
〔作用〕
変化状態を調べる信号を指定し、シーケンスプログラム
を実行する毎に、信号格納メモリに格納し、表示要求に
応じて表示する。
〔実施例〕
以下、本発明の一実施例を図面に基づいて説明する。
第1図に本発明のデータを表示した表示画面を示す。表
示画面には指定した信号のアドレス2、スキャンサイク
ルを示す3があり、実際のアドレス2a、2b、2cが
表されており、これに対する信号3a、3b、3cが1
6進数で表されており、これらの信号はスキャンサイク
ルが進むに連れて、変化していく。これによって、各信
号の変化の状態を知ることができる。ここでは、信号の
指定をアドレスで指定し、信号を16進数で表示したが
、ビット単位で指定し、ビットごとに表示することもで
きる。
第2図に本発明を実施するためのプログラム作成装置と
PC(プログラマブル・コントローラ)のハードウェア
のブロック図を示す。図において、10はプログラム作
成装置、11は表示画面でありCRT、液晶表示装置等
が使用される。表示画面11には、第1図に示す表示画
面1が表示される。13はファンクションキーであり、
削除、複写、変更等のファンクションを指令する。14
は操作キーである。
プログラム作成装置lOはマイクロプロセッサ構成とな
っており、上記に説明した表示処理はプログラム作成装
置10内のマイクロプロセッサによって処理される。
20はPC(プログラマブル・コントローラ)、21は
PC全体を制御するプロセッサである。22は入力回路
であり、外部からの信号を受け、信号レベルを変換して
バスに転送する。23は出力回路であり、内部の出力信
号を外部へ出力する。
24はプログラム作成装置用のインタフェースであり、
バスとプログラム作成装置を接続するためのインタフェ
ース回路である。
30はROMであり、その内部にはラダープログラムの
実行を管理する管理プログラム31と工作機械等を制御
するためのラダー言語で作成されシーケンスプログラム
であるラダープログラム32等が格納されている。40
はRAMであり、信号格納メモリ41の領域があり、そ
れ以外に各種のデータが格納されており、入力信号、出
力信号、補助リレー信号、内部レジスタ信号もここに格
納される。50は不揮発性メモリである。
上記の説明では、信号の表示は自動プログラム作成装置
10の表示画面11に表示することで説明したが、PC
(プログラマブル・コントローラ)が表示装置を内蔵す
る場合は、その表示装置に表示させることができる。
第3図に本発明のソフトウェアの処理のフローチャート
を示す。図において、Sに続く数値はステップ番号を示
す。
まず、信号の変化状態を調査したいアドレスを指定して
おく。
〔S1〕ラダープログラムを1スキャン分実行する。
〔S2〕アドレスの指定があるか調べ、アドレスの指定
があればS3へ、なければSlへ戻る。
〔S3〕指定されたアドレスを読み取る。
〔S4〕信号格納メモリに一致するデータがあるか調べ
、あればS5へいき、なければSlへ戻る。
〔S5〕読み出したアドレスのデータを信号格納メモリ
に格納し、Slへ戻り次のスキャンサイクルを実行する
このようにして、調査したいアドレスのデータを信号格
納メモリに順次格納していき、表示要求があれば、第1
図に示すように表示画面に表示す〔発明の効果〕 以上説明したように本発明では、調査したい信号を信号
格納メモリに格納して、要求に応じて表示するようにし
たので、信号の変化状態が簡単に認識でき、シーケンス
プログラムのデパックが効率化される。
【図面の簡単な説明】
第1図は本発明のデータを表示した表示画面を示す図、 第2図は本発明を実施するためのプログラム作成装置と
PC(プログラマブル・コントローラ)のハードウェア
のブロック図、 第3図は本発明のソフトウェアの処理のフローチャート
である。 1−−−−−−−−−−一表示画面 2・−一−−−−−−−−−−−−指定アドレススキャ
ンサイクル 自動プログラム作成装置 表示画面 ファンクションキー 操作キー PC(7”ログラマブル・コントロ ーラ) 1−−−−−−−−−−−−−プロセッサ2−−−−−
−−−−−−一入力回路 3−・−一一一一−−−−−−−・出力回路4−−−−
−−−−−−−インタフェース0−−−−−−−−−−
−−ROM −RAM 1−−−−−−−−−−−−−−一信号格納メモリ0−
・−−一−−・−・−不揮発性メモリ特許出願人 ファ
ナック株式会社 代理人   弁理士  服部毅巖

Claims (3)

    【特許請求の範囲】
  1. (1)PC(プログラマブル・コントローラ)での特定
    の信号の変化を調べるためのPCのデータ表示方式にお
    いて、 表示すべき信号を指定し、 シーケンスプログラムを1スキャン分実行する毎に指定
    された前記信号を信号格納メモリに格納し、表示要求に
    応じて前記信号の変化状態を表示装置に表示するように
    したことを特徴とするPCのデータ表示方式。
  2. (2)前記信号の指定はアドレス単位で指定することを
    特徴とする特許請求の範囲第1項記載のPCのデータ表
    示方式。
  3. (3)前記信号の表示は16進数で表示することを特徴
    とする特許請求の範囲第1項記載のPCのデータ表示方
    式。
JP63264876A 1988-10-20 1988-10-20 Pcのデータ表示方式 Pending JPH02110706A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63264876A JPH02110706A (ja) 1988-10-20 1988-10-20 Pcのデータ表示方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63264876A JPH02110706A (ja) 1988-10-20 1988-10-20 Pcのデータ表示方式

Publications (1)

Publication Number Publication Date
JPH02110706A true JPH02110706A (ja) 1990-04-23

Family

ID=17409452

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63264876A Pending JPH02110706A (ja) 1988-10-20 1988-10-20 Pcのデータ表示方式

Country Status (1)

Country Link
JP (1) JPH02110706A (ja)

Similar Documents

Publication Publication Date Title
US5590314A (en) Apparatus for sending message via cable between programs and performing automatic operation in response to sent message
US4807178A (en) Programmable sequence controller having indirect and direct input/output apparatus
JPH06242819A (ja) Pcの信号状態制御方式
US20060070038A1 (en) Programmable controller
JPH02110706A (ja) Pcのデータ表示方式
JPH0410081B2 (ja)
JP3167245B2 (ja) プログラマブルコントローラ動作状態監視装置
JPH02253305A (ja) Pcの信号トレース方式
JPS62162105A (ja) フロ−チヤ−ト式プログラマブルコントロ−ラ
JP3308781B2 (ja) プログラマブルコントローラ
JPH06314118A (ja) モニタ装置
JPS62243008A (ja) Pmcの信号トレ−ス制御方式
JPH07110651A (ja) プログラマブルコントローラへのコメントの格納方法およびプログラマブルコントローラ
JP3358113B2 (ja) プログラマブルコントローラ用プログラムの作成装置
JPH0518138B2 (ja)
JPH08278935A (ja) プログラマブルコントローラ
JPH03113562A (ja) 小型産業用コンピュータ
JPH10333830A (ja) プログラム式表示装置
JPH08174926A (ja) 印刷装置
JPH06309283A (ja) 電子計算機
JPH02155005A (ja) 数値制御装置
JPH05307487A (ja) マルチタスクモニタ
JPH11191072A (ja) デバッグのブレイク処理方法及びデバッグ処理装置
JPH02138606A (ja) プログラマブルコントローラ
JPH0772918A (ja) 数値制御装置