JPH01501591A - マイクロプロセツサ制御の操作部とスイツチング電源回路部を有するテレビジヨン受信機 - Google Patents

マイクロプロセツサ制御の操作部とスイツチング電源回路部を有するテレビジヨン受信機

Info

Publication number
JPH01501591A
JPH01501591A JP63500534A JP50053488A JPH01501591A JP H01501591 A JPH01501591 A JP H01501591A JP 63500534 A JP63500534 A JP 63500534A JP 50053488 A JP50053488 A JP 50053488A JP H01501591 A JPH01501591 A JP H01501591A
Authority
JP
Japan
Prior art keywords
television receiver
signal
power supply
supply circuit
control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP63500534A
Other languages
English (en)
Other versions
JP3037337B2 (ja
Inventor
デイーターレ,フランツ
ガイガー,エーリツヒ
ハルトマン,ウヴエ
マイ,ウド
Original Assignee
ドイチエ トムソン―ブラント ゲゼルシヤフト ミツト ベシユレンクテル ハフツング
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ドイチエ トムソン―ブラント ゲゼルシヤフト ミツト ベシユレンクテル ハフツング filed Critical ドイチエ トムソン―ブラント ゲゼルシヤフト ミツト ベシユレンクテル ハフツング
Publication of JPH01501591A publication Critical patent/JPH01501591A/ja
Application granted granted Critical
Publication of JP3037337B2 publication Critical patent/JP3037337B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Details Of Television Scanning (AREA)
  • Selective Calling Equipment (AREA)
  • Circuits Of Receivers In General (AREA)
  • Synchronizing For Television (AREA)
  • Television Systems (AREA)
  • Details Of Television Systems (AREA)
  • Food Preservation Except Freezing, Refrigeration, And Drying (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるため要約のデータは記録されません。

Description

【発明の詳細な説明】 マイクロプロセッサ制御の操作部とスイッチング電源回路部を有するテレビジョ ン受信機本発明は、マイクロプロセッサにより制御される操作部とスイッチング 電源回路部および偏向段を有するテレビジョン受信機に関する。マイクロプロセ ッサもスイッチング電源回路部も偏向段もクロック信号を必要とする。このクロ ック信号によりマイクロプロセッサは設定された動作サイクルに従ってプログラ ムを遂行し、またこのクロック信号により、しばしば阻止形′ 変換器として構 成されるスイッチング電源回路部は通常、走査線周波数またはその倍数でクロッ ク制御される。そして偏向段にはそれらから処理された制御信号が供給される。
マイクロプロセッサに対しては、クロック周波数を形成するために水晶安定化発 振器を必要とする。この発振器は例えば4 MH2の周波数を送出する。スイッ チング電源回路部に対しては、セラミック振動子を有する例えば500 KHz を送出する発振器がしばしば用いられる。RC発振器またはLC発振器も使用す ることができる。この周波数を分周することにより、水平偏向段および垂直偏向 段を制御するのに用いられる走査線周波数が得られる。
本発明の課題は、スイッチング電源回路部と偏向段の制御並びにマイクロプロセ ッサのためのクロック形成に対するコストを減少することである。この課題は、 請求の範囲第1項記載の本発明により解決される。本発明のその他の有利な実施 例は従属請求項に記載されている。
以下本発明を実施例につき図面を用すて説明する。
図面は本発明にとり主要な回路部のブロック図である。
16によりマイクロプロセッサが示されている。このマイクロプロセッサはテレ ビジョン受信機内で例えば検出器2により受信された遠隔制御信号を制御信号に 変換する。この制御信号はディジタルアナログ変換器3を介してアナログ制御信 号Aに変換される。または前記制御信号はパス線路を介して操作機能制御のため に用いられる。ディジタルま友はアナログ表示器4を介して調整値が表示され得 る。マイクロプロセッサ16は例えば日立製のHD404918p型であり、そ の動作周波数に相当するクロック信号を必要とする。
このクロック信号はここでは電圧制御の発振器(VCO)により形成され、マイ クロプロセッサ16に供給される。クロック周波数の形成は、図示の実施例では 公知のPLL技術により、このクロック周波数を分局器6を介して位相比較段7 にて基準周波数と比較することにより行われる。テレぎジョン受信機には少なく とも1つの周波数および位相同期化される発振器が備えられており、この発振器 はスイッチング電源回路部8を制御するための信号、および水平走査線偏向と場 合によっては垂直論理回路(VLogik ) 12のための信号を形成する。
垂直論理回路12は例えばカウントダウン回路の形に構成することができる。こ の種の垂直論理回路は例えばドイツ連邦共和国特許第3127493号公報に詳 細に記載されている。本発明によればそのために必要な別個の発振器が次のよう にして節約される。すなわち、マイクロプロセッサ16のクロック発振器5f: 、スイッチング電源回路部8と偏向段10および11の制御のために共に利用す ることにより節約される。そのためにクロック発振器5がテレビジョン信号FB ASの走査線周波数に同期される。FBAS信号は振輻ろ波器9を介してPLL ルーズの位相比較段7に達し、周波数分周器6により分周された発振器5の周波 数がFBAS信号の走査線周波数にロックされる。
この走査線周波数信号から回路17にて走査線周波数の鋸波信号が形成される。
この鋸波信号はパルス幅変調器15の一方の入力側に達する。パルス幅変調器1 5の他方の入力側にはスイッチング電源回路部8からの実際値情報Uistが供 給され、この実際値情報にパルス幅変調された信号が発生される。
その他、回路1Tからの信号は走査線帰線信号ZR10の制御のための信号が取 り出される。段12゜15および18からの信号は、3つの入力側と3つの出力 側を有するスイッチ13に供給される。このスイッチ13はディジタル制御信号 により導通および遮断制御することができる。この種のスイッチは例えばモトロ ーラ社のMC14081型集積スイッチ回路の形で、半導体ハンドブックライブ ラリー、C−MO8第5巻、1976年、第5−150頁記載のように構成する ことができる。制御信号に対して唯1つの出力側を使用することもできる。この 場合、組み合わされた制御信号はトリステート信号として構成される。この種の 信号は3つの異なるレベルからなり、それらの各々が制御信号に所属する。種々 異なるレベルはレベル検出回路にて再び3つの異なる信号に変換される。
前に述べた装置によりテレビジョン受信機は次のように簡単にスイッチオンおよ びスイッチオフできる。
j すbち、マイクロプロセッサ16により制御されるスイッチ段13f:介し て、スイッチ回路部8と水平偏向段10および垂直偏向段11に対する制御信号 を導通および遮断可能にすることにより簡単にスイッチオンおよびスイッチオフ できる。投入接続エネルギーを節約する九めに、偏向段に対する制御パルスを次 のように時間的に遅延することができる。丁なわち、これら制御パルスが遅延回 路14を介して、スイッチング電源回路部8の投入接続後に初めて現れるように して遅延することができる。それによりエネルギーを節約したスタンバイ動作が 可能となる。
−マイクロプロセッサ16並びに他の構成部材5,6゜7.9,12,13,1 4,15.18は、唯一の新しい、参照番号1で示した集積回路に統合すること ができる。
国際調査報告 国際調査報告 旺ε7CO7二: SAi9769

Claims (9)

    【特許請求の範囲】
  1. 1.マイクロプロセッサ(16)により制御される操作部とスイッチング電源回 路部(8)および偏向段(10,11)を有するテレビジヨン受信機において、 マイクロプロセッサ(16)に対するクロック発生器(5)がテレビジヨン信号 の同期パルスにより同期化され、付加的にスイッチング電源回路部(8)と偏向 段(10,11)に対する制御発生器として用いられることを特徴とするテレビ ジヨン受信機。
  2. 2.クロック発生器(5)の信号が分周とパルス幅変調器(15)による処理の 後、スイッチγグ電源回路部の制御のために用いられる請求の範囲第1項記載の テレビジヨン受信機。
  3. 3.クロック発生器(5)の信号は、分周および位相比較段(18)による処理 の後、テレビジヨン受信機の水平偏向段(10)の制御のために用いられる請求 の範囲第1項記載のテレビジヨン受信機。
  4. 4.クロック発生器(5)の信号は、周波数分周器(6)を介してテレビジヨン 受信機の垂直偏向段(VLOgIk)(12)の制御のために用いられる請求の 範囲第1項記載のテレビジョン受信機。
  5. 5.テレビジョン受信機の受像管における電子ビームの偏向およびスイツチング 電源回路部に対する制御信号は集積構成素子(1)にて形成される請求の範囲第 1項から第4項までのいずれか1項記載のテレビジヨン受信機。
  6. 6.テレビジョン受信機の動作セット時にはスイツチング電源回路部(8)の制 御は直ちに行なわれ、これに対し偏向段の制御は遅延部(14)を介して行われ る請求の範囲第1項から第5項までのいずれか1項記載のテレビジョン受信機。
  7. 7.制御信号は切換段(13)を介して遮断可能である請求の範囲第5項記載の テレビジヨン受信機。
  8. 8.マイクロプロセッサ(16)により切換段(13)はトリガまたは遮断され る請求の範囲第7項記載のテレビジヨン受信機。
  9. 9.水平偏向段(10)およびスイツチング電源回路部(8)に対する制御信号 は1つの信号に統合される請求の範囲第5項記載のテレビジヨン受信機。 l0.集積構成素子(1)の唯1つの出力側を介して制御信号は、トリステート 信号の形で出力される請求の範囲第5項記載のテレビジヨン受信機。
JP63500534A 1986-12-03 1987-11-28 マイクロプロセッサ制御のテレビジョン受信機用制御装置 Expired - Fee Related JP3037337B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE3641303.8 1986-12-03
DE19863641303 DE3641303A1 (de) 1986-12-03 1986-12-03 Fernsehempfaenger mit einem mikroprozessorgesteuerten bedienteil und mit einem schaltnetzteil

Publications (2)

Publication Number Publication Date
JPH01501591A true JPH01501591A (ja) 1989-06-01
JP3037337B2 JP3037337B2 (ja) 2000-04-24

Family

ID=6315370

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63500534A Expired - Fee Related JP3037337B2 (ja) 1986-12-03 1987-11-28 マイクロプロセッサ制御のテレビジョン受信機用制御装置

Country Status (12)

Country Link
US (1) US4896214A (ja)
EP (2) EP0295277A1 (ja)
JP (1) JP3037337B2 (ja)
KR (1) KR960005923B1 (ja)
AT (1) ATE95361T1 (ja)
AU (1) AU603178B2 (ja)
BR (1) BR8707564A (ja)
DE (2) DE3641303A1 (ja)
DK (1) DK431788A (ja)
ES (1) ES2044897T3 (ja)
FI (1) FI86493C (ja)
WO (1) WO1988004504A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH099174A (ja) * 1995-06-21 1997-01-10 Sanken Electric Co Ltd スイッチング型の電源装置

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9113922D0 (en) * 1991-06-27 1991-08-14 Thomson Consumer Electronics Television sync disable circuit
US6002444A (en) 1994-05-20 1999-12-14 United Video Properties, Inc. Video clip program guide
KR0186083B1 (ko) * 1995-08-12 1999-04-15 문정환 반도체 소자의 소자격리방법
US6037994A (en) * 1997-05-09 2000-03-14 Lg Electronics, Inc. Sync signal processing device for combined video appliance
JP4020304B2 (ja) * 2002-08-09 2007-12-12 株式会社東芝 地絡方向継電器および地絡方向継電装置

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4245251A (en) * 1979-05-09 1981-01-13 Rca Corporation AFPC Phase detector with no output from alternate sync pulses
US4292654A (en) * 1979-12-20 1981-09-29 Rca Corporation Deflection system and switched-mode power supply using a common ramp generator
US4464679A (en) * 1981-07-06 1984-08-07 Rca Corporation Method and apparatus for operating a microprocessor in synchronism with a video signal
US4498098A (en) * 1982-06-02 1985-02-05 Digital Equipment Corporation Apparatus for combining a video signal with graphics and text from a computer
US4580165A (en) * 1984-04-12 1986-04-01 General Electric Company Graphic video overlay system providing stable computer graphics overlayed with video image
US4727362A (en) * 1984-07-16 1988-02-23 International Business Machines Corporation Digital display system
JPS6199477A (ja) * 1984-10-19 1986-05-17 Sony Corp 放電保護回路
US4595953A (en) * 1984-10-31 1986-06-17 Rca Corporation Television receiver having character generator with burst locked pixel clock and correction for non-standard video signals
JPH0652943B2 (ja) * 1985-01-18 1994-07-06 ソニー株式会社 映像機器
US4680622A (en) * 1985-02-11 1987-07-14 Ncr Corporation Apparatus and method for mixing video signals for simultaneous presentation

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH099174A (ja) * 1995-06-21 1997-01-10 Sanken Electric Co Ltd スイッチング型の電源装置

Also Published As

Publication number Publication date
ES2044897T3 (es) 1994-01-16
WO1988004504A1 (en) 1988-06-16
BR8707564A (pt) 1989-02-21
DE3641303A1 (de) 1988-06-16
US4896214A (en) 1990-01-23
AU603178B2 (en) 1990-11-08
EP0295277A1 (de) 1988-12-21
FI86493C (fi) 1992-08-25
DE3787632D1 (de) 1993-11-04
FI883559A0 (fi) 1988-07-29
KR960005923B1 (ko) 1996-05-03
JP3037337B2 (ja) 2000-04-24
DK431788D0 (da) 1988-08-02
KR890700293A (ko) 1989-03-11
EP0273211A1 (de) 1988-07-06
FI883559A (fi) 1988-07-29
AU1059288A (en) 1988-06-30
DK431788A (da) 1988-08-02
ATE95361T1 (de) 1993-10-15
EP0273211B1 (de) 1993-09-29
FI86493B (fi) 1992-05-15

Similar Documents

Publication Publication Date Title
JPH01501591A (ja) マイクロプロセツサ制御の操作部とスイツチング電源回路部を有するテレビジヨン受信機
KR0126136B1 (ko) Pll 회로
US2212648A (en) Synchronizing pulse generator
JP2645506B2 (ja) テレビ受像機での電子ビームの水平偏向の同期方法
KR830008595A (ko) 텔레비죤용 수평위상 로크 루우프회로
US6018273A (en) Externally-synchronized voltage-controlled oscillator in phase locked loop
KR890006059A (ko) 텔레비젼 수상기
KR0154789B1 (ko) 직류레벨 포획장치가 결합된 위상동기루프
JP2944676B2 (ja) テレビジョン装置
WO1982001108A1 (en) Horizontal synchronizing circuit
JPH06276089A (ja) Pll回路
KR200142415Y1 (ko) 전하결합소자 카메라의 동기장치
JP2001044826A (ja) 高周波変調式位相同期ループ回路
JP2713988B2 (ja) 水平afc回路
US4084177A (en) Secam subcarrier generator
KR960013564B1 (ko) 티브이(tv)의 크로스 색/휘도 비트억압장치
JP2841392B2 (ja) 映像信号回路
KR830000983B1 (ko) 이중 위상-제어루프 수평 편향 동기회로
KR900004804Y1 (ko) 전류미터 효과를 이용한 자동 주파수 제어회로
JPS581006Y2 (ja) 同期回路
KR980007543A (ko) 위상 동기 루프의 수평동기신호 입력단 보상장치
JPH06113223A (ja) ドットクロック発生回路
JPH06291654A (ja) Pll回路
JPH03252221A (ja) 周波数シンセサイザ装置
JPH06113167A (ja) 水平同期回路

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees