JPS6199477A - 放電保護回路 - Google Patents

放電保護回路

Info

Publication number
JPS6199477A
JPS6199477A JP59219956A JP21995684A JPS6199477A JP S6199477 A JPS6199477 A JP S6199477A JP 59219956 A JP59219956 A JP 59219956A JP 21995684 A JP21995684 A JP 21995684A JP S6199477 A JPS6199477 A JP S6199477A
Authority
JP
Japan
Prior art keywords
discharge
reset
pulse
circuit
turned
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59219956A
Other languages
English (en)
Inventor
Satoshi Ineshima
智 稲嶋
Kiyoshi Terada
寺田 清
Hideo Wakabayashi
若林 秀夫
Yoshiharu Tanaka
義治 田中
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP59219956A priority Critical patent/JPS6199477A/ja
Priority to US06/783,658 priority patent/US4689684A/en
Priority to AU48242/85A priority patent/AU578116B2/en
Priority to CA000492130A priority patent/CA1243396A/en
Priority to KR1019850007365A priority patent/KR860003725A/ko
Priority to EP85307306A priority patent/EP0178865B1/en
Priority to DE8585307306T priority patent/DE3571114D1/de
Publication of JPS6199477A publication Critical patent/JPS6199477A/ja
Priority to KR2019930010920U priority patent/KR940002983Y1/ko
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N17/00Diagnosis, testing or measuring for television systems or their details

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Health & Medical Sciences (AREA)
  • Biomedical Technology (AREA)
  • General Health & Medical Sciences (AREA)
  • Details Of Television Scanning (AREA)
  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)
  • Processing Of Color Television Signals (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Television Receiver Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明はセット内に内蔵されたマイクロコンピュータ
から送出される画像調整データに基づいて、各種の画像
状態をセントできるようにしたテレビジョン受像機に使
用して好適な放電保護回路に関する。
〔従来の技術〕
テレビジョン受像機にマイクロコンピュータを内蔵させ
て、これより送出された画像調整データに基づき、カラ
ー、ヒユー、コントラスト、ブライト等のコントロール
を初期化すると共に、ユーザの好みに応じてこれら画像
調整データを自由に調整できれば、非常に便利である。
このような目的を実現するには、例えば第6図に示すよ
うにテレビジョン受像機10を構成すればよい。ただし
、この例はデジタル的にビデオ信号を処理するものに通
用した場合である。
第6図において、アンテナ1より給電されたビデオ信号
はアナログビデオ信号処理回路2に供給される。この処
理回路2はチューナ、映像中間周波増幅器、音声中間周
波増幅器を内蔵する。チャンネルの選局は選局用のマイ
クロコンピュータ3によって電子的になされる。4はコ
マンダ(図示せず)からの制御信号を受光する受光素子
である。
処理回路2より得られたビデオ信号は第1のデジタルビ
デオ信号処理回路5に供給される。この処理回路5は輝
度信号系の処理回路であって、A/D変換器、ガンマ補
正などのプロセス処理回路、マトリックス回路、D/A
変換器などを有する。
デジタル化された輝度信号、色信号、複合同期信号は第
2のデジタル信号処理回路6に供給される。
この処理回路6には色復調系及び各種の画像処理回路系
が設けられ、ここで色fj[lがなされると共に、カラ
ー、ヒユー、コントラスト、ブライト等の画像処理が実
行される。
画像処理された一対のデジタル色差信号は第2の処理回
路5に転送されて、これよりR,G、Bの各アナログ原
色信号が形成され、これが映像アンプ7を介して陰極線
管8に供給される。
デジタル同期信号はさらに第3のデジタル信号処理回路
11に供給される。この処理回路11は主として水平、
垂直偏向用の信号を形成するためのものであって、これ
より得られた偏向信号は夫々アンプ12.13を介して
偏向装置14に供給される。またアンプ12の出力は高
圧発生回路15に供給されて、その高圧電圧がアノード
端子16に供給される。
この受像tJM10にはさらにマイクロコンピュータを
内蔵したセンターコントロールユニット(CCU)20
が設けられ、これに付随して設けられタメモリ(例えば
EEP−1’lOM ) 230)データがCCU20
からの指令に基づき、データバス24を通じてCCU2
0及び第2、第3の処理回路6.11に供給される。こ
れによって、メモリ23のデータに基づき第2、第3の
処理回路6.11の各種調整データが初期化されると共
に、CCU20を介して得た外部からのコントロール信
号に基づきそのデータが微=周整される。そのため、こ
のCCU20には受光素子21が設けられ外部からのリ
モコン信号によって調整データ(好み8周整用のデータ
)のセノテングが行われる。
〔発明が解決しようとする問題点〕
ところで、このようにテレビジョン受像機10にCCU
20を設けて、これに含まれるマイクロコンピュータに
よって画像調整を行うような場合には、陰極線管8の放
電によって生じる放電パルスがCCU20や第2、第3
の処理回路6.11に電源ライン、信号ラインなどを通
じて飛び込み、処理回路6.11内のレジスタの初期化
データや調整後のデータ、あるいはメモリ23のデータ
がこの放電パルスによって書き換えられてしまう恐れが
ある。
この状態を放置すると画像処理データがでたらめなデー
タとなっているために陰極線管8に映出される画像が乱
れてしまう。
この発明はこのような問題点を解決したものであって、
陰極線管の放電により放電パルスが発生しても、レジス
タやメモリのデータが書き換えられないようにして、安
定した画像が常時映出されるようにしたものである。
〔問題点を解決するための手段〕
そのためこの発明では、第1図に示すように放電保護回
路30を設け、放電が発生したときにはその制御パルス
PDで、少なくともCCU20、この例ではこの他に第
2、第3の処理回路6.11のレジスタをリセットする
。放電の消失にてそのリセット状態は直ちに解除される
〔作用〕
こうすれば、放電開始と共にCCU20、第2、第3の
処理回路6.11のレジスタはリセットされ、放電停止
と共にそのリセットが解除されるので、元の調整データ
が復帰し、画像は殆ど乱れることはない。
〔実施例〕
第1図はこの発明に係るテレビジョン受像機10の一例
を示す系統図であって、放電保護回路30はリセット回
路31.と放電検出回路40とで構成される。
リセット回路31はCCU20、第2、第3のデジタル
信号処理回路6.11に対するリセット信号を得るため
の回路であって、これは第2図に示すように、電源子B
のラインと並列に定電圧ダイオード32と抵抗器33と
の直列回路が接続され、その接続中点に第1のトランジ
スタQ1 が接続され、そのコレクタに第2のトランジ
スタQ2が接続され、そのコレクタより出力端子34が
導出される。電源ラインにはセットの電源スィッチ32
が接続される。
スイッチ32をオンにすると、a点の電圧゛■8は第3
図Aのように立ち上がり、b点の電圧VB(第3図)が
トランジスタQ1 の■8゜以上になると、このトラン
ジスタQ1がオンしてコレクタ電圧■。は第3図Bのよ
うになり、これによって第2のトランジスタQ2がオン
して端子34には第3図Cに示すパルス、すなわちリセ
ットパルスPRが得られる。
このリセットパルスPRは第1図に示すようにCCU2
0、第2、第3のデジタル信号処理回路6.11に供給
されて、リセットパルスPRが立ち上がるまでの間これ
らへの電源供給が禁止される。これによって、これら回
路2016.11の電源投入時における誤動作が回避さ
れる。
第4図はこの発明に係る放電保護回路30を構成する放
電検出回路40の一例を示し、陰極線管8の放電状態は
高圧発生回路15より検出した場合である。
高圧発生回路15は周知のようにフライバックトランス
(FBT)35を有し、その二次出力がダイオードDに
より整流されて端子17には所定の高圧電圧)IVが得
られる。この出力端子17にはフォーカス調整用の抵抗
器36が設けられると共に、これと直列に放電検出用の
抵抗器37が接続され、その接続中点qには陰極線管8
の放電によって、例えば第5図Aに示すような放電パル
スppが得られる。
この7i3[パルスPPはコンデンサCを介して抵抗器
R1、R2よりなる分圧回路41で所定の値まで分圧さ
れると共に、これが制御用トランジスタQ3に供給され
る。このトランジスタQ3のコレクタより出力端子43
が導出され、放電によって第5図Bに示す制御パルスP
Dが得られる。制御パルスPDはリセットパルスppと
共にCCU20、第2、第3のデジタル信号処理回路6
.11に夫々供給される。
分圧回路41は放電パルス(その波高値は数10V〜数
toov、時には数1000V)Ppが生じたときのみ
制御パルスpoが出力され、それ以外のパルス性ノイズ
によって制御パルスpoが出力されないようにするため
の誤動作防止用として機能する。
従って、放電が起きると、制御パルスP0が上述の回路
20.6.11に同時に供給されるから、これら回路は
リセット状態に強制的に制御され、放電パルスppによ
ってレジスタやROM23のデータが誤って書き換えら
れることはない。
陰極線管8の放電が停止すると、制御パルスP0は直ち
に消失し、これによってCCU20、第2、第3のデジ
タル信号処理回路6.11のリセット状態が解除される
ため、リセット解除後はプリセットされた各種の画像処
理データにて放電開始前の画像が再現される。このため
、放電によって画(象が乱れるようなことはない。
なお、放電パルスPPは電源ラインより検出してもよい
〔発明の効果〕
以上説明したように、この発明によれば陰極線管8の放
電が開始すると、直ちに放電パルスPPによって影響を
受ける回路処理系、すなわちCC[20、第2、第3の
デジタル信号処理回路6.11がリセットされ、放電停
止後はこのリセット状態が速やかに自動復帰するので、
放電によってこれら回路処理系の画像処理データが書き
換えられる恐れが皆無となり、画像の乱れを確実に一掃
することができる。
従って、この発明は上述したようにCCU20に内蔵さ
れたCPUを介して画像処理データが与えられるような
テレ、ビジョン受像機に適用して極めて好適である。
【図面の簡単な説明】
第1図はこの発明に係るテレビジョン受像機の一例を示
す系統図、第2図はりセントm路の接続図、第3図はそ
の動作説明に供する波形図、第4図はこの発明の要部で
ある放電保護回路の一例を示す接続図、第5図はその動
作説明に供する接続図、第6図はこの発明の説明に供す
るテレビジョン受像機の一例を示す系統図である。 10はテレビジョン受像機、5.6.11は第1〜第3
のデジタル信号処理回路、20はCCU、30は放電保
護回路、31はリセット回路、40は放電検出回路、P
Dは制御パルスである。

Claims (1)

    【特許請求の範囲】
  1. CPUを介して画像調整データが与えられるテレビジョ
    ン受像機において、電源投入時に上記CPUにリセット
    をかけると共に、陰極線管の放電検出回路を設け、放電
    検出時に上記CPUにリセットをかけるようにした放電
    保護回路。
JP59219956A 1984-10-07 1984-10-19 放電保護回路 Pending JPS6199477A (ja)

Priority Applications (8)

Application Number Priority Date Filing Date Title
JP59219956A JPS6199477A (ja) 1984-10-19 1984-10-19 放電保護回路
US06/783,658 US4689684A (en) 1984-10-19 1985-10-03 Discharge protecting circuit for a television receiver
AU48242/85A AU578116B2 (en) 1984-10-19 1985-10-03 Transient protection of eprom in a digitally-controlled receiver
CA000492130A CA1243396A (en) 1984-10-19 1985-10-03 Discharge protecting circuit for a television receiver
KR1019850007365A KR860003725A (ko) 1984-10-19 1985-10-07 방전보호회로
EP85307306A EP0178865B1 (en) 1984-10-19 1985-10-11 Television receivers
DE8585307306T DE3571114D1 (en) 1984-10-19 1985-10-11 Television receivers
KR2019930010920U KR940002983Y1 (ko) 1984-10-07 1993-06-21 텔레비전수상기의 방전보호회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59219956A JPS6199477A (ja) 1984-10-19 1984-10-19 放電保護回路

Publications (1)

Publication Number Publication Date
JPS6199477A true JPS6199477A (ja) 1986-05-17

Family

ID=16743667

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59219956A Pending JPS6199477A (ja) 1984-10-07 1984-10-19 放電保護回路

Country Status (7)

Country Link
US (1) US4689684A (ja)
EP (1) EP0178865B1 (ja)
JP (1) JPS6199477A (ja)
KR (1) KR860003725A (ja)
AU (1) AU578116B2 (ja)
CA (1) CA1243396A (ja)
DE (1) DE3571114D1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4654717A (en) * 1985-05-20 1987-03-31 Rca Corporation Cathode-ray tube arc-over protection for digital data in television display apparatus

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3641303A1 (de) * 1986-12-03 1988-06-16 Thomson Brandt Gmbh Fernsehempfaenger mit einem mikroprozessorgesteuerten bedienteil und mit einem schaltnetzteil
KR940005166B1 (ko) * 1991-04-22 1994-06-11 삼성전자 주식회사 전자복사기의 이상상태 진단방법
SG94326A1 (en) * 1999-06-19 2003-02-18 Thomson Multimedia Sa Television receiver comprising a cathode ray tube (crt)

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4253110A (en) * 1979-12-14 1981-02-24 Rca Corporation Automatic kinescope beam current limiter with sequential control modes
DE3069073D1 (en) * 1980-10-30 1984-10-04 Itt Ind Gmbh Deutsche Colour television receiver comprising at least an integrated digital circuit for processing the composite colour signal
US4435731A (en) * 1981-09-01 1984-03-06 Rca Corporation Television receiver disabling circuit
DE3263717D1 (en) * 1982-02-27 1985-06-27 Itt Ind Gmbh Deutsche Ic set with three integrated circuits for videosignal processing in a colour television receiver
US4523295A (en) * 1982-09-07 1985-06-11 Zenith Electronics Corporation Power loss compensation for programmable memory control system
JPS5986974A (ja) * 1982-11-11 1984-05-19 Sharp Corp 自動輝度制限回路
US4516168A (en) * 1982-11-30 1985-05-07 Rca Corporation Shutdown circuit for a switching regulator in a remote controlled television receiver
US4546388A (en) * 1982-12-20 1985-10-08 Rolm Corporation Power supply for CRT terminal
US4599643A (en) * 1983-12-29 1986-07-08 Rca Corporation Apparatus responsive to plural color video signals for amplitude limiting the video signals to assist beam current limiting
JPS60160333A (ja) * 1984-01-30 1985-08-21 ソニー株式会社 電子装置
US4521811A (en) * 1984-05-02 1985-06-04 Rca Corporation Beam current limiting arrangement for a digital television system
US4654717A (en) * 1985-05-20 1987-03-31 Rca Corporation Cathode-ray tube arc-over protection for digital data in television display apparatus

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4654717A (en) * 1985-05-20 1987-03-31 Rca Corporation Cathode-ray tube arc-over protection for digital data in television display apparatus

Also Published As

Publication number Publication date
KR860003725A (ko) 1986-05-28
AU578116B2 (en) 1988-10-13
EP0178865A2 (en) 1986-04-23
EP0178865A3 (en) 1987-06-03
EP0178865B1 (en) 1989-06-14
CA1243396A (en) 1988-10-18
DE3571114D1 (en) 1989-07-20
US4689684A (en) 1987-08-25
AU4824285A (en) 1986-04-24

Similar Documents

Publication Publication Date Title
US4607288A (en) Television receiver with an automatic digital alignment system
GB1600563A (en) High voltage protection circuit
US3441669A (en) Threshold control for sync separator noise protection circuit and for agc stage
JPS6199477A (ja) 放電保護回路
CA2082243C (en) Contrast beam current limiting arrangement with secondary brightness beam current limiting provisions
US4642532A (en) Projection TV deflection loss protection circuit
GB1598591A (en) Brightness control circuit with predictable brightness control range
JPH0532948B2 (ja)
US5596375A (en) Automatic brightness control apparatus for a monitor
US5410222A (en) Sample pulse generator for automatic kinescope bias system
KR920003724B1 (ko) 자동 영상관 바이어스 제어장치
GB2082872A (en) Keying signal generator with false output immunity
US4164750A (en) VIR killer signal generator for color television receiver
US5856730A (en) Scan loss detector
JP3465715B2 (ja) ビデオ表示装置
JPS6036924Y2 (ja) 水平発振周波数制御回路
JPH07107323A (ja) ビデオ表示装置
JP3201476B2 (ja) テレビジョン偏向装置
US3708617A (en) Beam current control circuit for a video camera system
JPH025072B2 (ja)
JP2969674B2 (ja) テレビジョン受像機
JPH05199536A (ja) 映像ミュート回路
KR890002422Y1 (ko) Tv 시청거리 제한장치
JPS581008Y2 (ja) テレビカメラソウチ
JPH0149234B2 (ja)