JPH01297698A - 表示画面合成回路 - Google Patents

表示画面合成回路

Info

Publication number
JPH01297698A
JPH01297698A JP63129113A JP12911388A JPH01297698A JP H01297698 A JPH01297698 A JP H01297698A JP 63129113 A JP63129113 A JP 63129113A JP 12911388 A JP12911388 A JP 12911388A JP H01297698 A JPH01297698 A JP H01297698A
Authority
JP
Japan
Prior art keywords
image information
writing
circuit
information storage
display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63129113A
Other languages
English (en)
Inventor
Shige Honda
本多 樹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP63129113A priority Critical patent/JPH01297698A/ja
Publication of JPH01297698A publication Critical patent/JPH01297698A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 皮丘上1 本発明は表示画面合成回路に関し、特にマルチウィンド
ウ表示を行うワークステーションにおいて、それらウィ
ンドウのうちの少なくとも1つに他の機能の画面を合成
する回路に関する。
良氷盈韮 従来、マルチウィンドウ表示を行うワークステーション
においては、表示することを目的とした画@情報の読出
し書込みが自在な画像情報記憶回路を1つ有し、この画
像情報記憶回路には他の機能の画面を合成した画像情報
が専用プロセッサまたは汎用プロセッサによりビットマ
ツプで描画され、その描画された画像情報がこの画像情
報記憶回路から表示装置の表示周期で常時読出されるよ
うな回路となっていた。
このような従来の表示画面合成回路では、画像情報の読
出し書込みが行われる画像情報記憶回路を1つしか有し
ていなかったので、常時画像情報を書換える必要のある
動画像表示のような画像を合成する場合には、その動画
像表示の画像合成のために画像情報記憶回路が占有され
ることとなり、プロセッサのパフォーマンスが極度に低
下したり、画像情報の処理要求リソースに対して画像情
報記憶回路の読出し書込み時間を割り付けられなくなる
という欠点がある。
是朋!とl的 本発明は上記のような従来のものの欠点を除去すべくな
されたもので、動画像表示の画像の合成などのように画
像情報記・億回路を連続して書換える機能が行われるよ
うな場合でもプロセッサのパフォーマンスを低下させる
ことなく、画像情報の処理要求リソースに対する画像情
報記憶回路の読出し書込み時間の割り付けを行うことが
できる表示画面合成回路の提供を目的とする。
発明の構成 本発明による表示画面合成回路は、表示画面内のウィン
ドウに表示され、かつ各々異なる画像情報を記憶する第
1および第2の記憶手段と、前記第1および第2の記憶
手段に夫々書込みアドレスを供給する第1および第2の
供給手段とを有し、前記第1および第2の供給手段から
前記第1および第2の記憶手段に夫々前記書込みアドレ
スを供給することにより前記第1および第2の記憶手段
への前記画像情報の書込み動作を夫々独立に行わせるよ
うにしたことを特徴とする。
実施例 次に、本発明の一実施例について図面を参照して説明す
る。
第1図は本発明の一実施例の構成を示すブロック図であ
る0図において、本発明の一実施例による表示画面合成
回路は、画像情報記憶回路1.2と、プロセッサ3と、
書込みアドレス発生回路4と、表示用読出しアドレス発
生器5と、A/D(アナログディジタル)変換器6と、
表示情報切換え回路7と、D/A (ディジタルアナロ
グ)変換器8とにより構成されている。
画像情報記憶回路1には、プロセッサ3から供給される
アドレス情報により、ビットマツプに展開された文字や
図形情報が書込まれる。
この画像情報記憶回路1に書込まれた文字や図形情報は
、表示用読出しアドレス発生器5から供給されるアドレ
ス情報により読出されて表示情報切換え回路7に出力さ
れる。
画像情報記憶回路2には、TV右カメラの周期に同期し
て書込みアドレス発生回路4から供給されるアドレス情
報により、A/D変換器6でディジタル情報に変換され
たTV右カメラからの動画像が連続して書込まれる。
この画像情報記憶回路2に書込まれたTV右カメラから
の動画像は、表示用読出しアドレス発生器5から供給さ
れるアドレス情報により読出されて表示情報切換え回路
7に出力される。
表示情報切換え回路7はCRTIOの表示周期で表示用
読出しアドレス発生器5から供給されるアドレス情報に
より、画像情報記憶回路1.2から夫々読出された画像
情報をウィンドウ毎に選択し、選択された画像情報がD
/A変換器8でアナログ情報に変換されてCRTIOに
表示される。
すなわち、ビットマツプに展開された文字や図形情報が
プロセッサ3により画像情報記憶回路1に対する書込み
読出しが随時性われているときに、TV右カメラにより
撮像された画像情報がA/D変換器6でディジタル情報
に変換されて画像情報記憶回路2に連続して書込まれる
こととなる。
プロセッサ3により供給されるアドレス情報により画像
情報の書込み読出しが行われる画像情報記憶回路1と、
書込みアドレス発生回路4から供給されるアドレス情報
により画像情報の書込みが行われる画像情報記憶回路2
とは個別に設けられているため、書込みアドレス発生回
路4からのアドレス情報により画像情報が画像情報記憶
回路2に連続して書込まれているときに、プロセッサ3
は画像情報記憶回路2への書込み動作とは無関係に画像
情報記憶回路1への書込み読出し動作を実行することが
できる。
画像情報記憶回路1,2に書込まれた画像・1lIf報
は、表示用読出しアドレス発生器5で生成された同一の
アドレス情報により画像情報記憶回路1゜2から夫々読
出され、表示情報切換え回路7で選択されてCRTIO
上のウィンドウに表示合成される。
このように、複数の画像情報記憶回路1.2夫々に対し
てプロセッサ3および書込みアドレス発生回路4から書
込みアドレスを供給して、画倣情報記憶回路1.2への
画像情報の書込みを夫々独立に行わぜるようにすること
によって、TV右カメラなどからの動画像表示のように
画像情報記憶回路2に対する書込みが連続して行われる
機能と、プロセッサ3により静止画像や文字などをビッ
トマツプで描画する機能とにより表示画面の合成が行わ
れるような場合でも、これら処理動作のパフォーマンス
を低下させることなく表示画面を合成することができる
よって、一方の画像情報記憶回路2に対する書込みが連
続して行われている場合でも、他の画像情報記憶回路1
を用いて画像情報の処理要求リソースに対する画像情報
記憶回路1の読出し書込み時間の割り付けを行うことが
できる。
尚、本発明の一実施例ではT’Vカメラ9からの動画像
表示について述べたが、製造元の異なるワークステーシ
ョンからの動画像表示に適用できることは明白であり、
これに限定されない。
i匪血遵J 以上説明したように本発明によれば、表示画面内のウィ
ンドウに表示され、かつ各々異なる画像情報を記憶する
第1および第2の記憶手段に夫々個別に書込みアドレス
を供給して、第1および第2の記憶手段への画像情報の
書込み動作を夫々独立に行わせるようにすることによっ
て、動画像表示の画像合成などのように画像情報記憶回
路を連続して書換える機能が行われるような場合でもプ
ロセッサのパフォーマンスを低下させることなく、画像
情報の処理要求リソースに対する画像情報記憶回路の読
出し書込み時間の割り付けを行うことができるという効
果がある。
【図面の簡単な説明】
第1図は本発明の一実施例の構成を示すブロツク図であ
る。 主要部分の符号の説明 1.2・・・・・・画像情報記憶回路 3・・・・・・プロセッサ 4・・・・・・書込みアドレス発生回路5・・・・・・
読出しアドレス発生器 7・・・・・・表示・m相切換え回路 9・・・・・・TV左カメ ラ 0・・・・・・CRT

Claims (1)

    【特許請求の範囲】
  1. (1)表示画面内のウィンドウに表示され、かつ各々異
    なる画像情報を記憶する第1および第2の記憶手段と、
    前記第1および第2の記憶手段に夫々書込みアドレスを
    供給する第1および第2の供給手段とを有し、前記第1
    および第2の供給手段から前記第1および第2の記憶手
    段に夫々前記書込みアドレスを供給することにより前記
    第1および第2の記憶手段への前記画像情報の書込み動
    作を夫々独立に行わせるようにしたことを特徴とする表
    示画面合成回路。
JP63129113A 1988-05-26 1988-05-26 表示画面合成回路 Pending JPH01297698A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63129113A JPH01297698A (ja) 1988-05-26 1988-05-26 表示画面合成回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63129113A JPH01297698A (ja) 1988-05-26 1988-05-26 表示画面合成回路

Publications (1)

Publication Number Publication Date
JPH01297698A true JPH01297698A (ja) 1989-11-30

Family

ID=15001390

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63129113A Pending JPH01297698A (ja) 1988-05-26 1988-05-26 表示画面合成回路

Country Status (1)

Country Link
JP (1) JPH01297698A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0573028A (ja) * 1991-09-17 1993-03-26 Hitachi Ltd 画像合成表示方法及び装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0573028A (ja) * 1991-09-17 1993-03-26 Hitachi Ltd 画像合成表示方法及び装置

Similar Documents

Publication Publication Date Title
US5483257A (en) Background picture display apparatus and external storage unit used therefor
CA1317041C (en) Apparatus for creating a cursor pattern by strips related to individual scan lines
US5512918A (en) High speed method and apparatus for generating animation by means of a three-region frame buffer and associated region pointers
JPS6191777A (ja) ビデオ画像形成装置
JPS6042943B2 (ja) 表示装置
JPH01297698A (ja) 表示画面合成回路
US5706025A (en) Smooth vertical motion via color palette manipulation
JP3272463B2 (ja) 画像作成装置およびその使用方法
JP2787887B2 (ja) カラー画像表示装置
JP2647348B2 (ja) クリッピング・プレーン・データ記憶システム及び方法
JPS6362750B2 (ja)
JPH0830254A (ja) 表示効果発生回路
JPH05308569A (ja) 画像合成装置
JPH0469908B2 (ja)
JP3265791B2 (ja) Ohp用表示装置
JP2000125222A (ja) オンスクリーンディスプレイ装置
JP2917684B2 (ja) ウィンドウ表示装置
JPS61290486A (ja) 表示制御装置
JPS62223789A (ja) 動画表示装置
JPS6373478A (ja) 表示マツプによるマルチ・ウインドウ表示方式
JPS59177592A (ja) グラフイツク・デイスプレイ装置
JPS60130988A (ja) テレビ画面表示装置
JPH0415689A (ja) 画像表示回路
JPS63141462A (ja) スキヤンコンバ−タ
JPH0567185A (ja) 画像表示処理装置