JPH01207992A - 回路配線板 - Google Patents
回路配線板Info
- Publication number
- JPH01207992A JPH01207992A JP63033575A JP3357588A JPH01207992A JP H01207992 A JPH01207992 A JP H01207992A JP 63033575 A JP63033575 A JP 63033575A JP 3357588 A JP3357588 A JP 3357588A JP H01207992 A JPH01207992 A JP H01207992A
- Authority
- JP
- Japan
- Prior art keywords
- wiring
- layers
- layer
- wiring board
- components
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000005476 soldering Methods 0.000 abstract 1
- 239000010410 layer Substances 0.000 description 47
- 238000004519 manufacturing process Methods 0.000 description 2
- 229910000679 solder Inorganic materials 0.000 description 2
- 239000012790 adhesive layer Substances 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000003475 lamination Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000004806 packaging method and process Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/18—Printed circuits structurally associated with non-printed electric components
- H05K1/182—Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
- H05K1/185—Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit
- H05K1/186—Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit manufactured by mounting on or connecting to patterned circuits before or during embedding
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4611—Manufacturing multilayer circuits by laminating two or more circuit boards
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Combinations Of Printed Boards (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は絶縁層と配線層を交互に積層した回路配線板に
係り、特に高密度な実装に好適な回路配線板に関する。
係り、特に高密度な実装に好適な回路配線板に関する。
従来、絶縁層と配線層を交互に積層した回路配線板にお
いては、部品の搭載面は最外層のいわゆる部品面及び半
田面に限られ、内層の配線層は配線用として供されるの
みであった。なお、例えは特開昭6 ]−−26809
7号公報には、厚膜回路にフレキシブル印刷基板を接着
し、該基板上にも部品を搭載することが示されている。
いては、部品の搭載面は最外層のいわゆる部品面及び半
田面に限られ、内層の配線層は配線用として供されるの
みであった。なお、例えは特開昭6 ]−−26809
7号公報には、厚膜回路にフレキシブル印刷基板を接着
し、該基板上にも部品を搭載することが示されている。
従来技術においては、部品搭載面が最外層に限られてい
るため、部品搭載領域を増やすためには最外層の面積が
増やさねばならず、回路配線板の表面積が増大する問題
があった。一方、特開昭61−268097号公報に示
されているものは、ベースフィルムに接着層を介して配
線層を接着してフレキシブル印刷基板を構成するため、
積層する層間の配、線を自由に行えない問題がある。
るため、部品搭載領域を増やすためには最外層の面積が
増やさねばならず、回路配線板の表面積が増大する問題
があった。一方、特開昭61−268097号公報に示
されているものは、ベースフィルムに接着層を介して配
線層を接着してフレキシブル印刷基板を構成するため、
積層する層間の配、線を自由に行えない問題がある。
本発明の目的は、絶縁層と配線層を交互に積層してなる
回路配線板において、該回路配線板の表面積を増やすこ
となく、且つ、積層する層間の配線に制約を与えること
なく、部品搭載領域の増大を図ることにある。
回路配線板において、該回路配線板の表面積を増やすこ
となく、且つ、積層する層間の配線に制約を与えること
なく、部品搭載領域の増大を図ることにある。
上記目的を達成するため、本発明の回路線配線板におい
ては、内層の配線層を部品の実装面とし、該内層線層に
部品を直接搭載して配線する。
ては、内層の配線層を部品の実装面とし、該内層線層に
部品を直接搭載して配線する。
内層の配線層は、配線用として使われると共に部品の実
装面としても機能する。これにより、最外層と内層のい
ずれにも部品を搭載することが可能となる。
装面としても機能する。これにより、最外層と内層のい
ずれにも部品を搭載することが可能となる。
以下、本発明の一実施例について図面により説明する。
第1図は本発明の回路配線板の一実施例の断面図を示す
。第1図において、本回路配線板1は配線層2,3.4
及び絶縁層5,6を交互に積層した構成をとる。こ\で
、配線層2,4が最外層配線層で、そのうち、配線層2
がいわゆる半田面、配線層4が部品面であり、それぞれ
部品7および10が搭載される。
。第1図において、本回路配線板1は配線層2,3.4
及び絶縁層5,6を交互に積層した構成をとる。こ\で
、配線層2,4が最外層配線層で、そのうち、配線層2
がいわゆる半田面、配線層4が部品面であり、それぞれ
部品7および10が搭載される。
一方、配線層3は内層を構成しているが、該内層配線層
3を本来の配線用の他に部品の実装面としても使用し、
部品8を直接搭載する。この内層配線層3上の配線と最
外層2,4上の配線との接続は、スルーホール9.によ
って行われる。
3を本来の配線用の他に部品の実装面としても使用し、
部品8を直接搭載する。この内層配線層3上の配線と最
外層2,4上の配線との接続は、スルーホール9.によ
って行われる。
なお、内層配線板3に搭載する部品8には、なるべく薄
い部品、例えばチップ部品を選ぶと、配線板製造時の積
層・接着が容易に行える。チップ部品よりもさらに薄く
できる厚膜部品を搭載する場合はさらに好適である。ま
た、この内層搭載部品8は、−旦搭載すると変更や交換
ができないので、その点を考慮し、実際にはパスコンを
搭載したが、その他部品でも用途に応じて使用すれば問
題はない。
い部品、例えばチップ部品を選ぶと、配線板製造時の積
層・接着が容易に行える。チップ部品よりもさらに薄く
できる厚膜部品を搭載する場合はさらに好適である。ま
た、この内層搭載部品8は、−旦搭載すると変更や交換
ができないので、その点を考慮し、実際にはパスコンを
搭載したが、その他部品でも用途に応じて使用すれば問
題はない。
以上、第1図の実施例によれば、内層3にも8の如く部
品を搭載でき、かつ該内層3上の配線とその他の配線層
2,4上の配線とをスルーホール9で接続できるので、
層間の配線に制約を与えることなく、配線板の表面積を
増大せずに、部品搭載領域が従来の最外層のみ搭載の場
合の1.5倍になる。
品を搭載でき、かつ該内層3上の配線とその他の配線層
2,4上の配線とをスルーホール9で接続できるので、
層間の配線に制約を与えることなく、配線板の表面積を
増大せずに、部品搭載領域が従来の最外層のみ搭載の場
合の1.5倍になる。
本実施例では、内層配線層が一層で、かつ各配線層には
1個の部品を搭載する場合について示したが、内層配線
層数及び部品搭載数が任意の場合についても同様である
。
1個の部品を搭載する場合について示したが、内層配線
層数及び部品搭載数が任意の場合についても同様である
。
以」二説明したように、本発明によれば、内層前線層に
も部品を搭載できるので、配線板の表面積を増大するこ
となく、部品搭載領域を拡大でき、また、該内層配線層
は本来の配線用としてもそのま5機能するので、積層す
る層間の配線は自由に行うことができる。
も部品を搭載できるので、配線板の表面積を増大するこ
となく、部品搭載領域を拡大でき、また、該内層配線層
は本来の配線用としてもそのま5機能するので、積層す
る層間の配線は自由に行うことができる。
第1図は本発明の回路配線板の一実施例の断面図である
。 1・・・回路配線板、 2,4・・・外層配線層、3・
・・内層配線層、 5,6・・・絶縁層、7.10・
・外層搭載部品、 8・・・内層搭載部品、9・・・ス
ルーホール。
。 1・・・回路配線板、 2,4・・・外層配線層、3・
・・内層配線層、 5,6・・・絶縁層、7.10・
・外層搭載部品、 8・・・内層搭載部品、9・・・ス
ルーホール。
Claims (1)
- (1)絶縁層と配線層を交互に積層した回路配線板にお
いて、内層の配線層に部品を直接搭載し、配線して成る
回路配線板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63033575A JPH01207992A (ja) | 1988-02-16 | 1988-02-16 | 回路配線板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63033575A JPH01207992A (ja) | 1988-02-16 | 1988-02-16 | 回路配線板 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH01207992A true JPH01207992A (ja) | 1989-08-21 |
Family
ID=12390330
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP63033575A Pending JPH01207992A (ja) | 1988-02-16 | 1988-02-16 | 回路配線板 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH01207992A (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0574207A3 (en) * | 1992-06-08 | 1994-01-12 | Nippon CMK Corp. | Multilayer printed circuit board and method for manufacturing the same |
US6255601B1 (en) * | 1997-04-01 | 2001-07-03 | Applied Materials, Inc. | Conductive feedthrough for a ceramic body and method of fabricating same |
EP1283663A2 (de) | 2001-08-11 | 2003-02-12 | Philips Corporate Intellectual Property GmbH | Leiterplatte |
JP2008130612A (ja) * | 2006-11-16 | 2008-06-05 | Denso Corp | 電子部品内蔵型多層基板 |
-
1988
- 1988-02-16 JP JP63033575A patent/JPH01207992A/ja active Pending
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0574207A3 (en) * | 1992-06-08 | 1994-01-12 | Nippon CMK Corp. | Multilayer printed circuit board and method for manufacturing the same |
US6255601B1 (en) * | 1997-04-01 | 2001-07-03 | Applied Materials, Inc. | Conductive feedthrough for a ceramic body and method of fabricating same |
EP1283663A2 (de) | 2001-08-11 | 2003-02-12 | Philips Corporate Intellectual Property GmbH | Leiterplatte |
EP1283663A3 (de) * | 2001-08-11 | 2004-10-20 | Philips Intellectual Property & Standards GmbH | Leiterplatte |
JP2008130612A (ja) * | 2006-11-16 | 2008-06-05 | Denso Corp | 電子部品内蔵型多層基板 |
US8184447B2 (en) | 2006-11-16 | 2012-05-22 | Denso Corporation | Multi-layer electronic part built-in board |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH06334279A (ja) | 多層フレキシブル電装基板 | |
JP2001053447A (ja) | 部品内蔵型多層配線基板およびその製造方法 | |
JP2004064052A (ja) | ノイズ遮蔽型積層基板とその製造方法 | |
JPH01207992A (ja) | 回路配線板 | |
JP2002368369A (ja) | フレキシブルプリント配線板及びその製造方法 | |
JPH06204663A (ja) | プリント配線板の製造方法 | |
JP2003273484A (ja) | 接続構造 | |
JP2000223835A (ja) | 多層配線板 | |
JPH02177391A (ja) | 厚膜印刷多層配線基板 | |
JPH04118987A (ja) | チップ部品の実装方法 | |
JPH01258446A (ja) | 混成集積回路の多層厚膜基板 | |
JPH02114697A (ja) | 混成集積回路装置 | |
JPH06177277A (ja) | 半導体装置の製造方法 | |
JPH053160B2 (ja) | ||
JPH03285382A (ja) | プリント配線基板 | |
JP2542630Y2 (ja) | 多層プリント配線基板 | |
JPH0278253A (ja) | 多層プラスチックチップキャリア | |
JP2871076B2 (ja) | 多層印刷回路基板 | |
JPH0779064A (ja) | 印刷配線板 | |
JPS60100496A (ja) | プリント配線板 | |
JPH02278894A (ja) | プリント配線板 | |
JP2002374070A (ja) | プリント基板 | |
JPH1140948A (ja) | 多層プリント基板 | |
JPS5812973U (ja) | 多層プリント基板 | |
JPH0497599A (ja) | フレキシブルプリント配線板 |