JPH01204530A - 間欠動作受信機 - Google Patents

間欠動作受信機

Info

Publication number
JPH01204530A
JPH01204530A JP2959688A JP2959688A JPH01204530A JP H01204530 A JPH01204530 A JP H01204530A JP 2959688 A JP2959688 A JP 2959688A JP 2959688 A JP2959688 A JP 2959688A JP H01204530 A JPH01204530 A JP H01204530A
Authority
JP
Japan
Prior art keywords
circuit
demodulation
voltage
baseband signal
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2959688A
Other languages
English (en)
Inventor
Kazuhiro Ao
粟生 和宏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP2959688A priority Critical patent/JPH01204530A/ja
Publication of JPH01204530A publication Critical patent/JPH01204530A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Circuits Of Receivers In General (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は電源を間欠して動作させる受信機、いわゆる間
欠動作受信機に関するものである。
〔従来の技術〕
従来のこの穏の受信機の一例を第5図に示して説明する
と、同図において、1は受信アンテナ、2は受信局発入
力端子、3は受信機の周波数変換増幅回路であり、この
回路3は、高周波増幅器31゜受信周波数帯域戸波器3
2.受信局発周波数帯域F波器33.第1ミクサ回路(
MIX) 34 、第1中間周波帯域F波器35.第1
中間周波増幅器36゜第2局発発振器(O8C)37.
  第2ミクサ回路38゜第2中間周波帯域F波器39
から構成される。そして、この回路3の出力は振幅制限
増幅・FM復調回路(LIM−DISC) 4に入力さ
れている。また、5はディスクリの同調回路でアわ、前
記復調回路4のFM復調出力は結合コンデンサ6を介し
てベースバンド信号増幅回路7に入力され、その増幅出
力を復調出力端子8よシ取シ出すものと慶っている。な
お、ベースバンド信号増幅回路7は、入力抵抗71と、
抵抗R1r R2及びコンデンサC!からなるプラス←
)側バイアス回路72と、演算増幅器73と、帰還抵抗
74とから構成される装置次に動作について第6図を参
照して説明する。
ここで、第6図(1)は回路を駆動する間欠電源の投入
後の波形を示し、同図(b)は振幅制限増幅・FM復調
回路4のFM復調出力波形を、同図(c)はベースバン
ド信号増幅回路7の+側入力波形を、同図(d)はその
復調出力端子8の復調出力波形をそれぞれ示している。
しかして、周波数変換増幅回路3及び振幅制限増幅・F
M復調回路4.ベースバンド信号増幅回路7は、すべて
同一の間欠動作する電源が供給されておυ、この電源の
立ち上げ時(第6図(&))には、前記復調回路4のF
M復調出力は、第6図(b)に示すように、ベースバン
ド信号増幅回路7の+側入力波形(第6図(C))よυ
連れて立ち上がる。
そのため、容量の大きい結合コンデンサ6を介して接続
されたベースバンド信号増幅回路7の出力は、第6図(
d)に示すように、立上り時にハホ電源電圧まで振シき
れるよう々直流電圧の変動の大きい、かつ収束時間の長
い立上シ応答を示すととKなる。
〔発明が解決しようとする課題〕
従来の受信機は以上のように構成されているので、受信
機の電源を間欠動作させると、その電源の立ち上りから
信号を受信できる定常の直流電圧に収束するのに時間が
かかるという問題があった。
本発明は上記のような問題点を解消するためになされた
もので、電源の立ち士げ時に短時間に定常の直流電圧に
収束し、受信信号を復調出力端子に送出できる間欠動作
受信機を得ることを目的とする。
〔課題を解決するための手段〕
本発明に係る受信機は、少なくとも振幅制限増幅・FM
復調回路と、この復調出力が結合コンデンサを介して結
合されるベースバンド信号増幅回路を備え、これら回路
を駆動する電源を間欠して動作させる受信機において、
前記電源投入と時間差を有して制御されるスイッチ回路
を、前記ベースバンド信号増幅回路の入力側に直列に、
かつその帰還抵抗に並列にそれぞれ接続して設けるか、
あるいは前記FM復調回路の直流電圧に追従して前記ベ
ースバンド信号増幅回路のバイアスを立ち上げるように
構成されたバイアス回路を設けてなるものである。
〔作用〕
本発明における受信機は、電源立ち上げから短時間のう
ちに定常の直流電圧に収束し、所要の復調出力を復調出
力端子から取シ出すことができる。
〔実施例〕
以下、本発明を図に示す実施例に基づいて詳細に説明す
る。
第1図は本発明の一実施例による間欠動作受信機の構成
を示すブロック図である。第1図において、1は受信ア
ンテナ、2は受信局発入力端子、3は周波数変換増幅回
路、4は振幅制限増幅・FM復調回路(LIM−DIS
C)であシ、このFM復調回路4にはディスクリ同調回
路5が接続されている。
そして、前記復調回路4のFM復調出力は結合コンデン
サ6及び第1のスイッチ回路1oを介してベースバンド
信号増幅回路7に入力され、その増幅出力は復調出力端
子8より出力されるものとなっている。また、ベースバ
ンド信号増幅回路7の帰還抵抗74には並列に第2のス
イッチ回路11が接続されておシ、電圧検出回路9の出
力によって第1及び第2のスイッチ回路10.11を制
御するものとなっている。この場合、電圧検出回路9は
、抵抗RとコンデンサCを含むCR積分回路91と、ヒ
ステリシス特性をもったゲートバッファ回路92と、ダ
イオード93とから々る。なお、図中、同一符号は同一
または相当部分を示している。
次に、上記実施例構成の動作について第2図を参照して
説明する。ここで、周波数変換増幅回路3及び振幅制限
増幅・FM復調回路4Iベースバンド信号増幅回路7.
電圧検出回路9はすべて同一の間欠動作する電源が供給
されているものとする。
しかして、電圧検出回路9は、CR積分回陶1とヒステ
リシス特性をもったゲートバッファ回路92からなシ、
第2図(e) l (d)に示すように、電源投入直後
は出力を低レベルに積分回路91の抵抗Rとコンデンサ
Cとの時定数だけ遅れて高レベルに変化する出力を第1
及び第2のスイッチ回路10.11に送出する。これK
より、電源投入直後は、ベースバンド信号増幅回路7の
出力は第1のスイッチ回路10を介して結合コンデンサ
6に接続され、またその帰還抵抗74は第2のスイッチ
回路11によシ短絡される。そのため、前記復調回路4
のFM復調出力はベースバンド信号増幅回路7の出力に
結合コンデンサ6を介して接続されることになり、この
増幅回路7の出力は低インピーダンスのため、急速に結
合コンデンサ6が充電され、定常の入出力電位差となる
。このとき、電圧検出回路9の出力が低レベルから高レ
ベルの出力となると(第2図(d) ’) 、結合コン
デンサ6はベースバンド信号増幅回路7の入力側に第1
のスイッチ回路10を介して接続されると同時に、前記
帰還抵抗74と並列接続の第2のスイッチ回路11は開
放状態となる。そのため、前記復調回路4のFM復調信
号出力(第2図(b))が結合コンデンサ6、ベースバ
ンド信号増幅回路7を介して復調出力端子8に出力され
る。したがって、この復調出力端子8に出力信号は、第
2図(=)に示すような応答となり、電源投入から短時
間のうちに復調信号を定常の直流電圧で送出することか
可能になる。
第3図は本発明の他の実施例を示すものでアリ、第1図
の実施例ではベースバンド信号増幅回路7の入力側及び
帰還系に第1.第2のスイッチ回路10.11をそれぞ
れ設けたものを示したが、振幅制限増幅・FM復調回路
4のFM復調出力と直流結合された直流増幅器12を設
け、この直流増幅器12とベースバンド信号増幅回路7
の+側バイアス回路72との間に、カソードがその直流
増幅器7の出力側に接続されたダイオード13を挿入す
ることによυ、ベースバンド信号増幅回路7の+側バイ
アス回路72のバイアスを前記復調回路4のFM復調出
力に追従して立ち上げるものとなっている。
この実施例によると、前記復調回路4のFM復調出力は
、第4図(b)に示すように、ベースバンド信号増幅回
路7の+側バイアス回路72の立上シよシ遅れて立上る
が(第4図(c)参照)、直流増幅器12によシこの+
側バイアス回路72の電圧は、ダイオード13を介して
前記復調回路4のFM復調出力の直流電圧の立上シに追
従して立上るように動作する。従って、結合コンデンサ
6を介して接続されるFM復調信号は、ベースバンド信
号増幅回路7の出力側でも第4図(d)に示すように、
前記復調回路40FM復調出力の立上シとほぼ同様の立
上りを示すことになり、電源投入から短時間に定常の直
流電圧に収束して所要の復調信号を復調出力端子8に送
出することかできる。
〔発明の効果〕
以上のように、本発明によれば、電源を間欠して動作さ
せる受信機において、電源投入と時間差を有して制御さ
れるスイッチ回路をベースバンド信号増幅回路の入力側
に直列に、かつその帰還抵抗に並列に設け、このスイッ
チ回路を電源の立上シから一定時間後に切シ換えるよう
にするか、あるいは振幅制限増幅・FM復調回路の直流
電圧に追従してベースバンド信号増幅回路のバイアスを
立ち上げるようにしたので、間欠動作時に立上シ応答の
早い復調信号を得ることができる効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例による間欠動作受信機を示す
構成図、第2図は第1図の実施例の動作を示す説明図、
第3図は本発明の他の実施例を示す構成図、第4図は第
3図の実施例の動作を示す説明図、第5図は従来の間欠
動作受信機の一例を示す構成図、第6図はその動作を示
す説明図である。 1・・・・受信アンテナ、2・・拳・受信局発入力端子
、3・・・・周波数変換・増幅回路、4・・・・振幅制
限増幅・FM復調回路、5・・・−ディスクリ同調回路
、6・・・・結合コンデンサ、7・φ・・ベースバンド
信号増幅回路、8・・・・復調出力端子、9拳・・・電
圧検出回路、10・―・・第1のスイッチ回路、11・
−・・第2のスイッチ回路、12・・・・直流増幅器、
1311・ 争 ・ダイオード。

Claims (1)

    【特許請求の範囲】
  1. 少なくとも振幅制限増幅・FM復調回路と、この復調出
    力が結合コンデンサを介して結合されるベースバンド信
    号増幅回路を備え、これら回路を駆動する電源を間欠し
    て動作させる受信機において、前記電源投入と時間差を
    有して制御されるスイッチ回路を、前記ベースバンド信
    号増幅回路の入力側に直列に、かつその帰還抵抗に並列
    にそれぞれ接続して設けるか、あるいは前記FM復調回
    路の直流電圧に追従して前記ベースバンド信号増幅回路
    のバイアスを立ち上げるように構成されたバイアス回路
    を設けてなることを特徴とする間欠動作受信機。
JP2959688A 1988-02-10 1988-02-10 間欠動作受信機 Pending JPH01204530A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2959688A JPH01204530A (ja) 1988-02-10 1988-02-10 間欠動作受信機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2959688A JPH01204530A (ja) 1988-02-10 1988-02-10 間欠動作受信機

Publications (1)

Publication Number Publication Date
JPH01204530A true JPH01204530A (ja) 1989-08-17

Family

ID=12280457

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2959688A Pending JPH01204530A (ja) 1988-02-10 1988-02-10 間欠動作受信機

Country Status (1)

Country Link
JP (1) JPH01204530A (ja)

Similar Documents

Publication Publication Date Title
US4058771A (en) Double-balanced frequency converter
EP0003634A1 (en) Method of aligning a radio receiver and means for indicating the alignment of a radio receiver
EP0486207A1 (en) Low-jitter oscillator
US6163222A (en) Buffer amplifier with frequency selective mechanism
US4660002A (en) High frequency oscillator using a diode for frequency switching and FM modulation
US4021756A (en) Electric remote control transmitter
EP0132010B1 (en) Rf-tuning device comprising a switching mixer stage and a tuning oscillator
JP2582963B2 (ja) ワイヤレス伝送方式
CA1057844A (en) Transducer drive circuit for remote control transmitter
JPH01204530A (ja) 間欠動作受信機
US5818305A (en) Automatic substitution of a reference oscillator for synchronizing two transmitter co-channel local oscillators
JPS62109406A (ja) 発振回路
JPS60158724A (ja) 位相同期回路
KR960027344A (ko) 캐패시터 스위칭 전압제어 발진기
CA1335826C (en) Angle modulator
JP3122315B2 (ja) 時分割複信方式通信機
JP3264834B2 (ja) 時分割通信装置
US4691128A (en) Circuit for coupling a signal processing device to a transmission line
JPH03205910A (ja) 受信機
US3268834A (en) Oscillator with negative feedback loop
JPH01307320A (ja) 受信機
JP2560801Y2 (ja) ブロックコンバータ
JPS6036904Y2 (ja) ラジオ受信機
JPS5821450B2 (ja) ジユシンキ
KR900004804Y1 (ko) 전류미터 효과를 이용한 자동 주파수 제어회로