KR900004804Y1 - 전류미터 효과를 이용한 자동 주파수 제어회로 - Google Patents
전류미터 효과를 이용한 자동 주파수 제어회로 Download PDFInfo
- Publication number
- KR900004804Y1 KR900004804Y1 KR2019860021333U KR860021333U KR900004804Y1 KR 900004804 Y1 KR900004804 Y1 KR 900004804Y1 KR 2019860021333 U KR2019860021333 U KR 2019860021333U KR 860021333 U KR860021333 U KR 860021333U KR 900004804 Y1 KR900004804 Y1 KR 900004804Y1
- Authority
- KR
- South Korea
- Prior art keywords
- transistor
- horizontal
- base
- collector
- transistors
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03J—TUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
- H03J7/00—Automatic frequency control; Automatic scanning over a band of frequencies
- H03J7/02—Automatic frequency control
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Synchronizing For Television (AREA)
Abstract
내용 없음.
Description
제1도는 종래의 자동 주파수 제어회로도.
제2도는 본 고안의 자동 주파수 제어회로도.
* 도면의 주요부분에 대한 부호의 설명
1,2 : 적분기 3,4 : 전류미러회로
TR1-TR13: 트랜지스터 S1 : 수평동기신호 입력단자
FBP : 플라이백 펄스신호 입력단자
본 고안은 모니터 및 텔레비젼 수상기에 있어서, 수평발진회로가 일정 주파수로 발진하게 제어하는 자동주파수 제어(Automaic Frequency Control) 회로에 관한 것으로, 특히 컴퓨터의 각기 다른 수평발진주파수에 대하여 수평발진회로가 안정하게 동작되도록 한 전류미터 효과를 이용한 자동 주파수 제어회로에 관한 것이다.
종래의 자동 주파수 제어회로는 다이오드를 이용한 위상 검파회로로 구성하였다. 즉, 제1도에 도시한 바와같이 수평동기신호입력단자(S1)가 베이스에 접속된 트랜지스터(TR)의 에미터 및 콜렉터를 저항(R1)(R2)에 접속함과 아울러 그 접속점을 콘덴서(C1)(C2) 및 저항(R3)(R4)을 통하고, 적분기(1)를 통해 수평발진회로에 접속하며, 콘덴서(C1)(C2) 및 저항(R3)(R4)의 접속점에는 다이오드(D1)(D2)를 직렬 접속하여 그 다이오드(D1)(D2)의 접속점에 수평펄스신호입력단자(HP)를 저항(R5) 및 콘덴서(C3)로 적분기(2)를 통해 접속하여 구성하였다.
이와같이 구성된 종래의 자동 주파수 제어회로는 전원단자(Vcc)에 전원이 인가되고, 수평편향 출력회로에서 발생된 수평펄스신호가 입력단자(HP)로 입력되면, 그 입력된 수평펄스신호는 적분개(2)를 통해 톱니파로 변환된 후 다이오드(D1)(D2)의 접속점에 인가된다.
그리고, 수평동기신호입력단자(S1)로 수평동기신호가 입력되면, 그 입력된 수평동기신호는 트랜지스터(TR)의 베이스에 인가되므로 트랜지스터(TR)의 에미터 및 콜렉터에는 각기 반전 및 비반전된 수평동기신호가 출력되고, 그 출력된 반전 및 비반전 수평동기신호는 콘덴서(C1)(C2)를 통해 다이오드(D1)(D2)에 인가되어 상기의 다이오드(D1)(D2)의 접속점에 인가된 톱니파와 합성되고, 그 합성되어 저항(R3)(R4)의 접속점으로 출력된 위상검파전압은 적분기(1)를 통해 수평발진 회로에 인가되어 수평발진회로의 발진신호의 위상을 제어한다.
그러나, 이와같은 종래의 자동주파수 제어회로는 수평동기신호로 직접 수평발진회로를 제어하므로 수평동기신호에 잡음신호가 발생하거나 또는 초기신호가 지연될 경우에는 수평발진회로가 이상발진을 하여 파괴됨은 물론 수평출력회로의 동작이 불안하게 되는 결함이 있었다.
본 고안은 이와같은 종래의 결함을 감안하여, 전류미러 효과를 이용하여 수평동기신호와 플라이백 펄스신호의 위상차를 비교증폭하고, 그 비교증폭하여 출력된 위상비교신호를 수평발진회로에 인가하여 수평발진회로의 발진신호를 제어하게 안출한 것으로, 이를 첨부된 제2도의 도면에 의하여 상세히 설명하면 다음과 같다.
제2도에 도시한 바와같이 플라이백 펄스신호 입력단자(FBP)를 병렬접속된 콘덴서(C4) 및 저항(R6)을 통하고, 접지콘덴서(C5) 및 콘덴서(C6)를 통해 트랜지스터(TR1)의 베이스에 접속함과 아울러 그 접속점을 트랜지스터(TR2)의 베이스 및 저항(R8), 그리고 베이스에 저항(R9)(R11)이 접속된 트랜지스터(TR4)의 콜렉터에 접속하고, 트랜지스터(TR1)(TR2)의 콜렉터는 트랜지스터(TR5-TR7) 및 저항(R11)(R12)과, 트랜지스터(TR5-TR10) 및 저항(R13)(R14)으로 된 전류미러회로(3)(4)에 각기 접속하여 전류미러회로(3)의 출력단자인 트랜지스터(TR6)의 콜렉터는 트랜지스터(TR11)(TR12)의 베이스 및 콜렉터에 공통 접속하며, 전류미러회로(4)의 출력단자인 트랜지스터(TR9)의 콜렉터는 베이스가 상기 트랜지스터(TR11)(TR12)의 에미터 및 베이스에 접속된 트랜지스터(TR13)의 콜렉터 및 콘덴서(C7)와, 직렬접속된 콘덴서(C8) 및 저항(R15)에 접속함과 아울러 그 접속점을 저항(R16)을 통해 수평발진회로에 접속하여 구성한 것이다.
이와같이 구성된 본 고안의 작용효과를 상세히 설명하면 다음과 같다.
전원단자(Vcc)에 전원이 인가되면, 그 전원은 저항(R9)(R10)에 의해 분할되어 트랜지스터(TR3)의 베이스에 일정전압을 인가하게 되므로 트랜지스터(TR3)는 온되고, 전원단자(Vcc)의 전원이 트랜지스터(TR3)를 통해 트랜지스터(TR2)의 베이스에 일정전압을 인가하게 되며, 수평동기신호 입력단자(S1)로 입력되는 수평동기신호는 트랜지스터(TR4)의 베이스에 인가되어 트랜지스터(TR4)는 수평동기신호에 따라 온, 오프를 반복하고, 플라이백 펄스신호 입력단자(FBP)로 입력되는 플라이백 펄스신호는 저항(R6) 및 콘덴서(C4, C5)로 된 적분기를 통해 적분되어 튜니파로 변환된 후 콘덴서(C6)를 통해 트랜지스터(TR1)의 베이스에 인가된다.
이때, 수평동기신호에 의해 트랜지스터(TR4)가 온되고, 트랜지스터(TR1)의 베이스에 인가되는 전압이 트랜지스터(TR2)의 베이스에 인가되는 전압보다 낮으면, 트랜지스터(TR1)는 오프되어 그의 콜렉터에 접속된 전류 미러회로(3)의 트랜지스터(TR5-TR7)가 모두 오프되므로 트랜지스터(TR11)가 오프되어 트랜지스터(TR12)(TR12)도 오프되고, 트랜지스터(TR2)는 온되어 그의 콜렉터에 접속된 전류미러회로(4)의 트랜지스터(TR8-TR10)가 모두 온되므로 전원단자(Vcc)의 전원이 저항(R14) 및 트랜지스터(TR9)를 통해 콘덴서(C7)(C8)에 충전되면서 저항(R16)을 통해 수평발진회로에 인가된다.
그리고, 트랜지스터(TR4)가 온되고, 트랜지스터(TR1)의 베이스에 인가되는 전압보다 높으면, 상기와는 반대로 트랜지스터(TR2)가 오프되어 트랜지스터(TR8-TR10)가 모두 오프되고, 트랜지스터(TR1)는 온되어 트랜지스터(TR5-TR7)가 온되므로 전원단자(Vcc)의 전원이 저항(R12)(R13)도 온되어 콘덴서(C7)(C8)의 충전전압이 트랜지스터(TR13)를 통해 방전되고, 수평발진회로에는 낮은 전압이 인가된다.
이상에서 설명한 바와같이 본 고안은 수평동기신호와, 플라이백 펄스신호를 적분한 톱니파의 위상을 비교증폭하여 그 출력신호로 수평발진회로의 발진주파수를 제어하므로 수평 주파수의 변화에 따라 수평발진회로가 안정하게 동작하는 효과가 있다.
Claims (1)
- 플라이배 펄스신호 입력단자(FBP)가 적분기를 통해 베이스축에 접속된 트랜지스터(TR1)의 에미터를 베이스에 일정전압이 인가되는 트랜지스터(TR2)의 에미터와 함께 트랜지스터(TR4)의 콜렉터에 접속하여 그의 베이스에 수평동기신호 입력단자(S1)를 접속하고, 트랜지스터(TR1)(TR12)의 콜렉터에는 전류미러회로(3) (4)를 접속하여 전류미러회로(3)의 출력단자를 트랜지스터(TR11)(TR12)의 베이스 및 에미터에 접속하며, 트랜지스터(TR11)의 에미터는 트랜지스터(TR12)(TR13)의 베이스에 접속하여, 트랜지스터(TR13)의 콜렉터를 전류미러회로(4)의 출력단자와 함께 수평발진회로측에 접속하여 구성함을 특징으로 하는 전류미러효과를 이용한 자동 주파수 제어회로.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019860021333U KR900004804Y1 (ko) | 1986-12-26 | 1986-12-26 | 전류미터 효과를 이용한 자동 주파수 제어회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019860021333U KR900004804Y1 (ko) | 1986-12-26 | 1986-12-26 | 전류미터 효과를 이용한 자동 주파수 제어회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR880014018U KR880014018U (ko) | 1988-08-31 |
KR900004804Y1 true KR900004804Y1 (ko) | 1990-05-31 |
Family
ID=19258403
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019860021333U KR900004804Y1 (ko) | 1986-12-26 | 1986-12-26 | 전류미터 효과를 이용한 자동 주파수 제어회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR900004804Y1 (ko) |
-
1986
- 1986-12-26 KR KR2019860021333U patent/KR900004804Y1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR880014018U (ko) | 1988-08-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3991388A (en) | Start-stop transistor colpitts oscillator circuit | |
KR900004804Y1 (ko) | 전류미터 효과를 이용한 자동 주파수 제어회로 | |
US3378790A (en) | Readily integrable color oscillator circuit | |
US5561479A (en) | Automatic fine tuning circuit for processing an image intermediate frequency signal | |
JPS5828776B2 (ja) | 出力制御回路 | |
US4904962A (en) | Gated high stability LC stabilized oscillator | |
US5103123A (en) | Phase detector having all NPN transistors | |
KR900004802Y1 (ko) | 차동 증폭기를 이용한 자동 주파수 제어회로 | |
US6952140B2 (en) | Ocillator and electronic device using same | |
JP2734415B2 (ja) | レーザダイオード駆動回路 | |
US5010308A (en) | Crystal oscillator with offset and hysteresis | |
US4634999A (en) | RF oscillator frequency stabilizing circuit using self-mixing with reference frequency | |
CA1172751A (en) | Afc circuit | |
KR910001649B1 (ko) | 국부발진회로 | |
JPS5816278Y2 (ja) | 分周器 | |
JP2576193B2 (ja) | 発振回路 | |
US4888566A (en) | Temperature compensated stable duty cycle crystal oscillator apparatus | |
KR900009572Y1 (ko) | 수평발진 회로의 발진 주파수 자동 제어회로 | |
JPH0756544Y2 (ja) | ビデオ同期検波回路 | |
KR850001847Y1 (ko) | 방송신호 검출회로 | |
JPS6059780B2 (ja) | Pll回路の同期はずれ検出回路 | |
JPS5912826Y2 (ja) | 発振器 | |
JPS5919474Y2 (ja) | Afc回路等の位相比較回路 | |
KR0162845B1 (ko) | 고주파 캐리어 발진회로 | |
JPH0317453Y2 (ko) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
REGI | Registration of establishment | ||
FPAY | Annual fee payment |
Payment date: 19941228 Year of fee payment: 6 |
|
LAPS | Lapse due to unpaid annual fee |