JPH0120429B2 - - Google Patents
Info
- Publication number
- JPH0120429B2 JPH0120429B2 JP57148399A JP14839982A JPH0120429B2 JP H0120429 B2 JPH0120429 B2 JP H0120429B2 JP 57148399 A JP57148399 A JP 57148399A JP 14839982 A JP14839982 A JP 14839982A JP H0120429 B2 JPH0120429 B2 JP H0120429B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- vertical
- crt
- time
- display
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 238000010586 diagram Methods 0.000 description 12
- 230000006870 function Effects 0.000 description 6
- 230000001360 synchronised effect Effects 0.000 description 5
- 239000011159 matrix material Substances 0.000 description 4
- 239000003990 capacitor Substances 0.000 description 3
- 230000003111 delayed effect Effects 0.000 description 3
- 238000006243 chemical reaction Methods 0.000 description 2
- 230000010355 oscillation Effects 0.000 description 2
- 230000000630 rising effect Effects 0.000 description 2
- 230000003321 amplification Effects 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 230000011514 reflex Effects 0.000 description 1
- 230000005236 sound signal Effects 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Landscapes
- Input From Keyboards Or The Like (AREA)
- Controls And Circuits For Display Device (AREA)
Description
【発明の詳細な説明】
この発明はCRTデイスプレイコントロール装
置に関し、特にパーソナルコンピユータを家庭用
のカラーテレビジヨン受像機に接続して所望のキ
ヤラクタあるいはグラフなどをカラーテレビジヨ
ン受像機に表示するようなCRTデイスプレイコ
ントロール装置の改良に関する。
置に関し、特にパーソナルコンピユータを家庭用
のカラーテレビジヨン受像機に接続して所望のキ
ヤラクタあるいはグラフなどをカラーテレビジヨ
ン受像機に表示するようなCRTデイスプレイコ
ントロール装置の改良に関する。
最近では、パーソナルコンピユータが一般の家
庭内にも用いられるようになつてきている。そし
て、家庭用のカラーテレビジヨン受像機をCRT
デイスプレイ装置としてパーソナルコンピユータ
に接続し、パーソナルコンピユータからのデータ
をカラーテレビジヨン受像機に表示することが試
みられるようになつてきている。
庭内にも用いられるようになつてきている。そし
て、家庭用のカラーテレビジヨン受像機をCRT
デイスプレイ装置としてパーソナルコンピユータ
に接続し、パーソナルコンピユータからのデータ
をカラーテレビジヨン受像機に表示することが試
みられるようになつてきている。
第1図は従来のパーソナルコンピユータをカラ
ーテレビジヨン受像機に接続した状態を示す概要
図である。まず、第1図を参照して、キーボード
1から入力されたデータをパーソナルコンピユー
タ2に入力すると、そのデータをカラーテレビジ
ヨン受像機3に表示させるためのR,G,B信号
がテレビジヨン回路31に含まれるマトリクス回
路32に与えられる。そして、マトリクス回路3
2を介してR,G,B信号がブラウン管33に与
えられ、キヤラクタあるいはグラフなどが表示さ
れる。
ーテレビジヨン受像機に接続した状態を示す概要
図である。まず、第1図を参照して、キーボード
1から入力されたデータをパーソナルコンピユー
タ2に入力すると、そのデータをカラーテレビジ
ヨン受像機3に表示させるためのR,G,B信号
がテレビジヨン回路31に含まれるマトリクス回
路32に与えられる。そして、マトリクス回路3
2を介してR,G,B信号がブラウン管33に与
えられ、キヤラクタあるいはグラフなどが表示さ
れる。
このようにCRTデイスプレイコントロール装
置を構成することによつて、カラーテレビジヨン
受像機3をモニタとして種々のキヤラクタやグラ
フなどの画像を表示できる。さらに、最近では、
カラーテレビジヨン放送の画面にパーソナルコン
ピユータからのデータを重ねて表示すような
CRTデイスプレイコントロール装置が考え出さ
れている。
置を構成することによつて、カラーテレビジヨン
受像機3をモニタとして種々のキヤラクタやグラ
フなどの画像を表示できる。さらに、最近では、
カラーテレビジヨン放送の画面にパーソナルコン
ピユータからのデータを重ねて表示すような
CRTデイスプレイコントロール装置が考え出さ
れている。
第2図はそのようなCRTデイスプレイコント
ロール装置の概略ブロツク図である。図におい
て、カラーテレビジヨン受像機3は、周知のよう
にアンテナ311を介してチユーナ312にテレ
ビジヨン放送信号が与えられる。そして、チユー
ナ312から映像中間周波信号が映像中間周波増
幅器313に入力される。そして、映像中間周波
増幅器313で映像信号が検波された後、映像増
幅回路314、クロマ回路315およびマトリク
ス回路32を介してブラウン管33に与えられ
る。また、映像中間周波増幅器313の出力から
音声信号が抜き出され、音声増幅器316を介し
てスピーカ317に与えられる。さらに、同期回
路318によつて映像中間周波増幅器313の出
力から同期信号が抽出され、水平垂直ドライブ回
路319を介して水平同期信号と垂直同期信号と
が水平垂直出力回路320に与えられる。水平垂
直出力回路320は水平垂直出力信号をブラウン
管33に与える。また、水平垂直ドライブ回路3
19から出力された水平同期信号および垂直同期
信号はパーソナルコンピユータ2に含まれるカウ
ンタ22に与えられる。カウンタ22は水平およ
び垂直同期信号に同期して発振回路21から出力
されるクロツク信号をカウントし、そのカウント
値をアドレス信号として文字発生器23に与え
る。文字発生器23はR,G,B信号をカラーテ
レビジヨン受像機3のマトリクス回路32に与え
る。したがつて、パーソナルコンピユータ2から
カラーテレビジヨン受像機3の水平、垂直同期信
号に同期したR,G,B信号をカラーテレビジヨ
ン受像機3に与えることができる。
ロール装置の概略ブロツク図である。図におい
て、カラーテレビジヨン受像機3は、周知のよう
にアンテナ311を介してチユーナ312にテレ
ビジヨン放送信号が与えられる。そして、チユー
ナ312から映像中間周波信号が映像中間周波増
幅器313に入力される。そして、映像中間周波
増幅器313で映像信号が検波された後、映像増
幅回路314、クロマ回路315およびマトリク
ス回路32を介してブラウン管33に与えられ
る。また、映像中間周波増幅器313の出力から
音声信号が抜き出され、音声増幅器316を介し
てスピーカ317に与えられる。さらに、同期回
路318によつて映像中間周波増幅器313の出
力から同期信号が抽出され、水平垂直ドライブ回
路319を介して水平同期信号と垂直同期信号と
が水平垂直出力回路320に与えられる。水平垂
直出力回路320は水平垂直出力信号をブラウン
管33に与える。また、水平垂直ドライブ回路3
19から出力された水平同期信号および垂直同期
信号はパーソナルコンピユータ2に含まれるカウ
ンタ22に与えられる。カウンタ22は水平およ
び垂直同期信号に同期して発振回路21から出力
されるクロツク信号をカウントし、そのカウント
値をアドレス信号として文字発生器23に与え
る。文字発生器23はR,G,B信号をカラーテ
レビジヨン受像機3のマトリクス回路32に与え
る。したがつて、パーソナルコンピユータ2から
カラーテレビジヨン受像機3の水平、垂直同期信
号に同期したR,G,B信号をカラーテレビジヨ
ン受像機3に与えることができる。
ところで、最近では、マイクロプロセツサと
CRTデイスプレイとの間に接続されて、比較的
簡単にデータをCRTデイスプレイに表示するた
めに、1チツプ化されたCRTコントローラ(た
とえば日立製HD46505S)が用いられている。
CRTデイスプレイとの間に接続されて、比較的
簡単にデータをCRTデイスプレイに表示するた
めに、1チツプ化されたCRTコントローラ(た
とえば日立製HD46505S)が用いられている。
第3図は上述のCRTコントローラを用いた
CRTコントロール装置の概略ブロツク図であり、
第4図および第5図はCRTコントローラの動作
タイミングを示すタイムチヤートである。
CRTコントロール装置の概略ブロツク図であり、
第4図および第5図はCRTコントローラの動作
タイミングを示すタイムチヤートである。
次に、第3図を参照して、1チツプのCRTコ
ントローラ42は基本的に、リフレツシユメモリ
46からデータを読出すためにメモリアドレス
MA0ないしMA13を出力する機能と、キヤラクタ
ジエネレータ47およびその他に対してラスタア
ドレス信号RA0ないしRA4を出力する機能と、
CRTデイスプレイ52に対して水平および垂直
の同期をかける機能と、水平および垂直の帰線期
間を示す機能と、CRT52の画面にカーソルを
表示する機能と、ライトペン53からの信号を受
ける機能とを有している。そして、このCRTコ
ントローラ42は内部レジスタ群と、水平方向お
よび垂直方向のタイミング発生回路と、リニアア
ドレスジエネレータと、カーソル制御回路と、ラ
イトペン検出回路とを含む。このCRTコントロ
ーラ42はアドレスバスABおよびデータバス
DBを介してマイクロプロセツサ41に接続され
る。そして、CRTコントローラ42は発振回路
43から出力されかつドツトカウンタ44で分周
されたクロツク信号に同期したタイミングで動作
を達成する。すなわち、CRTコントローラ42
はメモリアドレス信号MA0ないしMA13をマルチ
プレクサ45に与える。マルチプレクサ45には
マイクロプロセツサ41からアドレス信号A0な
いしA15が与えられる。マルチプレクサ45はい
ずれかのアドレス信号を選択してリフレツシユメ
モリ46に与える。リフレツシユメモリ46はバ
スドライバ48を介してデータバスDBに接続さ
れる。また、CRTコントローラ42はラスタア
ドレス信号RA0ないしRA4をキヤラクタジエネレ
ータ47に与える。キヤラクタジエネレータ47
はキヤラクタデータを記憶するものであつて、ラ
スタアドレス信号RA0ないしRA4が与えられるこ
とによつて、対応するエリアからビツト並列の態
様でキヤラクタデータを読出す。このキヤラクタ
データは並直変換回路49に与えられる。この並
直変換回路49にはドツトカウンタ44からタイ
ミング信号が与えられており、このタイミング信
号に基づいてビツト並列のキヤラクタデータをビ
ツト直列に変換してビデオコトローラ50に与え
る。はCRTコントローラ42から表示タイミン
グ(DISPTMG)信号がビデオコントローラ5
0に与えられている。したがつて、ビデオコント
ローラ50は表示タイミング信号に基づいてキヤ
ラクタデータををCRTデイスプレイ52に表示
させる。一方、ライトペン53から出力された信
号はライトペンコントローラ51に与えられる。
ライトペンコントローラ51はライトペン53か
ら信号が与えられると、ストローブ信号をCRT
コントローラ42に与えるとともに、割込信号を
マイクロプロセツサ41に与える。
ントローラ42は基本的に、リフレツシユメモリ
46からデータを読出すためにメモリアドレス
MA0ないしMA13を出力する機能と、キヤラクタ
ジエネレータ47およびその他に対してラスタア
ドレス信号RA0ないしRA4を出力する機能と、
CRTデイスプレイ52に対して水平および垂直
の同期をかける機能と、水平および垂直の帰線期
間を示す機能と、CRT52の画面にカーソルを
表示する機能と、ライトペン53からの信号を受
ける機能とを有している。そして、このCRTコ
ントローラ42は内部レジスタ群と、水平方向お
よび垂直方向のタイミング発生回路と、リニアア
ドレスジエネレータと、カーソル制御回路と、ラ
イトペン検出回路とを含む。このCRTコントロ
ーラ42はアドレスバスABおよびデータバス
DBを介してマイクロプロセツサ41に接続され
る。そして、CRTコントローラ42は発振回路
43から出力されかつドツトカウンタ44で分周
されたクロツク信号に同期したタイミングで動作
を達成する。すなわち、CRTコントローラ42
はメモリアドレス信号MA0ないしMA13をマルチ
プレクサ45に与える。マルチプレクサ45には
マイクロプロセツサ41からアドレス信号A0な
いしA15が与えられる。マルチプレクサ45はい
ずれかのアドレス信号を選択してリフレツシユメ
モリ46に与える。リフレツシユメモリ46はバ
スドライバ48を介してデータバスDBに接続さ
れる。また、CRTコントローラ42はラスタア
ドレス信号RA0ないしRA4をキヤラクタジエネレ
ータ47に与える。キヤラクタジエネレータ47
はキヤラクタデータを記憶するものであつて、ラ
スタアドレス信号RA0ないしRA4が与えられるこ
とによつて、対応するエリアからビツト並列の態
様でキヤラクタデータを読出す。このキヤラクタ
データは並直変換回路49に与えられる。この並
直変換回路49にはドツトカウンタ44からタイ
ミング信号が与えられており、このタイミング信
号に基づいてビツト並列のキヤラクタデータをビ
ツト直列に変換してビデオコトローラ50に与え
る。はCRTコントローラ42から表示タイミン
グ(DISPTMG)信号がビデオコントローラ5
0に与えられている。したがつて、ビデオコント
ローラ50は表示タイミング信号に基づいてキヤ
ラクタデータををCRTデイスプレイ52に表示
させる。一方、ライトペン53から出力された信
号はライトペンコントローラ51に与えられる。
ライトペンコントローラ51はライトペン53か
ら信号が与えられると、ストローブ信号をCRT
コントローラ42に与えるとともに、割込信号を
マイクロプロセツサ41に与える。
ここで、CRTコントローラ42から出力され
る表示タイミング(DISPTMG)信号、第4図
および第5図に示すように、水平走査表示時間と
水平走査帰線時間と垂直走査表示時間と垂直走査
帰線時間とを含む。そして、表示タイミング信号
がハイレベルの期間すなわち水平走査表示時間と
垂直走査表示時間の期間にのみCPTデイスプレ
イ52に映像信号を供給するように制御される。
したがつて、表示タイミング信号がローレベルの
期間すなわち水平走査帰線時間と垂直走査帰線時
間の期間にはCRTデイスプレイ52にデータが
表示されず、この間は画像表示に関して制御が行
なわれない。それゆえに、表示タイミング信号が
ローレベルの期間を利用して、マイクロプロセツ
サ41がこの期間内で必要な処理を行うことがで
きる。
る表示タイミング(DISPTMG)信号、第4図
および第5図に示すように、水平走査表示時間と
水平走査帰線時間と垂直走査表示時間と垂直走査
帰線時間とを含む。そして、表示タイミング信号
がハイレベルの期間すなわち水平走査表示時間と
垂直走査表示時間の期間にのみCPTデイスプレ
イ52に映像信号を供給するように制御される。
したがつて、表示タイミング信号がローレベルの
期間すなわち水平走査帰線時間と垂直走査帰線時
間の期間にはCRTデイスプレイ52にデータが
表示されず、この間は画像表示に関して制御が行
なわれない。それゆえに、表示タイミング信号が
ローレベルの期間を利用して、マイクロプロセツ
サ41がこの期間内で必要な処理を行うことがで
きる。
しかしながら、実際には、表示タイミング信号
がローレベルになる水平走査帰線時間と垂直走査
帰線時間のうち、前者はマイクロプロセツサ41
の処理時間に対して、その時間が短いのでマイク
ロプロセツサ41を動作させることができない。
後者はマイクロプロセツサ41の処理時間に対し
て時間が長いのでマイクロプロセツサ41を動作
させることができる。すなわち、垂直走査帰線時
間内においてのみマイクロプロセツサ41の動作
が可能である。しかし、垂直走査帰線時間内にマ
イクロプロセツサ41が動作できることはわかつ
ていても、表示タイミング信号がローレベルにな
つたとき、そこが目指す垂直走査帰線時間内であ
ることは判別できない。このために、プログラミ
ングする際に、たとえば表示タイミング信号がロ
ーレベルになつたときに、水平走査帰線時間に相
当する時間内ではマイクロプロセツサ41は動作
せず、その時間後でもまだローレベルの状態が続
いていたならば、そのとき始めてマイクロプロセ
ツサ41が動作するというようにプログラミング
すると、確実にマイクロプロセツサ41が垂直走
査帰線時間をとらえて動作することができる。
がローレベルになる水平走査帰線時間と垂直走査
帰線時間のうち、前者はマイクロプロセツサ41
の処理時間に対して、その時間が短いのでマイク
ロプロセツサ41を動作させることができない。
後者はマイクロプロセツサ41の処理時間に対し
て時間が長いのでマイクロプロセツサ41を動作
させることができる。すなわち、垂直走査帰線時
間内においてのみマイクロプロセツサ41の動作
が可能である。しかし、垂直走査帰線時間内にマ
イクロプロセツサ41が動作できることはわかつ
ていても、表示タイミング信号がローレベルにな
つたとき、そこが目指す垂直走査帰線時間内であ
ることは判別できない。このために、プログラミ
ングする際に、たとえば表示タイミング信号がロ
ーレベルになつたときに、水平走査帰線時間に相
当する時間内ではマイクロプロセツサ41は動作
せず、その時間後でもまだローレベルの状態が続
いていたならば、そのとき始めてマイクロプロセ
ツサ41が動作するというようにプログラミング
すると、確実にマイクロプロセツサ41が垂直走
査帰線時間をとらえて動作することができる。
しかしながら、このようなプログラミングによ
ると、水平走査帰線時間に相当する時間の経過後
に、そこが目指す垂直走査帰線時間内であるかど
うかを判別するので、マイクロプロセツサ41の
動作可能時間は、垂直走査帰線時間−水平走査帰
線時間となる。このために、マイクロプロセツサ
41の動作可能時間が水平走査帰線時間だけ無駄
になるという欠点があつた。
ると、水平走査帰線時間に相当する時間の経過後
に、そこが目指す垂直走査帰線時間内であるかど
うかを判別するので、マイクロプロセツサ41の
動作可能時間は、垂直走査帰線時間−水平走査帰
線時間となる。このために、マイクロプロセツサ
41の動作可能時間が水平走査帰線時間だけ無駄
になるという欠点があつた。
それゆえに、この発明の主たる目的は、マイク
ロプロセツサの動作可能時間を長くして処理効率
を向上し得るCRTデイスプレイコントロール装
置を提供することである。
ロプロセツサの動作可能時間を長くして処理効率
を向上し得るCRTデイスプレイコントロール装
置を提供することである。
この発明を要約すれば、フリツプフロツプの信
号入力端に表示タイミング信号を与え、クロツク
信号をクロツク入力端に与えて、このフリツプフ
ロツプの出力端から垂直帰線期間信号を出力し、
この垂直帰線期間信号に基づいてマイクロプロセ
ツサがデータをCRTデイスプレイに表示させる
ように構成したものである。
号入力端に表示タイミング信号を与え、クロツク
信号をクロツク入力端に与えて、このフリツプフ
ロツプの出力端から垂直帰線期間信号を出力し、
この垂直帰線期間信号に基づいてマイクロプロセ
ツサがデータをCRTデイスプレイに表示させる
ように構成したものである。
この発明の上述の目的およびその他の目的と特
徴は以下に図面を参照して行なう詳細な説明から
一層明らかとなろう。
徴は以下に図面を参照して行なう詳細な説明から
一層明らかとなろう。
第6図はこの発明の一実施例の概略ブロツク図
である。この実施例では、垂直タイミング信号を
出力するために、Dタイプポジテイブエツジトリ
ガフリツプフロツプ6が用いられる。このDタイ
プフリツプフロツプ6のD入力端には、前述の第
3図に示したCRTコントローラ42から出力さ
れる表示タイミング信号が与えられる。また、
CRTコントローラ42から出力されるラスタア
ドレス信号の最下位ビツトRA0は、CRTコント
ローラ42から出力される表示タイミング信号に
同期していて、このラスタアドレス信号の最下位
ビツトRA0が抵抗8とコンデンサ9とから構成さ
れる積分回路で遅延され、さらにインバータ7で
反転されてDタイプフリツプフロツプ6のクロツ
クパルス入力端に与えられる。なお、Dタイプフ
リツプフロツプ6にはプリセツト入力端とクリア
入力端とが設けられているが、これらの端子には
いずれも+5Vの電圧が与えられている。
である。この実施例では、垂直タイミング信号を
出力するために、Dタイプポジテイブエツジトリ
ガフリツプフロツプ6が用いられる。このDタイ
プフリツプフロツプ6のD入力端には、前述の第
3図に示したCRTコントローラ42から出力さ
れる表示タイミング信号が与えられる。また、
CRTコントローラ42から出力されるラスタア
ドレス信号の最下位ビツトRA0は、CRTコント
ローラ42から出力される表示タイミング信号に
同期していて、このラスタアドレス信号の最下位
ビツトRA0が抵抗8とコンデンサ9とから構成さ
れる積分回路で遅延され、さらにインバータ7で
反転されてDタイプフリツプフロツプ6のクロツ
クパルス入力端に与えられる。なお、Dタイプフ
リツプフロツプ6にはプリセツト入力端とクリア
入力端とが設けられているが、これらの端子には
いずれも+5Vの電圧が与えられている。
第7図は第6図の動作を説明するためのタイム
チヤートであり、第8図はDタイプフリツプフロ
ツプの真理値を示す図である。
チヤートであり、第8図はDタイプフリツプフロ
ツプの真理値を示す図である。
次に、第7図および第8図を参照して、第6図
の動作について説明する。第7図aに示すラスタ
アドレス信号の最下位ビツトRA0はCRTコント
ローラ42から出力される表示タイミング信号
(第7図c参照)に同期しているので、表示タイ
ミング信号の立上がりエツジとラスタアドレス信
号の最下位ビツトRA0の立上がりエツジおよび立
下がりエツジが同期していることになる。ラスタ
アドレス信号の最下位ビツトRA0は抵抗8とコン
デンサ9とからなる積分回路によつて第7図bに
示すようにt1だけ遅延され、インバータ7で反転
されてDタイプフリツプフロツプ6に与えられ
る。ここで、Dタイプフリツプフロツプ6に与え
られる信号はt1だけ遅延しているため、その後縁
である立下がりエツジは必ず水平走査期間内に存
在することになる。このために、第8図に示した
真理値図から明らかなように、Dタイプフリツプ
フロツプ6のクロツク入力の立下がりエツジにお
いて、D入力端には“L”レベルの表示タイミン
グ信号が与えられ、Dタイプフリツプフロツプ6
の出力が第7図dに示すように、“H”レベルを
保つ。
の動作について説明する。第7図aに示すラスタ
アドレス信号の最下位ビツトRA0はCRTコント
ローラ42から出力される表示タイミング信号
(第7図c参照)に同期しているので、表示タイ
ミング信号の立上がりエツジとラスタアドレス信
号の最下位ビツトRA0の立上がりエツジおよび立
下がりエツジが同期していることになる。ラスタ
アドレス信号の最下位ビツトRA0は抵抗8とコン
デンサ9とからなる積分回路によつて第7図bに
示すようにt1だけ遅延され、インバータ7で反転
されてDタイプフリツプフロツプ6に与えられ
る。ここで、Dタイプフリツプフロツプ6に与え
られる信号はt1だけ遅延しているため、その後縁
である立下がりエツジは必ず水平走査期間内に存
在することになる。このために、第8図に示した
真理値図から明らかなように、Dタイプフリツプ
フロツプ6のクロツク入力の立下がりエツジにお
いて、D入力端には“L”レベルの表示タイミン
グ信号が与えられ、Dタイプフリツプフロツプ6
の出力が第7図dに示すように、“H”レベルを
保つ。
つまり、表示タイミング信号がアクテイブに変
化している期間(垂直帰線期間以外)は、垂直デ
イスプレイタイミング信号が“H”レベルの信号
を出力することになる。ここで、垂直帰線期間に
なると、第5図に示すように、表示タイミング信
号が“L”レベルとなり、時間t2だけ遅れたクロ
ツクの立上がりタイミングにおいて、Dタイプフ
リツプフロツプ6のD入力端には、“L”レベル
の表示タイミング信号が与えられるので、第8図
の真理値図から明らかなように、Dタイプフリツ
プフロツプ6の出力Qは“L”レベルを示すこと
になる。
化している期間(垂直帰線期間以外)は、垂直デ
イスプレイタイミング信号が“H”レベルの信号
を出力することになる。ここで、垂直帰線期間に
なると、第5図に示すように、表示タイミング信
号が“L”レベルとなり、時間t2だけ遅れたクロ
ツクの立上がりタイミングにおいて、Dタイプフ
リツプフロツプ6のD入力端には、“L”レベル
の表示タイミング信号が与えられるので、第8図
の真理値図から明らかなように、Dタイプフリツ
プフロツプ6の出力Qは“L”レベルを示すこと
になる。
したがつて、この実施例によれば、Dタイプフ
リツプフロツプ6の出力には、水平走査表示時間
および水平走査帰線時間の間は“H”レベルとな
り、垂直走査帰線時間となると“L”レベルにな
る垂直表示タイミング信号が出力される。この垂
直表示タイミング信号をマイクロプロセツサ41
に与えれば、マイクロプロセツサ41は垂直帰線
時間内であるか否かを瞬時に判別することがで
き、垂直帰線時間内であることを判別すれば、前
述の第3図に示したリフレツシユメモリ46の書
換えを行なう。したがつて、従来のようにプログ
ラミングに基づいて垂直帰線時間を判別する方法
に比べて、動作処理が可能な時間を長くすること
ができる。
リツプフロツプ6の出力には、水平走査表示時間
および水平走査帰線時間の間は“H”レベルとな
り、垂直走査帰線時間となると“L”レベルにな
る垂直表示タイミング信号が出力される。この垂
直表示タイミング信号をマイクロプロセツサ41
に与えれば、マイクロプロセツサ41は垂直帰線
時間内であるか否かを瞬時に判別することがで
き、垂直帰線時間内であることを判別すれば、前
述の第3図に示したリフレツシユメモリ46の書
換えを行なう。したがつて、従来のようにプログ
ラミングに基づいて垂直帰線時間を判別する方法
に比べて、動作処理が可能な時間を長くすること
ができる。
以上のように、この発明によれば、水平走査期
間内において前縁または後縁が変化するクロツク
信号に基づいて表示タイミング信号をフリツプフ
ロツプにセツトするようにしているので、極めて
簡単な構成でフリツプフロツプの出力端から垂直
帰線期間信号を出力することができ、この垂直帰
線期間信号に基づいて、中央処理手段がその期間
内において記憶手段に対するデータの書込みを行
なうことができる。
間内において前縁または後縁が変化するクロツク
信号に基づいて表示タイミング信号をフリツプフ
ロツプにセツトするようにしているので、極めて
簡単な構成でフリツプフロツプの出力端から垂直
帰線期間信号を出力することができ、この垂直帰
線期間信号に基づいて、中央処理手段がその期間
内において記憶手段に対するデータの書込みを行
なうことができる。
第1図は従来のパーソナルコンピユータをカラ
ーテレビジヨン受像機に接続した状態を示す概要
図である。第2図は同じく概略ブロツク図であ
る。第3図はCRTコントローラを用いたCRTコ
ントロール装置の概略ブロツク図である。第4図
および第5図はCRTコントローラの動作タイミ
ングを示すタイムチヤートである。第6図はこの
発明の一実施例の概略ブロツク図である。第7図
は第6図の動作を説明するためのタイムチヤート
である。第8図はDタイプフリツプフロツプの真
理値を示す図である。 図において、6はDタイプフリツプフロツプ、
7はインバータ、8は抵抗、9はコンデンサ、4
1はマイクロプロセツサ、42はCRTコントロ
ーラ、52はCRTデイスプレイを示す。
ーテレビジヨン受像機に接続した状態を示す概要
図である。第2図は同じく概略ブロツク図であ
る。第3図はCRTコントローラを用いたCRTコ
ントロール装置の概略ブロツク図である。第4図
および第5図はCRTコントローラの動作タイミ
ングを示すタイムチヤートである。第6図はこの
発明の一実施例の概略ブロツク図である。第7図
は第6図の動作を説明するためのタイムチヤート
である。第8図はDタイプフリツプフロツプの真
理値を示す図である。 図において、6はDタイプフリツプフロツプ、
7はインバータ、8は抵抗、9はコンデンサ、4
1はマイクロプロセツサ、42はCRTコントロ
ーラ、52はCRTデイスプレイを示す。
Claims (1)
- 【特許請求の範囲】 1 中央処理手段によつてデータを記憶手段に書
込み、前記記憶手段に書込まれたデータを表示制
御手段によつて読出し、CRTデイスプレイに表
示させるCRTデイスプレイコントロール装置に
おいて、 水平走査期間と水平帰線期間と垂直走査期間と
垂直帰線期間を含む表示タイミング信号の水平走
査期間内において、前縁または後縁が変化するク
ロツク信号を発生するクロツク信号発生手段、お
よび 前記クロツク信号の変化時に前記表示タイミン
グ信号をラツチし、その出力端から垂直帰線期間
信号を出力するフリツプフロツプを備え、 前記中央処理手段は、前記フリツプフロツプか
ら出力される垂直帰線期間信号に基づいて、前記
データを前記記憶手段に書込むようにしたことを
特徴とする、CRTデイスプレイコントロール装
置。
Priority Applications (10)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57148399A JPS5937588A (ja) | 1982-08-25 | 1982-08-25 | Crtデイスプレイコントロ−ル装置 |
CA000418469A CA1222063A (en) | 1982-08-24 | 1982-12-23 | Crt display control system |
DE8383304726T DE3381264D1 (de) | 1982-08-24 | 1983-08-15 | Anzeigesteuereinheit. |
EP83304726A EP0103982B2 (en) | 1982-08-24 | 1983-08-15 | Display control device |
US06/524,866 US4899139A (en) | 1982-08-24 | 1983-08-19 | Display control device for superimposing data with a broad case signal on a television screen |
CA000435208A CA1229908A (en) | 1982-08-24 | 1983-08-23 | Crt display control device |
ES525100A ES8501899A1 (es) | 1982-08-24 | 1983-08-23 | Perfeccionamientos en un dispositivo de control de tubo de rayos catodicos |
KR1019830003958A KR900007406B1 (ko) | 1982-08-24 | 1983-08-24 | 음극선관 디스플레이 제어장치 |
BR8304655A BR8304655A (pt) | 1982-08-24 | 1983-08-24 | Dispositivo de controle de display crt. |
US07/450,166 US5202669A (en) | 1982-08-24 | 1990-01-11 | Display control device for superimposing data with a broadcast signal on a television screen |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57148399A JPS5937588A (ja) | 1982-08-25 | 1982-08-25 | Crtデイスプレイコントロ−ル装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS5937588A JPS5937588A (ja) | 1984-03-01 |
JPH0120429B2 true JPH0120429B2 (ja) | 1989-04-17 |
Family
ID=15451910
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP57148399A Granted JPS5937588A (ja) | 1982-08-24 | 1982-08-25 | Crtデイスプレイコントロ−ル装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5937588A (ja) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS54139431A (en) * | 1978-04-21 | 1979-10-29 | Hitachi Ltd | Crt display unit |
-
1982
- 1982-08-25 JP JP57148399A patent/JPS5937588A/ja active Granted
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS54139431A (en) * | 1978-04-21 | 1979-10-29 | Hitachi Ltd | Crt display unit |
Also Published As
Publication number | Publication date |
---|---|
JPS5937588A (ja) | 1984-03-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR900007406B1 (ko) | 음극선관 디스플레이 제어장치 | |
US5592187A (en) | Plasma display control system | |
US6646629B2 (en) | Liquid crystal display control device, liquid crystal display device using the same, and information processor | |
US6812915B2 (en) | Liquid crystal display device | |
KR920000455B1 (ko) | 인터페이스 장치 | |
US5202669A (en) | Display control device for superimposing data with a broadcast signal on a television screen | |
JPH0120429B2 (ja) | ||
JPS5922136A (ja) | デ−タ処理回路 | |
JPH0213317B2 (ja) | ||
KR910001168B1 (ko) | 프레임 메모리를 이용한 텔레비젼의 미러 화면회로 | |
JPS6126869B2 (ja) | ||
JP2745603B2 (ja) | ワークステーションの表示制御装置 | |
JPH0682266B2 (ja) | 表示アドレス発生装置 | |
JPS6314376B2 (ja) | ||
JPS60107693A (ja) | 表示用メモリの制御方法 | |
JPH0636146B2 (ja) | 動画表示装置 | |
JPH05204588A (ja) | カーソルパターン表示制御装置 | |
JPS6217767B2 (ja) | ||
JPH0612036A (ja) | 表示制御装置 | |
JPH0417507B2 (ja) | ||
JPS6143785A (ja) | 表示装置 | |
JPS59155887A (ja) | 表示装置 | |
JPS63229485A (ja) | 表示制御方式 | |
JPH0443595B2 (ja) | ||
JPH0638648B2 (ja) | 2画面テレビ受信機 |