JPH01193893A - Crtディスプレイ装置 - Google Patents
Crtディスプレイ装置Info
- Publication number
- JPH01193893A JPH01193893A JP63019213A JP1921388A JPH01193893A JP H01193893 A JPH01193893 A JP H01193893A JP 63019213 A JP63019213 A JP 63019213A JP 1921388 A JP1921388 A JP 1921388A JP H01193893 A JPH01193893 A JP H01193893A
- Authority
- JP
- Japan
- Prior art keywords
- image information
- crt display
- refresh memory
- display device
- displayed
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000015654 memory Effects 0.000 claims abstract description 53
- 230000006870 function Effects 0.000 abstract description 7
- 238000010586 diagram Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 1
Landscapes
- Controls And Circuits For Display Device (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(産業上の利用分野)
この発明は、データを視覚的に表示するCRTディスプ
レイ装置に関する。
レイ装置に関する。
(従来の技術)
各種処理装置の出力機器としてCRTディスプレイ装置
が用いられる。
が用いられる。
一例を第6図に示す。
1は主制御部であるところのCPU (中央処理装置)
で、CRTディスプレイ装置の全般にわたる制御を行な
う。
で、CRTディスプレイ装置の全般にわたる制御を行な
う。
このCPUIにはデータラインを介してキーボード2、
メインメモリ(RAM)3、CRTコントローラ4、ゲ
ート回路5が接続されている。さらに、CPUIに本ア
ドレスラインを介して上記キーボード2、メインメモリ
3a、3b、およびマルチプレクサ6が接続されている
。
メインメモリ(RAM)3、CRTコントローラ4、ゲ
ート回路5が接続されている。さらに、CPUIに本ア
ドレスラインを介して上記キーボード2、メインメモリ
3a、3b、およびマルチプレクサ6が接続されている
。
また、ゲート回路5の出力端にデータラインを介してリ
フレッシュメモリ7およびシフトレジスタ8が接続され
、そのシフトレジスタ8 i: CRTディスプレイ9
が接続されている。そして、リフレッシュメモリ7はア
ドレスラインを介してマルチプレクサ6に接続されてい
る。
フレッシュメモリ7およびシフトレジスタ8が接続され
、そのシフトレジスタ8 i: CRTディスプレイ9
が接続されている。そして、リフレッシュメモリ7はア
ドレスラインを介してマルチプレクサ6に接続されてい
る。
なお、CRTコントローラ4およびシフトレジスタ8に
対し、キャラクタジェネレーク10が接続されている。
対し、キャラクタジェネレーク10が接続されている。
メインメモリ3a、3bは、それぞれリフレッシュメモ
リ7と同じ容量を有しており、画像情報の記憶を行なう
。
リ7と同じ容量を有しており、画像情報の記憶を行なう
。
CRTコントローラ4は、CRTディスプレイ9の駆動
制御、ゲート回路5の導通制御、マルチプレクサ6の切
換制御を行なうとともに、リフレッシュメモリ7に対す
るアドレス指定を行なう。
制御、ゲート回路5の導通制御、マルチプレクサ6の切
換制御を行なうとともに、リフレッシュメモリ7に対す
るアドレス指定を行なう。
マルチプレクサ6は、CPUIのアドレス信号とCRT
コントローラ4のアドレス信号とをリフレッシュメモリ
7に対して選択的に切換出力するものである。
コントローラ4のアドレス信号とをリフレッシュメモリ
7に対して選択的に切換出力するものである。
リフレッシュメモリ7は、CRTディスプレイ9の画面
(表示ドツト数)に相当する記憶容量を有している。
(表示ドツト数)に相当する記憶容量を有している。
すなわち、表示しようとする画像情報はまずメインメモ
リ3aに記憶され、そこからリフレッシュメモリ7に移
される。リフレッシュメモリ7内の画像情報は順次読出
され、シフトレジスタ8を介してCRTディスプレイ9
に供給され、表示される。
リ3aに記憶され、そこからリフレッシュメモリ7に移
される。リフレッシュメモリ7内の画像情報は順次読出
され、シフトレジスタ8を介してCRTディスプレイ9
に供給され、表示される。
表示内容の一部を変更したい場合、キーボード2の操作
によってメインメモリ3a内の画像情報に変更を加えれ
ばよい。この場合、変更の加えられた画像情報がリフレ
ッシュメモリ7に移され、CRTディスプレイ9の画面
上ではあたかも部分的な変更が加えられたように見える
。
によってメインメモリ3a内の画像情報に変更を加えれ
ばよい。この場合、変更の加えられた画像情報がリフレ
ッシュメモリ7に移され、CRTディスプレイ9の画面
上ではあたかも部分的な変更が加えられたように見える
。
また、表示内容の一部を変更したい場合、変更内容をリ
フレッシュメモリ7に直接書込むことも可能である。
フレッシュメモリ7に直接書込むことも可能である。
一方、メインメモリ3a、3bにそれぞれ画像情報を記
憶し、その両画像情報を重ね合わせて表示することがで
きる。
憶し、その両画像情報を重ね合わせて表示することがで
きる。
この場合、メインメモリ3a内の画像情報とメインメモ
リ3b内の画像情報がCPUIに読込まれ、そこで両者
の論理和がとられてリフレッシュメモリ7に書込まれる
。
リ3b内の画像情報がCPUIに読込まれ、そこで両者
の論理和がとられてリフレッシュメモリ7に書込まれる
。
(発明が解決しようとする課題)
ただし、上記のような重ね合わせの表示は主制御部であ
るCPUIにかかる負担が大きいという問題がある。
るCPUIにかかる負担が大きいという問題がある。
この発明はL記のような事情に鑑みてなされたもので、
その目的とするところは、主制御部に負担をかけること
なく、簡単に二つの画像を重ね合わせて表示することが
でき、これにより主制御部の処理能力を他の機能に有効
利用することができ、しかも簡単に表示画像の一時退避
を行なうことができるCRTディスプレイ装置を提供す
ることにある。
その目的とするところは、主制御部に負担をかけること
なく、簡単に二つの画像を重ね合わせて表示することが
でき、これにより主制御部の処理能力を他の機能に有効
利用することができ、しかも簡単に表示画像の一時退避
を行なうことができるCRTディスプレイ装置を提供す
ることにある。
(課題を解決するための手段)
CRTディスプレイと、このCRTディスプレイの少な
くとも二側面分に相当する記憶容量を有するリフレッシ
ュメモリと、このリフレッシュメモリに二面面の画像情
報を記憶する手段と、前記リフレッシュメモリ内の両画
像情報を交互に読出して前記CRTディスプレイに供給
する手段と、前記リフレッシュメモリ内の両画像情報の
うら一方のみを読出して前記CRTディスプレイに供給
する手段とを設ける。
くとも二側面分に相当する記憶容量を有するリフレッシ
ュメモリと、このリフレッシュメモリに二面面の画像情
報を記憶する手段と、前記リフレッシュメモリ内の両画
像情報を交互に読出して前記CRTディスプレイに供給
する手段と、前記リフレッシュメモリ内の両画像情報の
うら一方のみを読出して前記CRTディスプレイに供給
する手段とを設ける。
(作用)
リフレッシュメモリに記憶した二面面の画像情報が交互
に読出され、CRTディスプレイで表示される。このと
き、CRTディスプレイの画面上では両画像情報が重ね
合わせた状態に見える。また、記憶した両画像情報のう
ち一方のみを読出してCRTディスプレイで表示するこ
とができ、それを利用して表示画像の一時退避を簡単に
行なうことができる。
に読出され、CRTディスプレイで表示される。このと
き、CRTディスプレイの画面上では両画像情報が重ね
合わせた状態に見える。また、記憶した両画像情報のう
ち一方のみを読出してCRTディスプレイで表示するこ
とができ、それを利用して表示画像の一時退避を簡単に
行なうことができる。
(実施例)
以下、この発明の一実施例について図面を参照して説明
する。なお、図面において第6図と同一部分には同一符
号を付し、その詳細な説明は省略する。
する。なお、図面において第6図と同一部分には同一符
号を付し、その詳細な説明は省略する。
第1図に示すように、従来のリフレッシュメモリ7に代
えてリフレッシュメモリ20が設けられる。このリフレ
ッシュメモリ20は、CRTディスプレイ9の二側面分
に相当する記憶容量を有するもので、従来のリフレッシ
ュメモリ7にそれぞれ対応するL位アドレス20aおよ
び下位アドレス20bからなっている。
えてリフレッシュメモリ20が設けられる。このリフレ
ッシュメモリ20は、CRTディスプレイ9の二側面分
に相当する記憶容量を有するもので、従来のリフレッシ
ュメモリ7にそれぞれ対応するL位アドレス20aおよ
び下位アドレス20bからなっている。
また、キーボード2にデータラインを介してポ−ト21
が接続され、そのポート21の出力端A。
が接続され、そのポート21の出力端A。
Bにフリップフロップ22の入力端が接続されている。
そして、フリップフロップ22の出力端にマルチプレク
サ6が接続されている。
サ6が接続されている。
つぎに、に記のような構成において動作を説明する。
一般に、表示する画像情報の多くは変更のない固定表示
部分と、キー人力などによって変更が加えられる可変表
示部分とからなる。
部分と、キー人力などによって変更が加えられる可変表
示部分とからなる。
しかして、固定表示部分のみの画像情報(可変表示部分
が空白)がリフレッシュメモリ7の上位アドレス20a
に記憶され、可変表示部分のみの画像情報(固定表示部
分が空白)が下位アドレス20bに記憶される。
が空白)がリフレッシュメモリ7の上位アドレス20a
に記憶され、可変表示部分のみの画像情報(固定表示部
分が空白)が下位アドレス20bに記憶される。
この状態においてキーボード2で市ね合わせ表示を指定
すると、ポート21の出力端A、Bの出力が共にHレベ
ル(論理°1”)となる。すると、フリップフロップ2
2の出力がCRTディスプレイ9の一画面スキャンごと
にHレベルとLレベル(論理“O”)を繰返す。
すると、ポート21の出力端A、Bの出力が共にHレベ
ル(論理°1”)となる。すると、フリップフロップ2
2の出力がCRTディスプレイ9の一画面スキャンごと
にHレベルとLレベル(論理“O”)を繰返す。
フリップフロップ22の出力がHレベルのときは、第2
図のようにリフレッシュメモリ7の上位アドレス20a
の内容が読出され、それがシフトレジスタ8を介してC
RTディスプレイ9に供給され、表示される。
図のようにリフレッシュメモリ7の上位アドレス20a
の内容が読出され、それがシフトレジスタ8を介してC
RTディスプレイ9に供給され、表示される。
Lレベルのときは、第3図のようにリフレッシュメモリ
7の下位アドレス20bの内容が読出され、それがシフ
トレジスタ8を介してCRTディスプレイ9に供給され
、表示される。
7の下位アドレス20bの内容が読出され、それがシフ
トレジスタ8を介してCRTディスプレイ9に供給され
、表示される。
こうして、CRTディスプレイ9の画面上では、第4図
に示すように固定表示部分の画像情報と可変表示部分の
画像情報とが重ね合わせた状態に見える。
に示すように固定表示部分の画像情報と可変表示部分の
画像情報とが重ね合わせた状態に見える。
可変表示部分の画像情報の一部を変更したい場合、キー
ボード2の操作によってリフレッシュメモリ7の下位ア
ドレス20bに変更内容を書込めばよい。そうすること
により、CRTディスプレイ9の画面上ではあたかも部
分的な変更が加えられたように見える。
ボード2の操作によってリフレッシュメモリ7の下位ア
ドレス20bに変更内容を書込めばよい。そうすること
により、CRTディスプレイ9の画面上ではあたかも部
分的な変更が加えられたように見える。
必要であれば固定表示部分の画像情報を変更することも
可能であり、その場合には同じくキーボード2を操作し
てリフレッシュメモリ7の下位アドレス20bに変更内
容を書込めばよい。
可能であり、その場合には同じくキーボード2を操作し
てリフレッシュメモリ7の下位アドレス20bに変更内
容を書込めばよい。
一方、リフレッシュメモリ20の上位アドレス2Oa内
の画像情報のみを表示する場合には、その旨をキーボー
ド2で指定することにより、ポート21の出力端Aの出
力がHレベル、出力端Bの出力がLレベルとなる。する
と、フリップフロップ22の出力がHレベルとなり、上
位アドレス20aの内容のみが読出され、表示される。
の画像情報のみを表示する場合には、その旨をキーボー
ド2で指定することにより、ポート21の出力端Aの出
力がHレベル、出力端Bの出力がLレベルとなる。する
と、フリップフロップ22の出力がHレベルとなり、上
位アドレス20aの内容のみが読出され、表示される。
下位アドレス2Ob内の画像情報のみを表示する場合に
は、その旨をキーボード2で指定することにより、ポー
ト21の出力端Aの出力がLレベル、出力端Bの出力が
Hレベルとなる。すると、フリップフロップ22の出力
かLレベルとなり、下位アドレス20bの内容のみが読
出され、表示される。
は、その旨をキーボード2で指定することにより、ポー
ト21の出力端Aの出力がLレベル、出力端Bの出力が
Hレベルとなる。すると、フリップフロップ22の出力
かLレベルとなり、下位アドレス20bの内容のみが読
出され、表示される。
したがって、たとえば第5図に示すように、上位アドレ
ス2Oa内の文字の画像情報を単独に表示したり、下位
アドレス2Ob内のグラフや図形の画像情報を単独に表
示することができ、さらには両画像情報を重ね合わせて
表示することができる。
ス2Oa内の文字の画像情報を単独に表示したり、下位
アドレス2Ob内のグラフや図形の画像情報を単独に表
示することができ、さらには両画像情報を重ね合わせて
表示することができる。
このように、CRTディスプレイ9の二側面分に相当す
る記憶容量を有するリフレッシュメモリ20を設け、そ
のリフレッシュメモリ20に記憶した二面面の画像情報
を交互に読出して表示する機能を備えたので、従来のよ
うなCPUIにおける論理和処理を要することなく、簡
単に二面面の画像情報を市ね合わせて表示することがで
きる。
る記憶容量を有するリフレッシュメモリ20を設け、そ
のリフレッシュメモリ20に記憶した二面面の画像情報
を交互に読出して表示する機能を備えたので、従来のよ
うなCPUIにおける論理和処理を要することなく、簡
単に二面面の画像情報を市ね合わせて表示することがで
きる。
よって、主制御部であるCPUIにかかる負担を軽減す
ることができ、そのCPUIの処理能力を他の機能に有
効利用することができる。
ることができ、そのCPUIの処理能力を他の機能に有
効利用することができる。
また、リフレッシュメモリ20内の両画像情報のうち一
方のみを読出して表示できるので、それを利用して表示
画像の一時退避を簡単に行なうことができる。たとえば
、上位アドレス20aに一旦記憶して表示した画像情報
を下位アドレス20bに移しておき、それを後で上位ア
ドレス20Bに戻して再び表示することができる。
方のみを読出して表示できるので、それを利用して表示
画像の一時退避を簡単に行なうことができる。たとえば
、上位アドレス20aに一旦記憶して表示した画像情報
を下位アドレス20bに移しておき、それを後で上位ア
ドレス20Bに戻して再び表示することができる。
なお、上記実施例では、二つのメインメモリ3a、3b
を設けたが、メインメモリの数は一つでもよい。また、
二側面分の記憶容量を有するリフレッシュメモリ20を
採用したが、リフレッシュメモリの記憶容量としては少
なくとも二側面分であればよい。
を設けたが、メインメモリの数は一つでもよい。また、
二側面分の記憶容量を有するリフレッシュメモリ20を
採用したが、リフレッシュメモリの記憶容量としては少
なくとも二側面分であればよい。
(発明の効果)
以上述べたようにこの発明によれば、CRTディスプレ
イと、このCRTディスプレイの少なくとも二側面分に
相当する記憶容量を有するリフレッシュメモリと、この
リフレッシュメモリに二側面の画像情報を記憶する手段
と、前記リフレッシュメモリ内の両画像情報を交互に読
出して前記CRTディスプレイに供給する手段と、前記
リフレッシュメモリ内の両画像情報のうち一方のみを読
出して前記CRTディスプレイに供給する手段とを設け
たので、主制御部に負担をかけることなく、簡単に二つ
の画像を重ね合わせて表示することができ、これにより
主制御部の処理能力を他の機能に有効利用することがで
き、しかも簡単(こ表示画像の一時退避を行なうことが
できるCRTディスプレイ装置を提供できる。
イと、このCRTディスプレイの少なくとも二側面分に
相当する記憶容量を有するリフレッシュメモリと、この
リフレッシュメモリに二側面の画像情報を記憶する手段
と、前記リフレッシュメモリ内の両画像情報を交互に読
出して前記CRTディスプレイに供給する手段と、前記
リフレッシュメモリ内の両画像情報のうち一方のみを読
出して前記CRTディスプレイに供給する手段とを設け
たので、主制御部に負担をかけることなく、簡単に二つ
の画像を重ね合わせて表示することができ、これにより
主制御部の処理能力を他の機能に有効利用することがで
き、しかも簡単(こ表示画像の一時退避を行なうことが
できるCRTディスプレイ装置を提供できる。
第1図はこの発明の一実施例の制御回路の構成を示す図
、第2図ないし第4図は同実施例における画像情報の表
示を説明するための図、第5図(よ同実施例における表
示の一例を示す図、第6図(よ従来装置の制御回路の構
成を示す図である。 1・・・CPU (主制御部)、4・・・CRTコント
ローラ、5・・・ゲート回路、6・・・マルチプレクサ
、9・・・CRTディスプレイ、”’20・・・リフレ
・ソシュメモリ、21・・・ポート、22・・・フリ・
ツブフロップ。 出願人代理人 弁理士 鈴江武彦 第2図 第3図 第4図 第 5 区
、第2図ないし第4図は同実施例における画像情報の表
示を説明するための図、第5図(よ同実施例における表
示の一例を示す図、第6図(よ従来装置の制御回路の構
成を示す図である。 1・・・CPU (主制御部)、4・・・CRTコント
ローラ、5・・・ゲート回路、6・・・マルチプレクサ
、9・・・CRTディスプレイ、”’20・・・リフレ
・ソシュメモリ、21・・・ポート、22・・・フリ・
ツブフロップ。 出願人代理人 弁理士 鈴江武彦 第2図 第3図 第4図 第 5 区
Claims (1)
- CRTディスプレイと、このCRTディスプレイの少な
くとも二画面分に相当する記憶容量を有するリフレッシ
ュメモリと、このリフレッシュメモリに二画面の画像情
報を記憶する手段と、前記リフレッシュメモリ内の両画
像情報を交互に読出して前記CRTディスプレイに供給
する手段と、前記リフレッシュメモリ内の両画像情報の
うち一方のみを読出して前記CRTディスプレイに供給
する手段とを具備したことを特徴とするCRTディスプ
レイ装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63019213A JPH01193893A (ja) | 1988-01-29 | 1988-01-29 | Crtディスプレイ装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63019213A JPH01193893A (ja) | 1988-01-29 | 1988-01-29 | Crtディスプレイ装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH01193893A true JPH01193893A (ja) | 1989-08-03 |
Family
ID=11993093
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP63019213A Pending JPH01193893A (ja) | 1988-01-29 | 1988-01-29 | Crtディスプレイ装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH01193893A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112140994A (zh) * | 2019-06-26 | 2020-12-29 | 比亚迪股份有限公司 | 车载抬头显示装置及其显示控制方法、装置和车辆 |
-
1988
- 1988-01-29 JP JP63019213A patent/JPH01193893A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112140994A (zh) * | 2019-06-26 | 2020-12-29 | 比亚迪股份有限公司 | 车载抬头显示装置及其显示控制方法、装置和车辆 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0347514B2 (ja) | ||
JPH04211847A (ja) | ブロック書き込み機能を支援する処理システム | |
EP0410777B1 (en) | Video graphics display memory swizzle logic circuit and method | |
KR880001872B1 (ko) | 액정표시 캐랙터 발생회로 | |
JPS62166453A (ja) | メモリ回路 | |
JPH01193893A (ja) | Crtディスプレイ装置 | |
JPS60144790A (ja) | グラフイツクデイスプレイ装置 | |
JPS62242989A (ja) | 表示制御装置 | |
JPH03288194A (ja) | カーソル記憶制御回路 | |
JPH06295335A (ja) | 画像データ記憶装置 | |
JPH01123285A (ja) | 画面表示装置 | |
JPH04297946A (ja) | 文字表示制御用マイクロコンピュータ装置 | |
JPS6239739B2 (ja) | ||
JPS63161493A (ja) | 表示制御装置 | |
JPH0227677B2 (ja) | ||
JPH01137289A (ja) | 色情報変換回路 | |
JPH03116194A (ja) | ディスブレイ制御装置 | |
JPS63188226A (ja) | 2画面表示システム | |
JPS61272784A (ja) | 表示制御装置 | |
JPH0281088A (ja) | 表示装置 | |
JPH02289095A (ja) | メモリ書込み制御方法およびその装置 | |
JPS61188588A (ja) | グラフィックディスプレイ装置 | |
JPH04207458A (ja) | プリンタ装置の画像メモリ | |
JPS58146079A (ja) | メモリ装置へのアドレス信号供給方法 | |
JPH0546751A (ja) | データ端末装置 |