JPH01106144A - マイクロコンピュータシステム - Google Patents
マイクロコンピュータシステムInfo
- Publication number
- JPH01106144A JPH01106144A JP62262817A JP26281787A JPH01106144A JP H01106144 A JPH01106144 A JP H01106144A JP 62262817 A JP62262817 A JP 62262817A JP 26281787 A JP26281787 A JP 26281787A JP H01106144 A JPH01106144 A JP H01106144A
- Authority
- JP
- Japan
- Prior art keywords
- board
- information
- slot
- state
- microcomputer system
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000012545 processing Methods 0.000 abstract description 3
- 238000012856 packing Methods 0.000 abstract 3
- 238000010586 diagram Methods 0.000 description 4
- 238000000034 method Methods 0.000 description 3
- 238000012544 monitoring process Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 1
- 230000008676 import Effects 0.000 description 1
- 238000007689 inspection Methods 0.000 description 1
- 238000012423 maintenance Methods 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、各種インターフェイスボードを任意の位置に
実装できる拡張スロットを有するマイクロコンピュータ
システムに関し、特にボード実装状態監視に関するもの
である。
実装できる拡張スロットを有するマイクロコンピュータ
システムに関し、特にボード実装状態監視に関するもの
である。
従来、マイクロコンピュータシステムの拡張スロットに
実装されるインターフェイスぜ−ドの実装状態(実装の
有無、が−ドの種別)の監視方法としては1個々のが一
ドに、ボードアドレス設定回路や?−ド種別指定回路を
有したものを、同システムの一構成ボードであるCPU
;−ドのソフトウェアによシ、該当アドレスの?−ド
の有無やボードの種別を読み取る方法があった。
実装されるインターフェイスぜ−ドの実装状態(実装の
有無、が−ドの種別)の監視方法としては1個々のが一
ドに、ボードアドレス設定回路や?−ド種別指定回路を
有したものを、同システムの一構成ボードであるCPU
;−ドのソフトウェアによシ、該当アドレスの?−ド
の有無やボードの種別を読み取る方法があった。
しかしながら、上述した従来のマイクロコンピュータシ
ステムでは、CPU&−ドのソフトウェアによる初期処
理において、該当アドレスからのデータ入力に上りが−
ド実装の有無やデートの種別を判断し、実装状態を監視
するために1例えば保守点検時に、あるが−ドを他のス
ロットに実装してマイクロコンピュータシステムを立ち
上げだ場合、そのボードの誤実装を検知することができ
ないという欠点がある。
ステムでは、CPU&−ドのソフトウェアによる初期処
理において、該当アドレスからのデータ入力に上りが−
ド実装の有無やデートの種別を判断し、実装状態を監視
するために1例えば保守点検時に、あるが−ドを他のス
ロットに実装してマイクロコンピュータシステムを立ち
上げだ場合、そのボードの誤実装を検知することができ
ないという欠点がある。
そこで1本発明の目的は、該当アドレスをもつボードの
有無やデートの種別の検出はもちろんのこと、そのデー
トがどの拡張スロットに実装されているかまで検出し、
その結果、ボード抜けや誤実装を検知できるマイクロコ
ンピュータシステムを提供するものである。
有無やデートの種別の検出はもちろんのこと、そのデー
トがどの拡張スロットに実装されているかまで検出し、
その結果、ボード抜けや誤実装を検知できるマイクロコ
ンピュータシステムを提供するものである。
本発明によれば、スロット位置に対応した情報をプリン
ト配線化したバックボードと、前記情報を入力し前記バ
ックコードのデータバス上へ出力する回路を有する各種
インターフェイスボードと。
ト配線化したバックボードと、前記情報を入力し前記バ
ックコードのデータバス上へ出力する回路を有する各種
インターフェイスボードと。
予めメモリに格納された情報と前記データバスを介して
出力された前記情報とを比較するCPUボード−ドとを
有することを特徴とするマイクロコンピ−タシステムが
得られる。
出力された前記情報とを比較するCPUボード−ドとを
有することを特徴とするマイクロコンピ−タシステムが
得られる。
即ち1本発明のマイクロコンピュータシステムは、パッ
クデートにおいて、拡張スロット位置に対応してプリン
ト配線化したスロット番号を有し。
クデートにおいて、拡張スロット位置に対応してプリン
ト配線化したスロット番号を有し。
まだ、各種インターフェイスデートにおいて、前記スロ
ット番号をCPU 、f−ドから読み出すだめの回路を
有し、更に、CPUyt”−ドにおいて、各種インター
フェイスボードを経由して入力したデート種別コードや
実装位置コードおよび実装有無のデータ等の情報を格納
するためのEEFROM (電気的消去可能な読出し専
用メモリ)を有し、また、コールドスタート/ホットス
タート切替回路を設ケタことを特徴とするマイクロコン
ピュータシステムである。
ット番号をCPU 、f−ドから読み出すだめの回路を
有し、更に、CPUyt”−ドにおいて、各種インター
フェイスボードを経由して入力したデート種別コードや
実装位置コードおよび実装有無のデータ等の情報を格納
するためのEEFROM (電気的消去可能な読出し専
用メモリ)を有し、また、コールドスタート/ホットス
タート切替回路を設ケタことを特徴とするマイクロコン
ピュータシステムである。
次に本発明の一実施例について図面を参照して説明する
。
。
第1図は本発明のマイクロコンピュータシステムにかか
るブロック図である。第1図において。
るブロック図である。第1図において。
CPUデート1はコールドスタート/ホットスタート切
替回路2を有し、パックが−ド3の回路はアドレスバス
4.コントロールパス5,7’−タノぐス6、スロット
番号指定回路7および不図示の電源バスを有し、インタ
ーフェイスデート8はスロット番号指定回路7によって
指定されたコード番号をデータバス6へ転送するための
回路9を有する。
替回路2を有し、パックが−ド3の回路はアドレスバス
4.コントロールパス5,7’−タノぐス6、スロット
番号指定回路7および不図示の電源バスを有し、インタ
ーフェイスデート8はスロット番号指定回路7によって
指定されたコード番号をデータバス6へ転送するための
回路9を有する。
第2図は本発明のマイクロコンピュータシステムにかか
るバックボードの回路図の一例である。
るバックボードの回路図の一例である。
第2図において、下段のスロット番号指定回路は。
スロット位置ごとにパンクが−ド3にプリント配線化さ
れたバイナリ−コードを割付けている。
れたバイナリ−コードを割付けている。
マイクロコンピュータシステムにおける処理工程は、第
3図に示すとおり、コールドスタート/ホットスタート
切替回路2をコールドスタート側にして起動をかけると
拡張スロットのコード実装状態検索処理を実行し、バッ
クボード3のスロッ Jト番号指定回路7のデータは、
インターフェイスボード8を経由して、 CPUボード
1に取り込まれ。
3図に示すとおり、コールドスタート/ホットスタート
切替回路2をコールドスタート側にして起動をかけると
拡張スロットのコード実装状態検索処理を実行し、バッ
クボード3のスロッ Jト番号指定回路7のデータは、
インターフェイスボード8を経由して、 CPUボード
1に取り込まれ。
EEFROM に格納するものであり2通常の起動はホ
ットスタートとして、この処理は実行しない。
ットスタートとして、この処理は実行しない。
EEPROM に格納する情報データはが−ドの有無。
ボード種別および実装位置とすることにより、その後の
ホットスタート時の情報データと比較照合し、その相違
により、?−ド実装状態監視することができる。
ホットスタート時の情報データと比較照合し、その相違
により、?−ド実装状態監視することができる。
以下余日
〔発明の効果〕
以上説明したように2本発明は、任意の位置に実装でき
る拡張スロットのパックが−ド上に、スロット位置に対
応した情報をプリント配線にて設定し、インターフェイ
ス?−ドを経由して読み出すことにより、予め格納され
た情報と比較され。
る拡張スロットのパックが−ド上に、スロット位置に対
応した情報をプリント配線にて設定し、インターフェイ
ス?−ドを経由して読み出すことにより、予め格納され
た情報と比較され。
そのコードの実装スロット位置も把握できるようになり
、インターフェイスが一ドの未実装や誤実装を検出でき
るという効果がある。
、インターフェイスが一ドの未実装や誤実装を検出でき
るという効果がある。
第1図は本発明のマイクロコンピュータシステムにかか
るブロック図、第2図は第1図のバックボードの回路図
、第3図はマイクロコンピュータシステム起動時のフロ
ーチャートである。 1−一−CPUボード、 2−−−コールドスタート/
ホットスタート切替回路、6−−−バツクボード。 4−m−アドレスバス、5−m−コントロールパス。 6−−−データバス、7−−−スロツト番号指定回路。 8−−− インター 7エイスボード、9−m−スロッ
ト番号取込回路。 第1図 第2図 (す(2) (3) (4) (5) (6) (7)
(8) (9) (10) −スロット番号
第3図
るブロック図、第2図は第1図のバックボードの回路図
、第3図はマイクロコンピュータシステム起動時のフロ
ーチャートである。 1−一−CPUボード、 2−−−コールドスタート/
ホットスタート切替回路、6−−−バツクボード。 4−m−アドレスバス、5−m−コントロールパス。 6−−−データバス、7−−−スロツト番号指定回路。 8−−− インター 7エイスボード、9−m−スロッ
ト番号取込回路。 第1図 第2図 (す(2) (3) (4) (5) (6) (7)
(8) (9) (10) −スロット番号
第3図
Claims (1)
- 1、スロット位置に対応した情報をプリント配線化した
バックボードと、前記情報を入力し前記バックボードの
データバス上へ出力する回路を有する各種インターフェ
イスボードと、予めメモリに格納された情報と前記デー
タバスを介して出力された前記情報とを比較するCPU
ボードとを有することを特徴とするマイクロコンピュー
タシステム。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62262817A JPH01106144A (ja) | 1987-10-20 | 1987-10-20 | マイクロコンピュータシステム |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62262817A JPH01106144A (ja) | 1987-10-20 | 1987-10-20 | マイクロコンピュータシステム |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH01106144A true JPH01106144A (ja) | 1989-04-24 |
Family
ID=17381027
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP62262817A Pending JPH01106144A (ja) | 1987-10-20 | 1987-10-20 | マイクロコンピュータシステム |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH01106144A (ja) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57161950A (en) * | 1981-03-31 | 1982-10-05 | Fujitsu Ltd | Detection system for mounting state of print board package |
JPS6113334A (ja) * | 1984-06-28 | 1986-01-21 | Nec Corp | 装置構成表示方式 |
JPS62163127A (ja) * | 1985-11-15 | 1987-07-18 | デ−タ−・ゼネラル・コ−ポレ−シヨン | 電子ボ−ドの識別方法および装置 |
-
1987
- 1987-10-20 JP JP62262817A patent/JPH01106144A/ja active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57161950A (en) * | 1981-03-31 | 1982-10-05 | Fujitsu Ltd | Detection system for mounting state of print board package |
JPS6113334A (ja) * | 1984-06-28 | 1986-01-21 | Nec Corp | 装置構成表示方式 |
JPS62163127A (ja) * | 1985-11-15 | 1987-07-18 | デ−タ−・ゼネラル・コ−ポレ−シヨン | 電子ボ−ドの識別方法および装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH01106144A (ja) | マイクロコンピュータシステム | |
JP2002366505A (ja) | 実装位置検出方法及び装置 | |
JPH0756847A (ja) | ポータブルコンピュータ | |
JP2858816B2 (ja) | Eepromの初期設定方式 | |
JP2004355569A (ja) | メモリチェック方法 | |
JPH1196012A (ja) | 分散制御装置 | |
JP2002162442A (ja) | 異常箇所検出方法 | |
JPH07104841A (ja) | プログラマブルコントローラの異常検出方法 | |
JPH05143197A (ja) | 演算処理装置 | |
JPS5937882Y2 (ja) | エラ−表示装置 | |
JP2641740B2 (ja) | 情報処理装置のシステム情報設定方法 | |
JPH05265842A (ja) | 電気的に書き換え可能な読み出し専用メモリのアクセス制御回路 | |
JPH0635750A (ja) | 半導体集積回路装置 | |
JPH03296146A (ja) | プログラム開発支援装置 | |
JPH02236739A (ja) | アドレス一致検出プリントサーキットボード | |
JPH09167121A (ja) | メモリチェック装置 | |
JP2002259320A (ja) | ボードアドレスの自動取得方法 | |
JP2001051912A (ja) | シリアルデータ転送システムおよび異常検出方法 | |
JPH0612292A (ja) | マイクロコンピュータ | |
JPH0546487A (ja) | フアイル盤誤実装検出装置 | |
JPH0645775A (ja) | プリントカード誤挿入防止装置 | |
JPH04297911A (ja) | カード誤挿入検出回路 | |
JPS5843053A (ja) | マイクロプロセツサ | |
JPH05189328A (ja) | メモリ試験回路 | |
JPH0785126A (ja) | プリント基板cadシステム |