JP7366576B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP7366576B2 JP7366576B2 JP2019076929A JP2019076929A JP7366576B2 JP 7366576 B2 JP7366576 B2 JP 7366576B2 JP 2019076929 A JP2019076929 A JP 2019076929A JP 2019076929 A JP2019076929 A JP 2019076929A JP 7366576 B2 JP7366576 B2 JP 7366576B2
- Authority
- JP
- Japan
- Prior art keywords
- electrode
- conductive layer
- semiconductor layer
- along
- semiconductor device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims description 256
- 230000005684 electric field Effects 0.000 description 9
- 239000000758 substrate Substances 0.000 description 9
- 238000010586 diagram Methods 0.000 description 6
- 230000003071 parasitic effect Effects 0.000 description 5
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 4
- 229910052710 silicon Inorganic materials 0.000 description 4
- 239000010703 silicon Substances 0.000 description 4
- 229910052782 aluminium Inorganic materials 0.000 description 3
- 229910052737 gold Inorganic materials 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 2
- 239000004642 Polyimide Substances 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 238000002955 isolation Methods 0.000 description 2
- 229920001721 polyimide Polymers 0.000 description 2
- 239000011347 resin Substances 0.000 description 2
- 229920005989 resin Polymers 0.000 description 2
- 229910052814 silicon oxide Inorganic materials 0.000 description 2
- 229910052709 silver Inorganic materials 0.000 description 2
- 229910002704 AlGaN Inorganic materials 0.000 description 1
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- 229910004166 TaN Inorganic materials 0.000 description 1
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 229910052757 nitrogen Inorganic materials 0.000 description 1
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 229910052697 platinum Inorganic materials 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 229910052715 tantalum Inorganic materials 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- 229910052725 zinc Inorganic materials 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/528—Geometry or layout of the interconnection structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/778—Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
- H01L29/7786—Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with direct single heterostructure, i.e. with wide bandgap layer formed on top of active layer, e.g. direct single heterostructure MIS-like HEMT
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3157—Partial encapsulation or coating
- H01L23/3171—Partial encapsulation or coating the coating being directly applied to the semiconductor body, e.g. passivation layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3157—Partial encapsulation or coating
- H01L23/3192—Multilayer coating
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/482—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
- H01L23/4824—Pads with extended contours, e.g. grid structure, branch structure, finger structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/535—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including internal interconnections, e.g. cross-under constructions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/402—Field plates
- H01L29/404—Multiple field plate structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
- H01L29/4232—Gate electrodes for field effect devices for field-effect transistors with insulated gate
- H01L29/42356—Disposition, e.g. buried gate electrode
- H01L29/4236—Disposition, e.g. buried gate electrode within a trench, e.g. trench gate electrode, groove gate electrode
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/10—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/1066—Gate region of field-effect devices with PN junction gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/12—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/20—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
- H01L29/2003—Nitride compounds
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/417—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
- H01L29/41725—Source or drain electrodes for field effect devices
- H01L29/41758—Source or drain electrodes for field effect devices for lateral devices with structured layout for source or drain region, i.e. the source or drain region having cellular, interdigitated or ring structure or being curved or angular
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Geometry (AREA)
- Junction Field-Effect Transistors (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Description
図面は模式的または概念的なものであり、各部分の厚さと幅との関係、部分間の大きさの比率などは、必ずしも現実のものと同一とは限らない。同じ部分を表す場合であっても、図面により互いの寸法や比率が異なって表される場合もある。
本願明細書と各図において、既出の図に関して前述したものと同様の要素には同一の符号を付して詳細な説明は適宜省略する。
図1(a)~図1(c)、及び、図2(a)~図2(c)は、第1実施形態に係る半導体装置を例示する模式図である。
図1(a)は、図1(b)の矢印AAからみた平面図である。図1(b)は、図1(a)のA1-A2線断面図である。図1(c)は、図1(a)のB1-B2線断面図である。図2(a)は、図1(a)のC1-C2線断面図である。図2(b)は、図1(a)のD1-D2線断面図である。図2(c)は、図1(a)のE1-E2線断面図である。
これらの図は、図1(a)のA1-A2線断面に対応する断面図である。
これらの図は、図1(a)のC1-C2線断面に対応する断面図である。
図6(a)~図6(c)、及び、図7(a)~図7(c)は、第2実施形態に係る半導体装置を例示する模式図である。
図6(a)は、図6(b)の矢印AAからみた平面図である。図6(b)は、図6(a)のA1-A2線断面図である。図6(c)は、図6(a)のB1-B2線断面図である。図7(a)は、図6(a)のC1-C2線断面図である。図7(b)は、図6(a)のD1-D2線断面図である。図7(c)は、図6(a)のE1-E2線断面図である。
図8(a)は、図6(a)のB1-B2線断面に対応する断面図である。図8(b)は、図6(a)のD1-D2線断面に対応する断面図である。図8(c)は、図6(a)のE1-E2線断面に対応する断面図である。
図9(a)は、図6(a)のB1-B2線断面に対応する断面図である。図9(b)は、図6(a)のD1-D2線断面に対応する断面図である。図9(c)は、図6(a)のE1-E2線断面に対応する断面図である。
これらの図は、図1(a)または図6(a)のA1-A2線断面に対応する断面図である。
図12(a)及び図12(b)は、第3実施形態に係る半導体装置を例示する模式的平面図である。
図13~図20は、第3実施形態に係る半導体装置を例示する模式的断面図である。
図12(a)及び図12(b)は、図13の矢印ABからみたときの平面図である。図12(b)は、後述する第1~第3パッド部61~63を除去したときの平面図である。図13は、図12(b)のG1-G2線断面図である。図14は、図12(b)のH1-H2線断面図である。図15は、図12(b)のI1-I2線断面図である。図16は、図12(b)のJ1-J2線断面図である。図17は、図12(b)のK1-K2線断面図である。図18は、図12(b)のL1-L2線断面図である。図19は、図12(b)のM1-M2線断面図である。図20は、図12(b)のN1-N2線断面図である。
第1電極51は、例えば、TiN、WN、TaN、Ni、Au及びPtよりなる群から選択された少なくとも1つを含む。第2電極52及び第3電極53は、例えば、Ti、Al及びTaよりなる群から選択された少なくとも1つを含む。第4電極54、及び、第1~第3延在導電層51E~53Eは、例えば、Al、Cu、Au及びAgよりなる群から選択された少なくとも1つを含む。第1~第3中間導電層51M~53Mは、例えば、Al、Cu、Au及びAgよりなる群から選択された少なくとも1つを含む。
(構成1)
第1方向に沿って延びる第1電極と、
前記第1方向に沿って延びる第2電極と、
前記第1方向に沿って延びる第3電極であって、前記第1方向と交差する第2方向における前記第1電極の位置は、前記第2方向における前記第2電極の位置と、前記第2方向における前記第3電極の位置と、の間にある、前記第3電極と、
前記第1方向に沿って延びる第4電極であって、前記第2方向における前記第4電極の位置は、前記第2方向における前記第1電極の前記位置と、前記第2方向における前記第3電極の前記位置と、の間にある、前記第4電極と、
半導体層であって、前記半導体層から前記第1電極への方向、前記半導体層から前記第2電極への方向、前記半導体層から前記第3電極への方向、及び、前記半導体層から前記第4電極への方向は、前記第1方向及び前記第2方向を含む第1平面と交差する第3方向に沿う、前記半導体層と、
第1パッド部であって、前記第1電極の第1電極部分、前記第2電極の第2電極部分、前記第3電極の第3電極部分及び前記第4電極の第4電極部分は、前記半導体層と前記第1パッド部との間にある、前記第1パッド部と、
前記第1パッド部と前記第2電極との間に設けられ、前記第1パッド部を前記第2電極と電気的に接続する第1接続部材と、
前記第1パッド部と前記第4電極との間に設けられ、前記第1パッド部を前記第4電極と電気的に接続する第2接続部材と、
を備えた、半導体装置。
前記第1接続部材の前記第1方向に沿う長さは、前記第1接続部材の前記第2方向に沿う長さよりも長い、構成1記載の半導体装置。
前記第1接続部材の前記第3方向に沿う長さは、前記第1接続部材の前記第2方向に沿う前記長さよりも長い、構成2記載の半導体装置。
前記第2接続部材の前記第1方向に沿う長さは、前記第2接続部材の前記第2方向に沿う長さよりも長い、構成1~3のいずれか1つに記載の半導体装置。
前記第2接続部材の前記第3方向に沿う長さは、前記第2接続部材の前記第2方向に沿う前記長さよりも長い、構成4記載の半導体装置。
前記第1パッド部の前記第2方向に沿う長さは、前記第1パッド部の前記第1方向に沿う長さよりも長い、構成1~5のいずれか1つに記載の半導体装置。
前記第1パッド部の前記第3方向に沿う長さは、前記第1パッド部の前記第1方向に沿う前記長さよりも短い、構成6記載の半導体装置。
第2パッド部と、
第3接続部材と、
をさらに備え、
前記第1電極の第5電極部分、前記第2電極の第6電極部分、前記第3電極の第7電極部分及び前記第4電極の第8電極部分は、前記半導体層と前記第2パッド部との間にあり、
前記第3接続部材は、前記第2パッド部と前記第1電極との間に設けられ、前記第2パッド部を前記第1電極と電気的に接続する、構成1~4のいずれか1つに記載の半導体装置。
前記第1パッド部から前記第2パッド部への方向は、前記第1方向に沿う、構成8記載の半導体装置。
前記第3接続部材の前記第1方向に沿う長さは、前記第3接続部材の前記第2方向に沿う長さよりも長い、構成8または9に記載の半導体装置。
前記第3接続部材の前記第3方向に沿う長さは、前記第3接続部材の前記第2方向に沿う前記長さよりも長い、構成10記載の半導体装置。
前記第2パッド部の前記第2方向に沿う長さは、前記第2パッド部の前記第1方向に沿う長さよりも長い、構成8~11のいずれか1つに記載の半導体装置。
前記第2パッド部の前記第3方向に沿う長さは、前記第2パッド部の前記第1方向に沿う前記長さよりも短い、構成12記載の半導体装置。
第3パッド部と、
第4接続部材と、
をさらに備え、
前記第1電極の第9電極部分、前記第2電極の第10電極部分、前記第3電極の第11電極部分及び前記第4電極の第12電極部分は、前記半導体層と前記第3パッド部との間にあり、
前記第4接続部材は、前記第3パッド部と前記第3電極との間に設けられ、前記第3パッド部を前記第3電極と電気的に接続する、構成1~13のいずれか1つに記載の半導体装置。
前記第1パッド部から前記第3パッド部への方向は、前記第1方向に沿う、構成14記載の半導体装置。
前記第2パッド部は、前記第1方向において、前記第1パッド部と前記第3パッド部との間にある、構成14または15に記載の半導体装置。
前記第4接続部材の前記第1方向に沿う長さは、前記第4接続部材の前記第2方向に沿う長さよりも長い、構成14~16のいずれか1つに記載の半導体装置。
(構成18)
前記第4接続部材の前記第3方向に沿う長さは、前記第4接続部材の前記第2方向に沿う前記長さよりも長い、構成17記載の半導体装置。
前記第3パッド部の前記第2方向に沿う長さは、前記第3パッド部の前記第1方向に沿う長さよりも長い、構成14~18のいずれか1つに記載の半導体装置。
前記第3パッド部の前記第3方向に沿う長さは、前記第3パッド部の前記第1方向に沿う前記長さよりも短い、構成19記載の半導体装置。
Claims (19)
- 第1方向に沿って延びる第1電極と、
前記第1方向に沿って延びる第2電極と、
前記第1方向に沿って延びる第3電極であって、前記第1方向と交差する第2方向における前記第1電極の位置は、前記第2方向における前記第2電極の位置と、前記第2方向における前記第3電極の位置と、の間にある、前記第3電極と、
半導体層であって、前記半導体層から前記第1電極への方向、前記半導体層から前記第2電極への方向、及び、前記半導体層から前記第3電極への方向は、前記第1方向及び前記第2方向を含む第1平面と交差する第3方向に沿う、前記半導体層と、
前記第1方向に沿って延び前記第1電極と電気的に接続された第1延在導電層であって、前記第1電極は、前記第3方向において、前記半導体層と前記第1延在導電層との間にある、前記第1延在導電層と、
前記第1方向に沿って延びる第4電極であって、前記第1延在導電層から前記第4電極への方向は、前記第2方向に沿い、前記第2方向における前記第4電極の位置は、前記第2方向における前記第1電極の前記位置と、前記第2方向における前記第3電極の前記位置と、の間にある、前記第4電極と、
前記第1電極と電気的に接続された第1電極接続部と、
前記第2電極及び前記第4電極と電気的に接続された第2電極接続部であって、前記第1方向における前記第2電極接続部の位置は、前記第1方向における前記第1電極接続部の位置と、前記第1方向における前記第3電極の位置と、の間にある、前記第2電極接続部と、
第1絶縁部分を含む絶縁部材であって、前記第1絶縁部分は、前記第3方向において前記第1電極の一部と、前記第2電極接続部と、の間にある、前記絶縁部材と、
を備え、
前記絶縁部材は、第3絶縁部分をさらに含み、
前記第3絶縁部分は、前記第2電極接続部と前記第1電極接続部との間にある、半導体装置。 - 前記絶縁部材は、第2絶縁部分をさらに含み、
前記第2絶縁部分は、前記第2電極接続部と前記第1延在導電層との間にある、請求項1記載の半導体装置。 - 第1中間導電層をさらに備え、
前記第1中間導電層の少なくとも一部は、前記第3方向において前記第1電極と前記第1延在導電層との間にあり、
前記第1中間導電層は、第1端部を含み、
前記第2方向における前記第1端部の位置は、前記第2方向における前記第1電極の前記位置と、前記第2方向における前記第3電極の前記位置と、の間にある、請求項1または2に記載の半導体装置。 - 前記第1絶縁部分の少なくとも一部は、前記第1中間導電層と前記第2電極接続部との間にある、請求項3記載の半導体装置。
- 前記第1絶縁部分の少なくとも一部は、前記第1電極と前記第1中間導電層との間にある、請求項3記載の半導体装置。
- 前記第2電極と電気的に接続された中間電極をさらに備え、
前記第3方向における前記中間電極の位置は、前記第3方向における前記第1電極の位置と、前記第3方向における前記第1延在導電層の位置と、の間にあり、
前記第2方向における前記中間電極の位置は、前記第2方向における前記第1電極の前記位置と、前記第2方向における前記第3電極の前記位置と、の間にある、請求項1~3のいずれか1つに記載の半導体装置。 - 第1方向に沿って延びる第1電極と、
前記第1方向に沿って延びる第2電極と、
前記第1方向に沿って延びる第3電極であって、前記第1方向と交差する第2方向における前記第1電極の位置は、前記第2方向における前記第2電極の位置と、前記第2方向における前記第3電極の位置と、の間にある、前記第3電極と、
半導体層であって、前記半導体層から前記第1電極への方向、前記半導体層から前記第2電極への方向、及び、前記半導体層から前記第3電極への方向は、前記第1方向及び前記第2方向を含む第1平面と交差する第3方向に沿う、前記半導体層と、
前記第1方向に沿って延び前記第1電極と電気的に接続された第1延在導電層であって、前記第1電極は、前記第3方向において、前記半導体層と前記第1延在導電層との間にある、前記第1延在導電層と、
前記第1方向に沿って延びる第4電極であって、前記第1延在導電層から前記第4電極への方向は、前記第2方向に沿い、前記第2方向における前記第4電極の位置は、前記第2方向における前記第1電極の前記位置と、前記第2方向における前記第3電極の前記位置と、の間にある、前記第4電極と、
前記第1電極と電気的に接続された第1電極接続部と、
前記第2電極及び前記第4電極と電気的に接続された第2電極接続部であって、前記第1方向における前記第2電極接続部の位置は、前記第1方向における前記第1電極接続部の位置と、前記第1方向における前記第3電極の位置と、の間にある、前記第2電極接続部と、
第1絶縁部分を含む絶縁部材であって、前記第1絶縁部分は、前記第3方向において前記第1電極の一部と、前記第2電極接続部と、の間にある、前記絶縁部材と、
前記第2電極と電気的に接続された中間電極と、
を備え、
前記第3方向における前記中間電極の位置は、前記第3方向における前記第1電極の位置と、前記第3方向における前記第1延在導電層の位置と、の間にあり、
前記第2方向における前記中間電極の位置は、前記第2方向における前記第1電極の前記位置と、前記第2方向における前記第3電極の前記位置と、の間にある、半導体装置。 - 前記中間電極を前記第4電極と電気的に接続する接続部をさらに備えた、請求項6または7に記載の半導体装置。
- 第1方向に沿って延びる第1電極と、
前記第1方向に沿って延びる第2電極と、
前記第1方向に沿って延びる第3電極であって、前記第1方向と交差する第2方向における前記第1電極の位置は、前記第2方向における前記第2電極の位置と、前記第2方向における前記第3電極の位置と、の間にある、前記第3電極と、
半導体層であって、前記半導体層から前記第1電極への方向、前記半導体層から前記第2電極への方向、及び、前記半導体層から前記第3電極への方向は、前記第1方向及び前記第2方向を含む第1平面と交差する第3方向に沿う、前記半導体層と、
前記第1方向に沿って延び前記第1電極と電気的に接続された第1延在導電層であって、前記第1電極は、前記第3方向において、前記半導体層と前記第1延在導電層との間にある、前記第1延在導電層と、
前記第1方向に沿って延びる第4電極であって、前記第1延在導電層から前記第4電極への方向は、前記第2方向に沿い、前記第2方向における前記第4電極の位置は、前記第2方向における前記第1電極の前記位置と、前記第2方向における前記第3電極の前記位置と、の間にある、前記第4電極と、
前記第1電極と電気的に接続された第1電極接続部と、
前記第2電極及び前記第4電極と電気的に接続された第2電極接続部であって、前記第1方向における前記第2電極接続部の位置は、前記第1方向における前記第1電極接続部の位置と、前記第1方向における前記第3電極の位置と、の間にある、前記第2電極接続部と、
第1絶縁部分を含む絶縁部材であって、前記第1絶縁部分は、前記第3方向において前記第1電極の一部と、前記第2電極接続部と、の間にある、前記絶縁部材と、
第1中間導電層と、
を備え、
前記第1中間導電層の少なくとも一部は、前記第3方向において前記第1電極と前記第1延在導電層との間にあり、
前記第1中間導電層は、第1端部を含み、
前記第2方向における前記第1端部の位置は、前記第2方向における前記第1電極の前記位置と、前記第2方向における前記第3電極の前記位置と、の間にあり、
前記第1絶縁部分の少なくとも一部は、前記第1中間導電層と前記第2電極接続部との間にある、半導体装置。 - 第1方向に沿って延びる第1電極と、
前記第1方向に沿って延びる第2電極と、
前記第1方向に沿って延びる第3電極であって、前記第1方向と交差する第2方向における前記第1電極の位置は、前記第2方向における前記第2電極の位置と、前記第2方向における前記第3電極の位置と、の間にある、前記第3電極と、
半導体層であって、前記半導体層から前記第1電極への方向、前記半導体層から前記第2電極への方向、及び、前記半導体層から前記第3電極への方向は、前記第1方向及び前記第2方向を含む第1平面と交差する第3方向に沿う、前記半導体層と、
前記第1方向に沿って延び前記第1電極と電気的に接続された第1延在導電層であって、前記第1電極は、前記第3方向において、前記半導体層と前記第1延在導電層との間にある、前記第1延在導電層と、
前記第1方向に沿って延びる第4電極であって、前記第1延在導電層から前記第4電極への方向は、前記第2方向に沿い、前記第2方向における前記第4電極の位置は、前記第2方向における前記第1電極の前記位置と、前記第2方向における前記第3電極の前記位置と、の間にある、前記第4電極と、
前記第1電極と電気的に接続された第1電極接続部と、
前記第2電極及び前記第4電極と電気的に接続された第2電極接続部であって、前記第1方向における前記第2電極接続部の位置は、前記第1方向における前記第1電極接続部の位置と、前記第1方向における前記第3電極の位置と、の間にある、前記第2電極接続部と、
第1絶縁部分を含む絶縁部材であって、前記第1絶縁部分は、前記第3方向において前記第1電極の一部と、前記第2電極接続部と、の間にある、前記絶縁部材と、
第1中間導電層と、
を備え、
前記第1中間導電層の少なくとも一部は、前記第3方向において前記第1電極と前記第1延在導電層との間にあり、
前記第1中間導電層は、第1端部を含み、
前記第2方向における前記第1端部の位置は、前記第2方向における前記第1電極の前記位置と、前記第2方向における前記第3電極の前記位置と、の間にあり、
前記第1絶縁部分の少なくとも一部は、前記第1電極と前記第1中間導電層との間にある、半導体装置。 - 第1方向に沿って延びる第1電極と、
前記第1方向に沿って延びる第2電極と、
前記第1方向に沿って延びる第3電極であって、前記第1方向と交差する第2方向における前記第1電極の位置は、前記第2方向における前記第2電極の位置と、前記第2方向における前記第3電極の位置と、の間にある、前記第3電極と、
半導体層であって、前記半導体層から前記第1電極への方向、前記半導体層から前記第2電極への方向、及び、前記半導体層から前記第3電極への方向は、前記第1方向及び前記第2方向を含む第1平面と交差する第3方向に沿う、前記半導体層と、
前記第1方向に沿って延び前記第1電極と電気的に接続された第1延在導電層であって、前記第1電極は、前記第3方向において、前記半導体層と前記第1延在導電層との間にある、前記第1延在導電層と、
前記第1方向に沿って延び前記第2電極と電気的に接続された第2延在導電層であって、前記第2電極は、前記第3方向において、前記半導体層と前記第2延在導電層との間にある、前記第2延在導電層と、
前記第1方向に沿って延びる第4電極であって、前記第1延在導電層から前記第4電極への方向は、前記第2方向に沿い、前記第2方向における前記第4電極の位置は、前記第2方向における前記第1電極の前記位置と、前記第2方向における前記第3電極の前記位置と、の間にある、前記第4電極と、
前記第1電極と電気的に接続された第1電極接続部と、
前記第2電極及び前記第4電極と電気的に接続された第2電極接続部であって、前記第1方向における前記第1電極接続部の位置は、前記第1方向における前記第2電極接続部の位置と、前記第1方向における前記第3電極の位置と、の間にある、前記第1電極接続部と、
第1絶縁部分を含む絶縁部材であって、前記第1絶縁部分は、前記第3方向において、前記第1電極接続部と、前記第2延在導電層の一部と、の間にある、前記絶縁部材と、
を備え、
前記絶縁部材は、第3絶縁部分をさらに含み、
前記第3絶縁部分は、前記第1方向において、前記第2電極接続部と前記第1延在導電層との間にあり、
前記第1電極接続部は、前記第3方向において、前記半導体層と前記第3絶縁部分との間にある、半導体装置。 - 前記絶縁部材は、第2絶縁部分をさらに含み、
前記第2絶縁部分は、前記第1電極接続部と、前記第4電極の一部と、の間にある、請求項11記載の半導体装置。 - 第1中間導電層をさらに備え、
前記第1中間導電層の少なくとも一部は、前記第3方向において前記第1電極と前記第1延在導電層との間にあり、
前記第1中間導電層は、第1端部を含み、
前記第2方向における前記第1端部の位置は、前記第2方向における前記第1電極の前記位置と、前記第2方向における前記第3電極の前記位置と、の間にある、請求項11または12に記載の半導体装置。 - 前記第1電極接続部は、第1接続導電層を含み、
前記第1接続導電層から前記第1中間導電層への方向は、前記第1平面に沿う、請求項13記載の半導体装置。 - 前記第1電極接続部は、第2接続導電層をさらに含み、
前記第2接続導電層は、前記半導体層と前記第1接続導電層との間にある、請求項14記載の半導体装置。 - 前記第2接続導電層から前記第2電極への方向は、前記第1平面に沿う、請求項15記載の半導体装置。
- 前記絶縁部材の一部は、前記第3方向において、前記半導体層と前記第1接続導電層との間にある、請求項14~16のいずれか1つに記載の半導体装置。
- 前記第2電極と電気的に接続された中間電極をさらに備え、
前記第3方向における前記中間電極の位置は、前記第3方向における前記第1電極の位置と、前記第3方向における前記第1延在導電層の位置と、の間にあり、
前記第2方向における前記中間電極の位置は、前記第2方向における前記第1電極の前記位置と、前記第2方向における前記第3電極の前記位置と、の間にある、請求項11~16のいずれか1つに記載の半導体装置。 - 第1方向に沿って延びる第1電極と、
前記第1方向に沿って延びる第2電極と、
前記第1方向に沿って延びる第3電極であって、前記第1方向と交差する第2方向における前記第1電極の位置は、前記第2方向における前記第2電極の位置と、前記第2方向における前記第3電極の位置と、の間にある、前記第3電極と、
前記第1方向に沿って延びる第4電極であって、前記第2方向における前記第4電極の位置は、前記第2方向における前記第1電極の前記位置と、前記第2方向における前記第3電極の前記位置と、の間にある、前記第4電極と、
半導体層であって、前記半導体層から前記第1電極への方向、前記半導体層から前記第2電極への方向、前記半導体層から前記第3電極への方向、及び、前記半導体層から前記第4電極への方向は、前記第1方向及び前記第2方向を含む第1平面と交差する第3方向に沿う、前記半導体層と、
第1パッド部であって、前記第1電極の第1電極部分、前記第2電極の第2電極部分、前記第3電極の第3電極部分及び前記第4電極の第4電極部分は、前記半導体層と前記第1パッド部との間にある、前記第1パッド部と、
前記第1パッド部と前記第2電極との間に設けられ、前記第1パッド部を前記第2電極と電気的に接続する第1接続部材と、
前記第1パッド部と前記第4電極との間に設けられ、前記第1パッド部を前記第4電極と電気的に接続する第2接続部材と、
第2パッド部と、
第3接続部材と、
第3パッド部と、
第4接続部材と、
を備え、
前記第1電極の第5電極部分、前記第2電極の第6電極部分、前記第3電極の第7電極部分及び前記第4電極の第8電極部分は、前記半導体層と前記第2パッド部との間にあり、
前記第3接続部材は、前記第2パッド部と前記第1電極との間に設けられ、前記第2パッド部を前記第1電極と電気的に接続し、
前記第1電極の第9電極部分、前記第2電極の第10電極部分、前記第3電極の第11電極部分及び前記第4電極の第12電極部分は、前記半導体層と前記第3パッド部との間にあり、
前記第4接続部材は、前記第3パッド部と前記第3電極との間に設けられ、前記第3パッド部を前記第3電極と電気的に接続し、
前記第2パッド部は、前記第1方向において、前記第1パッド部と前記第3パッド部との間にある、半導体装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019076929A JP7366576B2 (ja) | 2019-04-15 | 2019-04-15 | 半導体装置 |
US16/802,295 US11043452B2 (en) | 2019-04-15 | 2020-02-26 | Semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019076929A JP7366576B2 (ja) | 2019-04-15 | 2019-04-15 | 半導体装置 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2020177942A JP2020177942A (ja) | 2020-10-29 |
JP2020177942A5 JP2020177942A5 (ja) | 2022-04-14 |
JP7366576B2 true JP7366576B2 (ja) | 2023-10-23 |
Family
ID=72748124
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019076929A Active JP7366576B2 (ja) | 2019-04-15 | 2019-04-15 | 半導体装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US11043452B2 (ja) |
JP (1) | JP7366576B2 (ja) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP7224979B2 (ja) * | 2019-03-15 | 2023-02-20 | 株式会社東芝 | 半導体装置 |
JP7482827B2 (ja) | 2021-04-26 | 2024-05-14 | 三菱電機株式会社 | 半導体装置 |
US11842937B2 (en) * | 2021-07-30 | 2023-12-12 | Wolfspeed, Inc. | Encapsulation stack for improved humidity performance and related fabrication methods |
US20230352572A1 (en) * | 2022-04-28 | 2023-11-02 | Qorvo Us, Inc. | Shielded gate transistor |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012199285A (ja) | 2011-03-18 | 2012-10-18 | Fujitsu Semiconductor Ltd | 半導体素子、半導体素子の製造方法、およびトランジスタ回路 |
WO2014188651A1 (ja) | 2013-05-20 | 2014-11-27 | パナソニックIpマネジメント株式会社 | 半導体装置 |
JP2017123432A (ja) | 2016-01-08 | 2017-07-13 | 株式会社東芝 | 半導体装置 |
JP2018157008A (ja) | 2017-03-16 | 2018-10-04 | サンケン電気株式会社 | 半導体装置 |
WO2019142529A1 (ja) | 2018-01-19 | 2019-07-25 | ローム株式会社 | 半導体装置およびその製造方法 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8154079B2 (en) | 2006-12-07 | 2012-04-10 | Kabushiki Kaisha Toshiba | Semiconductor device and fabrication method of the semiconductor device |
JP2009231513A (ja) * | 2008-03-21 | 2009-10-08 | Elpida Memory Inc | 半導体装置 |
JP2015177016A (ja) | 2014-03-14 | 2015-10-05 | 株式会社東芝 | 半導体装置 |
JP6584987B2 (ja) | 2016-03-23 | 2019-10-02 | 株式会社東芝 | 半導体装置 |
WO2018155668A1 (ja) | 2017-02-27 | 2018-08-30 | パナソニックIpマネジメント株式会社 | 高周波用トランジスタ |
-
2019
- 2019-04-15 JP JP2019076929A patent/JP7366576B2/ja active Active
-
2020
- 2020-02-26 US US16/802,295 patent/US11043452B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012199285A (ja) | 2011-03-18 | 2012-10-18 | Fujitsu Semiconductor Ltd | 半導体素子、半導体素子の製造方法、およびトランジスタ回路 |
WO2014188651A1 (ja) | 2013-05-20 | 2014-11-27 | パナソニックIpマネジメント株式会社 | 半導体装置 |
JP2017123432A (ja) | 2016-01-08 | 2017-07-13 | 株式会社東芝 | 半導体装置 |
JP2018157008A (ja) | 2017-03-16 | 2018-10-04 | サンケン電気株式会社 | 半導体装置 |
WO2019142529A1 (ja) | 2018-01-19 | 2019-07-25 | ローム株式会社 | 半導体装置およびその製造方法 |
Also Published As
Publication number | Publication date |
---|---|
JP2020177942A (ja) | 2020-10-29 |
US11043452B2 (en) | 2021-06-22 |
US20200328146A1 (en) | 2020-10-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP7366576B2 (ja) | 半導体装置 | |
US10263085B2 (en) | Transistor with source field plates and non-overlapping gate runner layers | |
WO2016098390A1 (ja) | 電界効果トランジスタ | |
US20200295150A1 (en) | Semiconductor device | |
JP5985282B2 (ja) | 半導体装置 | |
US10431657B1 (en) | Semiconductor device | |
WO2016098391A1 (ja) | 電界効果トランジスタ | |
US10971621B2 (en) | Semiconductor device | |
US9627504B2 (en) | Semiconductor device | |
JP6584987B2 (ja) | 半導体装置 | |
US10672876B2 (en) | Field-effect transistor having a bypass electrode connected to the gate electrode connection section | |
JP6671043B2 (ja) | 半導体装置 | |
JP5545653B2 (ja) | 窒化物系半導体装置 | |
JP5494622B2 (ja) | 半導体装置 | |
US20200259011A1 (en) | Semiconductor device | |
US10396161B2 (en) | Semiconductor device and method of manufacturing semiconductor device | |
JP6478395B2 (ja) | 半導体装置 | |
US20240321974A1 (en) | Semiconductor device and semiconductor module | |
US10916635B2 (en) | Semiconductor device | |
US11152480B2 (en) | Semiconductor device | |
WO2023176891A1 (ja) | 半導体装置 | |
TWI653760B (zh) | 半導體裝置 | |
JP2024018881A (ja) | 半導体装置 | |
JP5765143B2 (ja) | 高電子移動度トランジスタとその製造方法 | |
JP2017152463A (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20220314 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20220406 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20230420 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20230413 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20230529 |
|
RD01 | Notification of change of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7421 Effective date: 20230623 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20230912 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20231011 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7366576 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |